文件名称:
EDA/PLD中的FPGA高性能数字信号处理能力的来源
开发工具:
文件大小: 84kb
下载次数: 0
上传时间: 2020-11-17
详细说明:数字信号处理意味着大量的运算,而此类运算分解到最基础的部分就是乘加结构。DSP处理器之所以有比通用处理器更强大的数字信号处理能力也在于其有专门的乘加结构,所以在执行乘加运算时对指令要求少,执行效率高。目前,大多数DSP处理器架构中只有一个乘加结构的内核,在实现具体算法时需要串行反复使用该内核。要提高运算的能力,主要通过提高处理器主频的方法来达成。但半导体工艺决定了主频不能无限制地提高,而且主频的提高也会增加器件的功耗。另一方面,FPGA的结构本质上非常适合于并行运算,同时FGPA中拥有多达几百个乘加单元。这样通过并行运算的方式FGPA就可以达到更高性能的数字信号处理能力,即使使用较低的时钟频率
(系统自动生成,下载前可以参看下载内容)
下载文件列表
相关说明
- 本站资源为会员上传分享交流与学习,如有侵犯您的权益,请联系我们删除.
- 本站是交换下载平台,提供交流渠道,下载内容来自于网络,除下载问题外,其它问题请自行百度。
- 本站已设置防盗链,请勿用迅雷、QQ旋风等多线程下载软件下载资源,下载后用WinRAR最新版进行解压.
- 如果您发现内容无法下载,请稍后再次尝试;或者到消费记录里找到下载记录反馈给我们.
- 下载后发现下载的内容跟说明不相乎,请到消费记录里找到下载记录反馈给我们,经确认后退回积分.
- 如下载前有疑问,可以通过点击"提供者"的名字,查看对方的联系方式,联系对方咨询.