开发工具:
文件大小: 131kb
下载次数: 0
上传时间: 2020-11-14
详细说明:表示闪速存储器与CPU的连接模式如图1所示。该图中信号名与信号的意思吻合ISA总线,通过地址译码器对CPU地址的高位进行解码,如果属于闪速存储器范围.则使CE信号有效,将地址的低位赋予闪速存储器。
图1 8位CPU与闪速存储器的连接思路
进而OE与SMEMR信号、WE与SMEMW信号相连,DQ0~DQ7连接于CPU的数据总线。
该图中特意考虑到时序的关系。根据CPU的总线工作时间,或者需要仔细计算时间,或者使其等待、延长总线周期等。ISA总线与近期的闪速存储器工作等相比,其速度是足够缓慢的,所以该图可以在添加缓冲器的电路中工作。 如果CPU的数据
(系统自动生成,下载前可以参看下载内容)
下载文件列表
相关说明
- 本站资源为会员上传分享交流与学习,如有侵犯您的权益,请联系我们删除.
- 本站是交换下载平台,提供交流渠道,下载内容来自于网络,除下载问题外,其它问题请自行百度。
- 本站已设置防盗链,请勿用迅雷、QQ旋风等多线程下载软件下载资源,下载后用WinRAR最新版进行解压.
- 如果您发现内容无法下载,请稍后再次尝试;或者到消费记录里找到下载记录反馈给我们.
- 下载后发现下载的内容跟说明不相乎,请到消费记录里找到下载记录反馈给我们,经确认后退回积分.
- 如下载前有疑问,可以通过点击"提供者"的名字,查看对方的联系方式,联系对方咨询.