开发工具:
文件大小: 246kb
下载次数: 0
上传时间: 2020-12-13
详细说明:高速电路板设计过程中,需要对器件的I/O进行建模,传统的基于Spice的建模方法存在可移植性、速度、复杂性和开放性等问题。本文中介绍了IBIS建模方法,它以表格形式提供了表征和描述I/O行为的方法。在实际例子中,作者说明了基于IBIS4.1建模的具体步骤及其在缩短高速器件建模时间上的优越性。
图1:传统的IBIS与具有多语言模型的IBIS 4.1。早期的器件采用的是TTL逻辑,那时上升和下降时间还很缓慢,因此不存在信号完整性问题。这种情况持续了不少年,直到20世纪90年代初,随着信号边沿速率达到了一个临界点,互连以及驱动器和接收器特性开始对PCB的正常工作造成严重影响。 那时,IC供应商提
(系统自动生成,下载前可以参看下载内容)
下载文件列表
相关说明
- 本站资源为会员上传分享交流与学习,如有侵犯您的权益,请联系我们删除.
- 本站是交换下载平台,提供交流渠道,下载内容来自于网络,除下载问题外,其它问题请自行百度。
- 本站已设置防盗链,请勿用迅雷、QQ旋风等多线程下载软件下载资源,下载后用WinRAR最新版进行解压.
- 如果您发现内容无法下载,请稍后再次尝试;或者到消费记录里找到下载记录反馈给我们.
- 下载后发现下载的内容跟说明不相乎,请到消费记录里找到下载记录反馈给我们,经确认后退回积分.
- 如下载前有疑问,可以通过点击"提供者"的名字,查看对方的联系方式,联系对方咨询.