点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - VLSI
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
UML参考手册
统一建模语言(UML)是一个通用的可视化建模语言,用于对软件进行描述、可视化处理、构造和建立软件系统制品的文档。它记录了对必须构造的系统的决定和理解,可用于对系统的理解、设计、浏览、配置、维护和信息控制。UML适用于各种软件开发方法、软件生命周期的各个阶段、各种应用领域以及各种开发工具,UML 是一种总结了以往建模技术的经验并吸收当今优秀成果的标准建模方法。UML包括概念的语义,表示法和说明,提供了静态、动态、系统环境及组织结构的模型。它可被交互的可视化建模工具所支持,这些工具提供了代码生成器
所属分类:
专业指导
发布日期:2007-09-15
文件大小:2097152
提供者:
sundful
清华大学VLSI设计导论课件
清华大学的VLSI设计导论课件,共八章内容,这是第八章:全定制设计模式。
所属分类:
其它
发布日期:2010-07-31
文件大小:448512
提供者:
shijiezhiai
超大规模集成电路系统设计方法综述.pdf
全面综述了当前集成电路设计方法的发展,并详细地论述了当前超大规模集成电路系统设计中广泛采用的自顶向下、层次式和嵌入式设计方法。
所属分类:
专业指导
发布日期:2011-04-27
文件大小:80896
提供者:
yhshandian
主流H.264解码芯片
主流H.264解码芯片介绍:本项目主要研究完全符合H.264标准high 4:4:4 profile,支持到level 4.0的高清实时视频解码器的可实现设计、在SoC平台上大规模可编程逻辑实现、在FPGA平台上的实时验证等方面的相关内容。 H.264 解码芯片的研制项目所要研发的课题是——开发具有自主知识产权的高性价比、高可靠性的实时H.264解码IC芯片。H.264解码IC芯片关键技术研究项目是根据最新的数字视频编码标准H.264/AVC,开发主要应用于IP电视(IPTV)、卫星电视和高
所属分类:
专业指导
发布日期:2011-06-19
文件大小:17408
提供者:
zjf323132
模拟退火算法程序VC环境
模拟退火算法(Simulated Annealing,SA)最早由Kirkpatrick等应用于组合优化领域,它是基于Mente-Carlo迭代求解策略的一种随机寻优算法,其出发点是基于物理中固体物质的退火过程与一般组合优化问题之间的相似性。模拟退火算法从某一较高初温出发,伴随温度参数的不断下降,结合概率突跳特性在解空间中随机寻找目标函数的全局最优解,即在局部最优解能概率性地跳出并最终趋于全局最优。模拟退火算法是一种通用的优化算法,理论上算法具有概率的全局优化性能,目前已在工程中得到了广泛应用
所属分类:
C++
发布日期:2011-08-27
文件大小:27648
提供者:
xqlu2007
VS1053中文
VS1053目前算是VLSI公司音频解码解决方案中的旗舰产品。 支持大多数主流的音频格式的解码, 甚至允许用户动态加载实时代码, 扩展芯片功能(VS1053的核心是一枚DSP)。 此外VS1053还支持三种格式的编码录音。 片内也搭载有一些音效处理。
所属分类:
硬件开发
发布日期:2013-09-21
文件大小:7340032
提供者:
relotus77
一种用于JPEG2000的小波变换VLSI结构设计方法
摘自 中国图象图形学报 摘 要 为了快速地进行小波变换,提出了一种应用于JPEG2000的基于提升格式5 /3, 9 /7统一的离散小波滤波单元;同时对于行列并行滤波,提出了一种控制机制,其在缓存5行的条件下,可完成高速行列并行滤波操作。该方法在保证精度条件下,可以取得较高的硬件利用率,且中间数据暂存空间需求低。然后在提升结构基础上,完成了硬件模块设计,并进行了仿真和FPGA实现。最后用Verilog HDL对系统进行了硬件描述,并在Altera DE2的验证板上的cyclone2 EP2C3
所属分类:
嵌入式
发布日期:2008-11-20
文件大小:541696
提供者:
wawakaren
嵌入式系统/ARM技术中的电子鼓电路TH3670C设计与应用
摘要:HT3670C是HOLTEK公司为电子鼓音响应应用而专门设计的CMOS VLSI芯片。文中介绍了它的内部结构、特点、功能及典型应用,并详细描述了它的韵律表和鼓键开关等功能。 1 概述 电子鼓是一种表型乐器,它的芯片不像一般的音响IC。其设计与制作难度都较大,要求也比较荷刻。HOLTEK公司推出的HT3670C,是专为电子鼓音响应用而设计的高品质CMOS VLSI。 HT3670C本身带有18种器械的广泛音域,并注入了36个韵律,可提供特殊的音响柔度总量,另外,还有便于调节
所属分类:
其它
发布日期:2020-10-23
文件大小:459776
提供者:
weixin_38636671
FPGA与PCB板焊接连接失效分析
大多数的电子系统中,包括很多商用和国防领域都在使用FPGA,并且多数FPGA使用的是BGA封装形式。 BGA一出现便成为CPU、南北桥等VLSI芯片的高密度、高性能、多功能及高I/O引脚封装的最佳选择。其特点有: 1.I/O引脚数虽然增多,但引脚间距远大于QFP,从而提高了组装成品率; 2.虽然它的功耗增加,但BGA能用可控塌陷芯片法焊接,简称C4焊接,从而可以改 善它的电热性能: 3.厚度比QFP减少1/2以上,重量减轻3/4以上; 4.寄生参数减小,信号传输延迟小,使用频
所属分类:
其它
发布日期:2020-10-22
文件大小:200704
提供者:
weixin_38617604
一种高性能离散小波变换设计
基于提升格式的离散小波变换比传统的基于卷积的运算量少,易于VLSI实现。本文提出了一种基于提升格式,高效实时实现JPEG2000中9/7双正交离散小波变换滤波器的VLSI结构设计方法。该方法所设计的结构,在保证同样的精度下,减少了运算量,整体运算速度高,硬件花费少,存储需求低,硬件利用率达到100%。本文用Verilog HDL对系统进行硬件描述,并选用Xilinx公司的XCV50e-cs144-8器件在ISE4.1环境下实现了综合。 在数字信号处理领域,小波变换无论在理论研究还是工程应用方
所属分类:
其它
发布日期:2020-10-22
文件大小:51200
提供者:
weixin_38746574
分析JPEG2000 MQ编码器的设计与实现
摘 要: MQ编码器对于无损的数据压缩是一种非常有效的方法,它已被JPEG2000标准所采用。但该编码算法复杂度高,执行速度慢。文中提出了一种基于动态流水的高性能MQ编码器的VLSI结构。为了获得高速处理能力,首先分析了JPEG2000标准中MQ编码算法的软件流程,并对其进行了相应的修改以适应硬件实现,然后采用了"动态流水"技术,可以根据变化的运算量来实时地安排流水操作。 随着多媒体技术的不断运用,图像压缩要求更高的性能和新的特征。为了满足静止图像在特殊领域编码的需求,JPEG2000作
所属分类:
其它
发布日期:2020-10-22
文件大小:217088
提供者:
weixin_38682086
接口/总线/驱动中的基于 VLSI 平台的 C51 处理器仿真与设计(二)
3 外设总线在一个系统中光有处理器还是不够的,需要有丰富的外设来满足各种控制要求或者数据传输功能。而片内总线便是将处理器与总线相连接的重要路径。Wish-bone 是一种开放并且完全免费的总线标准,Wishbone独有的特点如下: (1)Wishbone 仅仅定义了Core 之间的连接时需要的信号; (2)支持多种连接模式:点对点,数据流,共享总线和十字交叉互联; (3)Wishbone 总线的所有信号都与总线的时钟同步; (4)支持大小端模式,用户可以根据自己的需求配置
所属分类:
其它
发布日期:2020-10-20
文件大小:321536
提供者:
weixin_38501810
接口/总线/驱动中的基于 VLSI 平台的 C51 处理器仿真与设计(一)
摘要:传统ISA处理器内部有限的逻辑资源和外部固定的引脚封装大大的限制了它的应用范围。利用FPGA丰富的逻辑资源实现传统MCU中的各个组成部分,底层采用可配置引脚降低硬件设计复杂度,各模块间采用Wishbone总线结构的方式构建系统,可以达到传统MCU 无法完成的要求,具有很好的应用前景。使用硬件描述语言,自底向上设计处理核心80C51,并且与几类通用外设互连组成系统,使用Virtex-Ⅱ Pro系列FPGA进行板级验证。板级验证结果表明实现了既定目标,与标准MCU兼容,系统运行稳定。 0
所属分类:
其它
发布日期:2020-10-20
文件大小:195584
提供者:
weixin_38716872
基于VLSI平台的MIPS处理器仿真与设计
摘要:传统ISA处理器由于其内部有限的逻辑资源和外部固定的引脚封装,大大地限制了它的应用范围。使用硬件描述语言,自底向上设计处理核心MIPS,并且与几类通用外设互连组成系统,使用Virtex-Ⅱ Pro系列FPGA进行板级验证。 板级验证结果表明实现了既定目标,与标准MCU 兼容,系统运行稳定。这样可以依据自己的需求,定制系统以达到传统MCU所无法完成的要求。 0 引言 随着社会的发展,工业控制及人们日常生活越来越追求精密控制,为了满足这种需求,微控制器得到了快速的发展。随着V
所属分类:
其它
发布日期:2020-10-20
文件大小:329728
提供者:
weixin_38653687
工业电子中的基于VLSI 平台的AVR 处理器仿真与设计
摘要:传统的微处理器由于内部有限的逻辑资源和外部固定的引脚封装,大大限制了应用范围。为此,在阐述微控制器的内部结构、存储器管理结构和指令集结构后,利用现场可编程门阵列丰富的逻辑资源,虚拟出传统微控制器的处理器核心,添加Wishbone总线,将处理器核心与通用外设连接构成一个虚拟的微控制器平台,并使用硬件描述语言Verilog和VHDL,自底向上设计AVR处理器核心,与通用外设互连组成系统,使用XILINX Virtex-Ⅱ Pro芯片进行板级验证。 0 引言 随着社会发展,工业控制及
所属分类:
其它
发布日期:2020-10-20
文件大小:259072
提供者:
weixin_38707061
ADPCM语音编解码VLSI芯片的设计方法
ADPCM算法及其编解码器原理 ADPCM(Adaptive Differential Pulse Code Modulation,自适应差分脉冲编码调制)综合了APCM的自适应特性和DPCM系统的差分特性,是一种性能较好的波形编码。它的核心思想是:利用自适应改变量化阶的大小,即使用小的量化阶去编码小的差值,使用大的量化阶去编码大的差值;使用过去的样本值估算下一个输入样本的预测值,使实际样本值和预测值之间的差值总是最小。ADPCM记录的量化值不是每个采样点的幅值,而是该点的幅值与前一个采样
所属分类:
其它
发布日期:2020-11-05
文件大小:183296
提供者:
weixin_38739837
EDA/PLD中的数字图像空域滤波算法的FPGA设计与实现
在图像通信、遥感图像分析、医学成像诊断等应用领域,为了便于显示、观察或进行进一步的处理,常常需要对原始的数字图像进行特征提取(如边缘检测、边缘锐化)、噪声平滑滤波、几何校正等处理,这类图像处理技术称为图像的预处理。在实际应用中,空域滤波算法被广泛地应用于图像的预处理技术中。 空域滤波算法是图像增强技术的一种,直接对图像的象素进行处理,不需要进行变换。常见的滤波算子如锐化算子、高通算子、平滑算子等,可以完成图像的边缘提取、噪声去除等处理。这些滤波算子尽管功能不同,实现方法却都是类似的,都是通
所属分类:
其它
发布日期:2020-11-09
文件大小:147456
提供者:
weixin_38712092
基于VLSI平台的MIPS处理器仿真与设计
摘要:传统ISA处理器由于其内部有限的逻辑资源和外部固定的引脚封装,大大地限制了它的应用范围。使用硬件描述语言,自底向上设计处理MIPS,并且与几类通用外设互连组成系统,使用Virtex-Ⅱ Pro系列FPGA进行板级验证。 板级验证结果表明实现了既定目标,与标准MCU 兼容,系统运行稳定。这样可以依据自己的需求,定制系统以达到传统MCU所无法完成的要求。 0 引言 随着社会的发展,工业控制及人们日常生活越来越追求精密控制,为了满足这种需求,微控制器得到了快速的发展。随着VLS
所属分类:
其它
发布日期:2021-01-20
文件大小:422912
提供者:
weixin_38747126
基于VLSI 平台的AVR 处理器仿真与设计
摘要:传统的微处理器由于内部有限的逻辑资源和外部固定的引脚封装,大大限制了应用范围。为此,在阐述微控制器的内部结构、存储器管理结构和指令集结构后,利用现场可编程门阵列丰富的逻辑资源,虚拟出传统微控制器的处理器,添加Wishbone总线,将处理器与通用外设连接构成一个虚拟的微控制器平台,并使用硬件描述语言Verilog和VHDL,自底向上设计AVR处理器,与通用外设互连组成系统,使用XILINX Virtex-Ⅱ Pro芯片进行板级验证。 0 引言 随着社会发展,工业控制及人们日常生活
所属分类:
其它
发布日期:2021-01-20
文件大小:253952
提供者:
weixin_38722891
数字图像空域滤波算法的FPGA设计与实现
在图像通信、遥感图像分析、医学成像诊断等应用领域,为了便于显示、观察或进行进一步的处理,常常需要对原始的数字图像进行特征提取(如边缘检测、边缘锐化)、噪声平滑滤波、几何校正等处理,这类图像处理技术称为图像的预处理。在实际应用中,空域滤波算法被广泛地应用于图像的预处理技术中。 空域滤波算法是图像增强技术的一种,直接对图像的象素进行处理,不需要进行变换。常见的滤波算子如锐化算子、高通算子、平滑算子等,可以完成图像的边缘提取、噪声去除等处理。这些滤波算子尽管功能不同,实现方法却都是类似的,都是通
所属分类:
其它
发布日期:2021-01-19
文件大小:171008
提供者:
weixin_38621870
«
1
2
3
4
5
»