您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. ORACLE9i_优化设计与系统调整

  2. 第一部分 ORACLE系统优化基本知识 23 第1章 ORACLE结构回顾 23 §1.1 Oracle数据库结构 23 §1.1.1 Oracle数据字典 23 §1.1.2 表空间与数据文件 24 §1.1.3 Oracle实例(Instance) 24 §1.2 Oracle文件 26 §1.2.1 数据文件 26 §1.2.2 控制文件 26 §1.2.3 重做日志文件 26 §1.2.4 其它支持文件 26 §1.3 数据块、区间和段 28 §1.3.1 数据块(data bloc
  3. 所属分类:Oracle

    • 发布日期:2010-01-16
    • 文件大小:451584
    • 提供者:yjhcwy
  1. 单片机应用技术选编(7)

  2. 内容简介    《单片机应用技术选编》(7) 选编了1998年国内50种科技期刊中有关单片机开发应用的文 章共510篇,其中全文编入的有113篇,摘要编入的397篇。全书共分八章,即单片机综合 应用技术;智能仪表与测试技术;网络、通信与数据传输;可靠性与抗干扰技术;控制系统 与功率接口技术;电源技术;实用设计;文章摘要。    本书具有重要实用价值,书中介绍的新技术、新器件以及单片机应用系统的软、硬件资 料有助于减少产品研制过程中的重复性劳动,提高单片机应用技术水平,是从事单片机应用 开发技
  3. 所属分类:硬件开发

    • 发布日期:2010-05-19
    • 文件大小:13631488
    • 提供者:zgraeae
  1. 编程卓越之道:卷一/二

  2. 目录回到顶部↑1 编写卓越代码须知. 1.1 编程卓越之道系列 1 1.2 本卷内容 3 1.3 本卷所做的假设 5 1.4 卓越代码的各项特征 6 1.5 本卷涉及的环境 7 1.6 获取更多信息 8 2 数值表示 2.1 什么是数 10 2.2 计数系统(Numbering System) 11 2.2.1 十进制位值计数系统 11 2.2.2 进制(基数) 12 2.2.3 二进制计数系统 13 2.2.4 十六进制计数系统 15 2.2.5 八进制(基数为8)计数系统 18 2.3 数
  3. 所属分类:硬件开发

    • 发布日期:2010-10-10
    • 文件大小:39845888
    • 提供者:xqq524148626
  1. 网络工程师考纲

  2. 第 1 章 计算机网络概论 1 、计算机网络是指由通信线路互相连接的许多自主工作的接收机构成的集合体。组成元素 可分为网络节点和通信链路。接收机网络包括资源子网和通信子网。 2 、常见的拓扑结构有全连接型(理想的) 、树型、不规则型(广域网常见) 、星型、环型、 总线型(局域网常见) 。网络可分为局域网( LAN ) 、城域网( MAN ) 、广域网( WAN ) 。 3 、 OSI/RM 协议包括: ( 1 )应用层:最高层,直接为端用户服务,提供分布式处理环境; ( 2 )表示层:提供一个
  3. 所属分类:网络管理

    • 发布日期:2013-08-17
    • 文件大小:105472
    • 提供者:u011720249
  1. 国家通信工程师(互联网)培训讲义

  2. 第一章 数据通信基础 1.解释数据传输速率所使用的3种不同的定义的主要内容 码元速率:每秒传输的码元数,又称波特率单位为DB,如码元持续时间为T(S),则码元速率为NBD=1/t(s) 数据传信速率:每秒传输二进制码的速率,又称比特率,单位为比特/秒(bit/s) 数据传送速率:单位时间内在数据传输系统中的相应设备之间实际传送的比特,字符或码组平均数,单位为比特/秒,字符/秒或码组/秒 2.常用的信号复用方法有哪些 按时间区分信号的复用方法为时分复用TDM,按空间分为空分复用SDM,按频率或波
  3. 所属分类:软考等考

    • 发布日期:2015-07-09
    • 文件大小:907264
    • 提供者:njupt1314
  1. 贝加莱工业自动化.pdf

  2. 贝加莱工业自动化pdf,贝加莱工业自动化Automation is orange 贝加莱中国团队一直致力于为中国地区的行业用户提供完美的自动化解决方案。我们 不断地创新,提供高品质的产品并执着追求“完美自动化”方案,以确保我们在中国 实现“全球自动化合作伙伴”这一承诺。因为我们深知我们的未来和您的未来紧密结 在一起! 贝加莱(中国)总经理 肖维荣博士 》》》与您共创未来 机加MA E 贝加莱(B&R)工业自动化有限公司是一家自动化技术领域的领导厂商,总部位于奥地利 Eggelsberg,于1
  3. 所属分类:其它

    • 发布日期:2019-10-31
    • 文件大小:2097152
    • 提供者:weixin_38743737
  1. I2C总线协议中文版.pdf

  2. 该文档介绍了I2C总线,是中文文档,非英文文档,对于看英文文档头大的读者是一个不错的选择广州周立功单片机发展有限公司Tel:(020)3873097638730977Fax:38730925htp:/v.zlgmcu.com 1.序 1.1版本1.0-1992 1992fC总线规范的这个版本有以下的修正 删除了用软件编程从机地址的內容。因为实现这个功能相当复杂,而且不被使用。 刖除了“低速模式”。实际上这个模式是整个PC总线规范的子集,不需要明确地详细说明 增加了快速樸式。它将位速率増加4倍到达
  3. 所属分类:其它

    • 发布日期:2019-09-04
    • 文件大小:872448
    • 提供者:wzc18743083828
  1. FPGA自学笔记——设计与验证VIP版.pdf

  2. 开始有计划写这本书的时候, Altera 还叫 Altera, 还没有加入 Intel 的大家庭, Xilinx 的 ZYNQ 也才刚刚开始有人探索, Altera 大学计划第一次将亚洲创新大赛由传统的 SOPC 大赛 换成了 SOC 大赛,软核变硬核,性能翻几番。 那个时候,能出一本认认真真讲 FPGA 设计的 书, 会得到非常高的评价。 而我,则由于工作变动, 中间拖沓了半年,当半年后再来准备动 笔时,才恍然领悟到, Altera 即将成为 Intel 的可编程事业部, 基于嵌入式硬核的 S
  3. 所属分类:硬件开发

    • 发布日期:2019-09-03
    • 文件大小:16777216
    • 提供者:qq_30307853
  1. nvdla 入门翻译文档.pdf

  2. 翻译的NVDLA 加速引擎的文档,学习交流,一块进步!PU cPU Microcontroller DRAM AVULA NVD_A DODI SFAMI Small NVDLA system Large"NVDLA system 小NDLA模型 小型 NVDLA模型在以前不可行的领域开辟了深度学习技术。此模型非常适合对成本因素 比较敏感的物联网(IoT)类设备、A丨以及面向自动化的系统领域。这些系统具有明确的应 用方向,其成本、面积和功率是主要注意事项。通过N√DLA可配置实现资源节约(在成本
  3. 所属分类:硬件开发

    • 发布日期:2019-08-31
    • 文件大小:510976
    • 提供者:weixin_42119147
  1. Turbo PMAC用户手册(中文版)-20160530-2.pdf

  2. PMAC内部使用了一片Motorola DSP 56003数字信号处理芯片,它的速度、分辨率、带宽等指标远优于一般的控制器。伺服控制包括PID加Notch和速度、加速度前馈控制,其伺服周期单轴可达60μs,二轴联动为110μs。产品的种类可从二轴联动到三十二轴联动。甚至连接MACRO现场总线的高速环网,直接进行生产线的联动控制。与同类产品相比,PMAC的特性给系统集成者和最终用户提供了更大的柔性。它允许同一控制软件在三种不同总线(PC-XT和AT,VME,STD)上运行,由此提供了多平台的支持特
  3. 所属分类:硬件开发

    • 发布日期:2019-07-29
    • 文件大小:5242880
    • 提供者:muzi900
  1. 嵌入式实时操作系统

  2. 嵌入式实时操作系统架构基础,深入浅出,快速掌握操作系统原理。freertos,rtx,ucos原理大同小异。目录 第1章绪论 1.1嵌入式系统的发展历史……………… 1.2嵌入式实时操作系统的特点 1.3基于嵌入式实时操作系统的程序设计技术… 第2章开发环境 dtah*.a 2.1嵌入式实时操作系统的选择…… 2.2CPU芯片的选择 667 2.3嵌入式实时操作系统的移植…… 2.4开发调试环境的建立 2.5工程模板的使用…… 单·;··中·..甲·.:.a"·a···:·::::.a:a 2.
  3. 所属分类:硬件开发

    • 发布日期:2019-02-23
    • 文件大小:48234496
    • 提供者:sflyhx
  1. 单片机与DSP中的一种数字信号处理器TMS320F206复位问题的实现

  2. TMS320F206是TI公司推出的一种DSP芯片,它是基于TMS320C5x之上的高速定点数字处理芯片,具有改进的哈佛结构并行分离的程序和数据总线、高性能CPU及高效的指令集等特点。其主要特性如下:1.CPU具有32位CALU、32位累加器、16×16位并行乘法器、三个移位寄存器、八个16位辅助寄存器。2.存储器具有224K字可寻址存储空间、544字片内DRAM、4K字片内SRAM或32K字片内快闪存储器。3.指令速度为50ns、35ns及25ns单指令周期。4.外围电路有软件可编程定时器、软
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:160768
    • 提供者:weixin_38662089
  1. 一种高速并行位同步结构

  2. 针对高速数据解调器中的位同步,给出一种高速并行结构。通过实时更新滤波器系数,同时实现滤波、内插、抽取功能,滤波器组输出速率降低为符号速率。给出了滤波器系数的计算过程及具体方法,分析结果表明该并行结构有效的降低了实时运算的复杂度。
  3. 所属分类:其它

    • 发布日期:2021-01-27
    • 文件大小:694272
    • 提供者:weixin_38643127
  1. 一种数字信号处理器TMS320F206复位问题的实现

  2. TMS320F206是TI公司推出的一种DSP芯片,它是基于TMS320C5x之上的高速定点数字处理芯片,具有改进的哈佛结构并行分离的程序和数据总线、高性能CPU及高效的指令集等特点。其主要特性如下:1.CPU具有32位CALU、32位累加器、16×16位并行乘法器、三个移位寄存器、八个16位辅助寄存器。2.存储器具有224K字可寻址存储空间、544字片内DRAM、4K字片内SRAM或32K字片内快闪存储器。3.指令速度为50ns、35ns及25ns单指令周期。4.外围电路有软件可编程定时器、软
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:177152
    • 提供者:weixin_38691742