您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. Verilog实现高低电平噪声滤波

  2. 本模块实现高低电平噪声滤波功能,即将高电平和低电平持续时间低于阈值的脉冲都滤除。 程序首先滤除高电平噪声,而后滤除低电平噪声。 输出脉冲与输入脉冲间有两个阈值长短的时间延迟。 程序中时钟为1MHz,阈值FilterThreshold为100us,可根据实际情况进行设置。 程序中高低电平的阈值取的一样,可分别设置。 敬请注意,由于时延影响,若FilterThreshold为100,则低于101的都被滤除,大于等于102的才能通过。
  3. 所属分类:硬件开发

    • 发布日期:2016-01-04
    • 文件大小:283648
    • 提供者:damofei
  1. Verilog实现低电平噪声滤波

  2. 本模块实现低电平噪声滤波功能,即将低电平持续时间低于阈值的脉冲滤除。 输出脉冲与输入脉冲间有1个阈值长短的时间延迟。 程序中时钟为1MHz,阈值FilterThreshold为100us,可根据实际情况进行设置。 敬请注意,由于时延影响,若FilterThreshold为100,则低于101的都被滤除,大于等于102的才能通过。
  3. 所属分类:硬件开发

    • 发布日期:2016-01-04
    • 文件大小:2048
    • 提供者:damofei
  1. TTL ,COMS OC OD 电平 输出,输入及注意问题

  2. CMOS电路是电压控制器件,输入电阻极大,对于干扰信号十分敏感,因此不用的输入端不应开路,接到地或者电源上。CMOS电路的优点是噪声容限较宽,静态功耗很小。 1.输出高电平Uoh和输出低电平Uol Uoh≈VCC,Uol≈GND 2.输入高电平Uoh和输入低电平Uol Uih≥0.7VCC,Uil≤0.2VCC (VCC为电源电压,GND为地)
  3. 所属分类:硬件开发

    • 发布日期:2012-06-19
    • 文件大小:38912
    • 提供者:hopven
  1. ttl电平和232电平

  2. 数字电路中,由TTL电子元器件组成电路使用的电平。电平是个电压范围, 规定输出高电平>2.4V,输出低电平=2.0V, 输入低电平<=0.8V,噪声容限是0.4V。
  3. 所属分类:专业指导

    • 发布日期:2010-08-22
    • 文件大小:163840
    • 提供者:mengsong07
  1. TTL电平信号与COMS电平信号

  2. TTL电平的电压范围,规定输出高电平>2.4V,输出低电平=2.0V,输入低电平<=0.8V,噪声容限是0.4V。
  3. 所属分类:其它

    • 发布日期:2020-08-03
    • 文件大小:61440
    • 提供者:weixin_38672840
  1. 同步检波器助力精密低电平测量

  2. 同步检波器可提取淹没在噪底内的小信号,用于进行各种物理量测量,例如极小的电阻、明亮背景下的光吸收或反射量,或者存在于高噪声电平下的应变。
  3. 所属分类:其它

    • 发布日期:2020-08-13
    • 文件大小:1048576
    • 提供者:weixin_38514322
  1. TTL与COMS电平,特性,比较及注意事项

  2. 1.CMOS电平: '1'逻辑电平电压接近于电源电压,'0'逻辑电平接近于0V。噪声容限很大 2.TTL电平: 输出高电平>2.4V,输出低电平=2.0V,输入低电平<=0.8V,噪声容限是0.4V。 3.电平转换电路: 因为TTL和COMS的高低电平...
  3. 所属分类:其它

    • 发布日期:2020-08-30
    • 文件大小:62464
    • 提供者:weixin_38697328
  1. 元器件应用中的TTL电平与RS232电平的区别

  2. 什么是TTL电平、CMOS电平、RS232电平?它们有什么区别呢?一般说来,CMOS电平比TTL电平有着更高的噪声容限。   (一)、TTL电平标准   输出 L:2.4V。   输入 L:2.0V   TTL器件输出低电平要小于0.8V,高电平要大于2.4V。输入,低于1.2V就认为是0,高于2.0就认为是1。于是TTL电平的输入低电平的噪声容限就只有(0.8-0)/2=0.4V,高电平的噪声容限为(5-2.4)/2=1.3V。   (二)、CMOS电平标准   输出 L:0.9*
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:44032
    • 提供者:weixin_38527978
  1. 噪声中的小信号高分辨率测量

  2. 实现更多位数分辨率的一个主要障碍是噪声。对于那些试图从热电偶、传感器或其他低电平信号源来辨别微伏(μV)级变化的设计师来说,噪声将会是一个主要的问题。噪声层由所有不想要的外部和调制器周围的噪声源产生的噪声总和组成。而且噪声层越厚,检测你试图测试的模拟输入信号的真实变化就越难。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:134144
    • 提供者:weixin_38570459
  1. 电子测量中的同步检波器助力精密低电平测量

  2. 同步检波器可提取淹没在噪底内的小信号,用于进行各种物理量测量,例如极小的电阻、明亮背景下的光吸收或反射量,或者存在于高噪声电平下的应变。     在很多系统中,随着频率趋近于零,噪声会不断增加。例如,运算放大器具有1/f 噪声,而光学测量易受因环境光条件变化而产生的噪声影响。在远离低频噪声处进行的测量可提高信噪比,从而可检测到较弱信号。例如,将光源调制到几千赫兹有助于测量原本会淹没在噪底内的反射光。图1 显示了调制技术如何恢复原本低于噪底的信号。     图1. 通过调制使信号远离噪声源
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:518144
    • 提供者:weixin_38584731
  1. 消费电子中的低功耗同步解调器设计考虑因素

  2. 简介   “同步检波器助力精密低电平测量” 一文刊于2014年11月的《模拟对话》杂志,该文讨论了存在相对较高噪声电平情况下使用同步解调测量低电平信号的优势。本文讨论在严格的功耗和成本限制系统中使用同步解调进行传感器信号调理时的一些设计考虑因素,进一步深入该话题。经仔细设计后,模拟系统在简洁性、低成本和低功耗方面将会是无与伦比的。该架构将在模拟域中执行大部分信号处理。   传感器激励   传感器随处可见,它们用来测量温度、光照、声音和其他各种环境参数。一些传感器的输出电压或电流取决于某些物
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:373760
    • 提供者:weixin_38551059
  1. 基础电子中的TTL和CMOS电平总结

  2. 简介:本文总结了TTL和CMOS电平的特点、使用方式等内容 。   1,TTL电平(什么是TTL电平):   输出高电平>2.4V,输出低电平=2.0V,输入低电平<=0.8v,噪声容限是0.4v。   特点:   1.CMOS是场效应管构成,TTL为双极晶体管构成   2.COMS的逻辑电平范围比较大(5~15V),TTL只能在5V下工作   3.CMOS的高低电平之间相差比较大、抗干扰性强,TTL则相
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:71680
    • 提供者:weixin_38572960
  1. 微波低噪声放大器和功率放大器

  2. 对射频/微波通信应以而言,放大器主要完成两大任务,一是增强接收机的低电平信号,一是提升发射机的高电平输出信号。虽然它们的功能、尺寸和功率要求不尽相同,但这两种放大器都受益于晶体管技术的持续改进。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:70656
    • 提供者:weixin_38560107
  1. 电源技术中的电源设计小贴士 2:驾驭噪声电源

  2. 无噪声电源并非是偶然设计出来的。一种好的电源布局是在设计时最大程度的缩短实验时间。花费数分钟甚至是数小时的时间来仔细查看电源布局,便可以省去数天的故障排查时间。   图 1 显示的是电源内部一些主要噪声敏感型电路的结构图。将输出电压与一个参考电压进行比较以生成一个误差信号,然后再将该信号与一个斜坡相比较,以生成一个用于驱动功率级的 PWM(脉宽调制)信号。   电源噪声主要来自三个地方:误差放大器输入与输出、参考电压以及斜坡。对这些节点进行精心的电气设计和物理设计有助于最大程度地缩短故障诊断
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:104448
    • 提供者:weixin_38597990
  1. 传感技术中的使用极少元件费用很低的简化交流传感器

  2. 一般来说,交流电力线传感器要使用比较器。我设计了一个成本尽可能低的电源,要求自供电、使用过孔元件,而且要占一个小型双面印刷电路版上尽量少的面积。因此,我开发的交流传感器尽可能简单。设计的电路感应高压直流总线(见图)。在正常工作情况下,AC_OK信号为低电平,交流到达90V时,该信号变高。   R1和D1产生5.1V偏压,该偏压使本电路可以自供电。为了尽量降低R1上的功耗,选择其他电阻,使电流最小。U2为LM431BCZ,用作参考和比较器。Q1和R7用来产生滞后,避免在分界点附近振动。由于关断后
  3. 所属分类:其它

    • 发布日期:2020-11-12
    • 文件大小:65536
    • 提供者:weixin_38678300
  1. 模拟技术中的微波低噪声放大器和功率放大器

  2. 对射频/微波通信应以而言,放大器主要完成两大任务,一是增强接收机的低电平信号,一是提升发射机的高电平输出信号。虽然它们的功能、尺寸和功率要求不尽相同,但这两种放大器都受益于晶体管技术的持续改进。   根据输出要求的不同,放大器种类十分广泛,可以从微型芯片到带数字接口的完整子系统。一般来说,更高集成度,比如将放大器和其它收发器件一起嵌入在芯片上,仍然受到小信号设计的欢迎。而大多数大信号放大器或功率放大器仍采用分立晶体管和分立匹配器件进行设计。功率晶体管的体积本身就要比低噪声或小信号晶体管大。它们
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:72704
    • 提供者:weixin_38677046
  1. 电源技术中的微控制器/模拟应用中电源、接地和噪声的解决方案

  2. 微控制器的应用包括低电平传感器信号和适当的电源驱动电路,需要精细设计电源和接地。我们将根据噪声源和噪声的传播路径进行探讨,以及良好布局习惯背后的理论及其对噪声的影响。我们也将讨论隔离和限制噪声元件的适当的选择和布局方法。   图1是本文中讨论时使用的系统方框图。这个系统的功能是采集重量并在LED阵列和笔记本电脑上显示结果。在需要时,可利用风扇控制器对电路板降温。   这个设计实例包括了模拟和数字两部分。这种设计的难点之一是如何将这两个部分隔离开来。先看一下该设计的模拟部分,模拟输入信
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:156672
    • 提供者:weixin_38599545
  1. EDA/PLD中的FPGA上同步开关噪声的分析

  2. 概述   随着半导体技术的快速发展,近年来FPGA的器件容量和输入输出的管脚数量都极大的增加了,例如StratixIV器件,最大的一款EP4SE680拥有68.11万个逻辑单元和1104个输入输出管脚。大量的输出管脚在同一时刻翻转会引起同步切换噪声。目前同步切换噪声是FPGA领域的一个新的挑战。   同步切换噪声的定义   当大量的输出管脚在同一个时刻从高电平到低电平的切换或者从低电平到高电平的切换,会在相邻的管脚上引入噪声,这就是同步切换噪声。   典型的一个同步切换噪声的测试设置如图
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:34816
    • 提供者:weixin_38713412
  1. 芯片内部开关噪声

  2. 在如图1所示中,当驱动器3状态变化时,必然会对驱动器1的输入电容进行充放电。驱动器3由高电平到低电平转换时电流路径如图2所示,驱动器3对驱动器1下方的电容进行放电,放电回路如虚线所示,由于电路完全在芯片内部,所以不会产生互连噪声;同时对驱动器1上方的电容充电,充电回路如实线所示。驱动器3由低到高转换,驱动器1上方的电容被放电,同时下方的电容被充电,电流路径不变。   图1 驱动器3由高电平到低电平转换时的电流流向   在图1所示中,充电电流流经了封装中电源引脚电感Lp和地引脚电感气,而没
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:116736
    • 提供者:weixin_38711333
  1. 同步检波器助力精密低电平测量

  2. 同步检波器可提取淹没在噪底内的小信号,用于进行各种物理量测量,例如极小的电阻、明亮背景下的光吸收或反射量,或者存在于高噪声电平下的应变。     在很多系统中,随着频率趋近于零,噪声会不断增加。例如,运算放大器具有1/f 噪声,而光学测量易受因环境光条件变化而产生的噪声影响。在远离低频噪声处进行的测量可提高信噪比,从而可检测到较弱信号。例如,将光源调制到几千赫兹有助于测量原本会淹没在噪底内的反射光。图1 显示了调制技术如何恢复原本低于噪底的信号。     图1. 通过调制使信号远离噪声源
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:1048576
    • 提供者:weixin_38526225
« 12 3 4 5 6 7 8 9 10 ... 15 »