您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 使用FPGA实现600Msps QPSK的并行符号时序恢复

  2. 本文提出了一种适用于高数据速率通信接收机的高效并行符号定时架构。 所展示的架构依赖于经典Gardner循环的修改版本,并具有“多通道流水线”内插器,该符号使符号率比FPGA的时钟率高出几倍,从而最大程度地提高了可实现的吞吐量。 在Xilinx XC7VX690T FPGA上以150MHz时钟速率演示了时序恢复方案,并在4.8GHz采样率ADC上演示了该时序恢复方案,以实现600Msps符号速率的QPSK数据流。 此外,可以观察到,提出的方案仅占用目标FPGA中逻辑,存储和计算资源的2%。 稍作修
  3. 所属分类:其它

    • 发布日期:2021-03-07
    • 文件大小:1046528
    • 提供者:weixin_38724229