您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 高速电子线路的信号完整性设计

  2. 高速电子线路的信号完整性设计高速电子线路的信号完整性设计高速电子线路的信号完整性设计
  3. 所属分类:专业指导

    • 发布日期:2010-09-13
    • 文件大小:543744
    • 提供者:seekjob2010
  1. 信号完整性分析 伯格丁 (作者)

  2. 全面论述了信号完整性问题。主要讲述了信号完整性和物理设计概论,带宽、电感和特性阻抗的实质含义,电阻、电容、电感和阻抗的相关分析,解决信号完整性问题的四个实用技术手段,物理互连设计对信号完整性的影响,数学推导背后隐藏的解决方案,以及改进信号完整性推荐的设计准则等。该书与其他大多数同类书籍相比更强调直观理解、实用工具和工程实践。它以入门式的切入方式,使得读者很容易认识到物理互连影响电气性能的实质,从而可以尽快掌握信号完整性设计技术。
  3. 所属分类:专业指导

    • 发布日期:2010-11-17
    • 文件大小:12582912
    • 提供者:berkley_yu
  1. 信号完整性分析 Eric Bogatin

  2. 本书全面论述了信号完整性问题,它以入门式的切入方式,使得读者很容易认识到物理互连影响电气性能的实质,从而可以尽快掌握信号完整性设计技术。本书作者从实践的角度指出了造成信号完整性问题的根源,特别给出了在设计前期阶段的问题解决方案。   本书的主要内容   ·信号完整性和物理设计概论   ·带宽、电感和特性阻抗的实质含义   ·电阻、电容、电感和阻抗的相关分析   ·解决信号完整性问题的四个实用技术手段:经验法则、解析近似、数值模拟、实际测量   ·物理互连设计对信号完整性的影响   ·数学推导背
  3. 所属分类:硬件开发

    • 发布日期:2011-07-27
    • 文件大小:12582912
    • 提供者:lglowkey
  1. 针对DDR2-800和DDR3的PCB信号完整性设计(中文版)

  2. 本文章主要涉及到对DDR2 和DDR3 在设计印制线路板(PCB)时,考虑信号完整性和电源完整性的设计事项,这些 是具有相当大的挑战性的。文章重点是讨论在尽可能少的PCB 层数,特别是4 层板的情况下的相关技术,其中一些设 计方法在以前已经成熟的使用过。
  3. 所属分类:硬件开发

    • 发布日期:2011-08-18
    • 文件大小:1048576
    • 提供者:bkfeng
  1. 针对DDR2-800和DDR3的PCB信号完整性设计.doc

  2. 针对DDR2-800和DDR3的PCB信号完整性设计.doc
  3. 所属分类:硬件开发

    • 发布日期:2012-07-19
    • 文件大小:1048576
    • 提供者:tuoyunfeng
  1. 针对DDR2-800和DDR3的PCB信号完整性设计

  2. 针对DDR2-800和DDR3的PCB信号完整性设计,指导DDR的高速PCB设计!
  3. 所属分类:硬件开发

    • 发布日期:2013-02-16
    • 文件大小:1048576
    • 提供者:paladinding
  1. 针对DDR2-800和DDR3的PCB信号完整性设计

  2. 对DDR2-800和DDR3的PCB信号完整性设计给出参考,有一定的参考价值
  3. 所属分类:嵌入式

    • 发布日期:2014-01-24
    • 文件大小:1048576
    • 提供者:pretty_he720
  1. 信号完整性设计详解

  2. 详细介绍了信号完整性设计时主要的问题和一些常规的设计要素介绍。
  3. 所属分类:其它

    • 发布日期:2014-07-17
    • 文件大小:299008
    • 提供者:cdg2000
  1. 信号完整性设计中的5类典型问题

  2. 信号完整性设计中的5类典型问题
  3. 所属分类:硬件开发

    • 发布日期:2016-05-17
    • 文件大小:847872
    • 提供者:zdcx_007
  1. 信号完整性设计的5个典型问题

  2. 本文介绍了信号完整性设计中的5个典型问题,对于信号完整性设计学习有一定指导意义。
  3. 所属分类:电信

    • 发布日期:2018-02-23
    • 文件大小:546816
    • 提供者:bygxkd
  1. MAX 10 FPGA 信号完整性设计指南.pdf

  2. 如果不解决进出 FPGA 的信号的完整性问题,那么当今复杂的 FPGA 系统设计就是不完整的。同 步开关噪声 (SSN)所导致的信号失真通常会致使信号完整性降低,从而降低系统的噪声容限。 为避免信号完整性的问题,Altera 建议您遵循 MAX® 10 器件的设计考量,I/O 布局指南和电路板 设计指南,包括: • I/O 布局规则 • 电压参考 I/O 标准 • 高速 LVDS,锁相环(PLL)和时钟 • 外部存储器接口 • 模拟到数字转换器 Altera 建议在 PCB 布局前,在您的 FP
  3. 所属分类:嵌入式

    • 发布日期:2020-05-12
    • 文件大小:1004544
    • 提供者:weixin_43017262
  1. 高速PCB电路板信号完整性设计之布线技巧

  2. 在高速PCB电路板的设计和制造过程中,工程师需要从布线、元件设置等方面入手,以确保这一PCB板具有良好的信号传输完整性。在今天的文章中,我们将会为各位新人工程师们介绍PCB信号完整性设计中常常用到的一些布线技巧。
  3. 所属分类:其它

    • 发布日期:2020-07-21
    • 文件大小:52224
    • 提供者:weixin_38628953
  1. PCB技术中的高速PCB电路板信号完整性设计之布线技巧

  2. 在高速PCB电路板的设计和制造过程中,工程师需要从布线、元件设置等方面入手,以确保这一PCB板具有良好的信号传输完整性。在今天的文章中,我们将会为各位新人工程师们介绍PCB信号完整性设计中常常用到的一些布线技巧,希望能够对各位新人的日常学习和工作带来一定的帮助。   在高速PCB电路板的设计过程中,其基板的印刷电路的成本与层数、基板的表面积是成正比关系的。因此,在不影响系统功能和稳定性的前提下,工程师应该尽可能地用最少层数满足实际设计需要,从而致使布线密度不可避免地增大,而在PCB布线设计中,
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:55296
    • 提供者:weixin_38677244
  1. 千兆位设备PCB的信号完整性设计

  2. 本文主要讨论在千兆位数据传输中需考虑的信号完整性设计问题,同时介绍应用PCB设计工具解决这些问题的方法,如趋肤效应和介质损耗、过孔和连接器的影响、差分信号及布线考虑、电源分配及EMI控制等。通讯与计算
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:136192
    • 提供者:weixin_38740144
  1. PCB技术中的千兆位设备PCB的信号完整性设计

  2. 本文主要讨论在千兆位数据传输中需考虑的信号完整性设计问题,同时介绍应用PCB设计工具解决这些问题的方法,如趋肤效应和介质损耗、过孔和连接器的影响、差分信号及布线考虑、电源分配及EMI控制等。   通讯与计算机技术的高速发展使得高速PCB设计进入了千兆位领域,新的高速器件应用使得如此高的速率在背板和单板上的长距离传输成为可能,但与此同时,PCB设计中的信号完整性问题(SI)、电源完整性以及电磁兼容方面的问题也更加突出。   信号完整性是指信号在信号线上传输的质量,主要问题包括反射、振荡、时序、
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:137216
    • 提供者:weixin_38516270
  1. 信号完整性设计资源包

  2. A 电磁兼容概念及理论基础 B PCB板级电磁兼容设计 C 如何顺利通过电磁兼容测试 良好接地指导原则接地原则 模数转换器的AGND与DGND 信号完整性研究
  3. 所属分类:嵌入式

    • 发布日期:2020-12-07
    • 文件大小:41943040
    • 提供者:zxd74180
  1. 千兆位设备PCB的信号完整性设计

  2. 本文主要讨论在千兆位数据传输中需考虑的信号完整性设计问题,同时介绍应用PCB设计工具解决这些问题的方法,如趋肤效应和介质损耗、过孔和连接器的影响、差分信号及布线考虑、电源分配及EMI控制等。   通讯与计算机技术的高速发展使得高速PCB设计进入了千兆位领域,新的高速器件应用使得如此高的速率在背板和单板上的长距离传输成为可能,但与此同时,PCB设计中的信号完整性问题(SI)、电源完整性以及电磁兼容方面的问题也更加突出。   信号完整性是指信号在信号线上传输的质量,主要问题包括反射、振荡、时序、
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:150528
    • 提供者:weixin_38640830
  1. 高速PCB电路板信号完整性设计之布线技巧

  2. 在高速PCB电路板的设计和制造过程中,工程师需要从布线、元件设置等方面入手,以确保这一PCB板具有良好的信号传输完整性。在今天的文章中,我们将会为各位新人工程师们介绍PCB信号完整性设计中常常用到的一些布线技巧,希望能够对各位新人的日常学习和工作带来一定的帮助。   在高速PCB电路板的设计过程中,其基板的印刷电路的成本与层数、基板的表面积是成正比关系的。因此,在不影响系统功能和稳定性的前提下,工程师应该尽可能地用少层数满足实际设计需要,从而致使布线密度不可避免地增大,而在PCB布线设计中,其
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:52224
    • 提供者:weixin_38711369
  1. 针对DDR2-800和DDR3的PCB信号完整性设计

  2. 本文章主要涉及到对DDR2和DDR3在设计印制线路板(PCB)时,考虑信号完整性和电源完整性的设计事项,这些是具有相当大的挑战性的。文章重点是讨论在尽可能少的PCB层数,特别是4层板的情况下的相关技术,其中一些设计方法在以前已经成熟的使用过。   1. 介绍   目前,比较普遍使用中的DDR2的速度已经高达800 Mbps,甚至更高的速度,如1066 Mbps,而DDR3的速度已经高达1600 Mbps。对于如此高的速度,从PCB的设计角度来讲,要做到严格的时序匹配,以满足波形的完整性,这里
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:1048576
    • 提供者:weixin_38526612
  1. DDR2和DDR3的PCB信号完整性设计

  2. 作为电子与通信工程及其相关的资料。对于那些从事软硬件开发、集成电路设计、系统设计的工程技术人员来说也是一本很好的文章。   它主要涉及到对DDR2和DDR3在设计印制线路板(PCB)时,考虑信号完整性和电源完整性的设计事项,这些是具有相当大的挑战性的。文章重点是讨论在尽可能少的PCB层数,特别是4层板的情况下的相关技术,其中一些设计方法在以前已经成熟的使用过。   1. 介绍   目前,比较普遍使用中的DDR2的速度已经高达800 Mbps,甚至更高的速度,如1066 Mbps,而DDR3
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:486400
    • 提供者:weixin_38699593
« 12 3 4 5 6 7 8 9 10 ... 50 »