您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 三位数字电容表说明书

  2. 课 程 设 计 任 务 书 课程设计题目 三位数电容表 功能 技术指标 设计一个电路简洁、精度高及测量范围宽的电容表,将待测电容的电容值显示到数码管,可显示 三位数字 工作量 适中 工作计划 3月8日 查资料,分析原理 3月9日 画原理图,列元器件表 3月11日 购买元器件 3月12日 安装电路 3月14日 电路调试 3月19日 结题验收 3月20日 撰写说明书 3月25日 交说明书并准备答辩 3月26日 答辩 指导教师评语 指导教师: 2010年3月 23日 目录 第1章 绪论 1 1.1设
  3. 所属分类:C

    • 发布日期:2010-04-13
    • 文件大小:563200
    • 提供者:shijincan
  1. 布线规则.txt

  2. 3 1. 一般规则 1.1 PCB板上预划分数字、模拟、DAA信号布线区域。 1.2 数字、模拟元器件及相应走线尽量分开并放置於各自的布线区域内。 1.3 高速数字信号走线尽量短。 1.4 敏感模拟信号走线尽量短。 1.5 合理分配电源和地。 1.6 DGND、AGND、实地分开。 1.7 电源及临界信号走线使用宽线。 1.8 数字电路放置於并行总线/串行DTE接口附近,DAA电路放置於电话线接口附近。 2. 元器件放置 2.1 在系统电路原理图中: a) 划分数字、模拟、DAA电路及其相关电
  3. 所属分类:硬件开发

    • 发布日期:2019-05-23
    • 文件大小:14336
    • 提供者:qq_33237941
  1. 旁路电容的深度探讨.pdf

  2. 旁路电容的深度探讨pdf,旁路电容对于测试电路影响acka〔e valve ESL fc 图3:旁路电容的阻抗。 David:我们在实验室中所发现的问题在于,各和封装均是关似的。我们所采用的大多数陶瓷电容均为面积 是0805或0603的电容。我测试发现,把06030.1uF电容挨着0603100pF电容安装,效果上不如仅仅采 用两个06030.1pF的电容。 Tamara:那是完全有可能。我猜测,你所处的频率范围就是06030.1F电容被最优化的频率范围。 0,1F 0b3 loOp d603
  3. 所属分类:其它

    • 发布日期:2019-09-13
    • 文件大小:1048576
    • 提供者:weixin_38744375
  1. 元器件应用中的去耦电容的选择、容值计算和布局布线

  2. 有源器件在开关时产生的高频开关噪声将沿着电源线传播。去耦电容的主要功能就是提供一个局部的直流电源给有源器件,以减少开关噪声在板上的传播,和将噪声引导到地。   去耦电容的容值计算   去耦的初衷是:不论IC对电流波动的规定和要求如何都要使电压限值维持在规定的允许误差范围之内。   使用表达式:C⊿U=I⊿t   由此可计算出一个IC所要求的去耦电容的电容量C。   ⊿U是实际电源总线电压所允许的降低,单位为V。   I是以A(安培)为单位的最大要求电流;   ⊿t是这个要求所维持的
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:189440
    • 提供者:weixin_38595689
  1. 元器件应用中的去耦电容的选择和布局

  2. 在电子系统中选择什么类型的去耦电容,以及如何对这些电容进行合理的布局,有一套较为严格的数学模型和理论,同时还需要相应的分析工具进行分析。由于这部分内容超出了本书的研究范围,因此本节仅采用一些现成的结果和Xilinx的一些推荐数据来完成去耦网络的设计。   在使用去耦电容时,重要的是减少引线长度和减小寄生电感,并将电容尽可能地安装在器件边上。为此,电源和地之间的闭环回路(该闭环回路与EMI特性有关)需要在CPLD/FPGA器件的电源脚附近放置一个去耦电容来实现。距离电源引脚越近,效果会越好。
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:80896
    • 提供者:weixin_38590520