您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 常见的硬件笔试面试题目3

  2. http://www.edacn.net/html/29/46529-75528.html 1.setup和holdup时间,区别. 2.多时域设计中,如何处理信号跨时域 3.latch与register的区别,为什么现在多用register.行为级描述中latch如何产生的 4.BLOCKING NONBLOCKING 赋值的区别 5.MOORE 与 MEELEY状态机的特征 6.IC设计中同步复位与 异步复位的区别 7.实现N位Johnson Counter,N= 8.用FSM实现1011
  3. 所属分类:嵌入式

    • 发布日期:2010-01-13
    • 文件大小:47104
    • 提供者:zhu20082008zhu
  1. 同步复位和异步复位比较

  2. 同步复位和异步复位比较,数字设计中笔试面试必考的题
  3. 所属分类:专业指导

    • 发布日期:2010-11-09
    • 文件大小:53248
    • 提供者:wuzhantuo
  1. 有关同步复位和异步复位以及同步释放异步复位的探讨

  2. 这是个有关同步复位和异步复位以及同步释放异步复位的探讨 里面有FPGA代码,有RTL分析图,并配备了一定的文字说明,看了之后,一定会很明白的
  3. 所属分类:硬件开发

    • 发布日期:2010-11-25
    • 文件大小:3145728
    • 提供者:maohuhua123
  1. Verilog HDL异步设计与同步设计的时序分析

  2. (1) 理解亚稳态产生的物理意义 (2) 理解触发器本身的建立时间和保持时间以及异步复位恢复的概念 (3) 理解亚稳态恢复和同步寄存器的概念 (4) 理解组合逻辑的延迟产生的原理,掌握系统时钟频率的计算 (5) 理解并掌握时钟偏斜和抖动及其对时钟频率的影响 (6) 理解提高系统时钟频率的两种方法 (7) 了解False Path和多时钟周期的概念,知道使用False Path和多时钟周期进行时序约束。 (8) 理解并掌握芯片之间的时序接口设计 (9) 理解并掌握异步电路的设计方法
  3. 所属分类:硬件开发

    • 发布日期:2012-05-16
    • 文件大小:6291456
    • 提供者:sagatsagat
  1. asic同步复位和异步复位比较

  2. 同步复位和异步复位比较
  3. 所属分类:硬件开发

    • 发布日期:2012-06-09
    • 文件大小:10240
    • 提供者:wadeqqqqq
  1. STM32F10xxx参考手册

  2. 目录 1 文中的缩写 24 1.1 寄存器描述表中使用的缩写列表 24 1.2 术语表 24 1.3 可用的外设 24 2 存储器和总线构架 25 2.1 系统构架 25 2.2 存储器组织 27 2.3 存储器映像 28 2.3.1 嵌入式SRAM 29 2.3.2 位段 29 2.3.3 嵌入式闪存 30 2.4 启动配置 33 3 CRC计算单元(CRC) 34 3.1 CRC简介 34 3.2 CRC主要特性 34 3.3 CRC功能描述 34 3.4 CRC寄存器 35 3.4.1
  3. 所属分类:硬件开发

    • 发布日期:2012-10-17
    • 文件大小:12582912
    • 提供者:lhlvictory
  1. sync_vs_async_resets.pdf

  2. 同步复位和异步复位的分析,比较同步复位和异步复位的优点和缺点。
  3. 所属分类:硬件开发

  1. 同步异步复位与亚稳态

  2. 本篇文章讨论同步复位、异步复位以及相关的亚稳态状况与设计可靠性。详细分析了同步复位、异步复位、亚稳态的产生机理和避免方法,以提高系统的可靠性。
  3. 所属分类:硬件开发

    • 发布日期:2014-04-26
    • 文件大小:200704
    • 提供者:apex_ch
  1. STM32F10xxx参考手册

  2. STM32F10xxx rev7v3参考手册. 南京万利提供的原始翻译文档. 本译文仅供参考,如有翻译错误,请以英文原稿为准。请读者随时注意在ST网站下载更新版本. 本译文仅供参考,如有翻译错误,请以英文原稿为准。请读者随时注意在ST网站下载更新版本 目录 1 文中的缩写 16 1.1 寄存器描述表中使用的缩写列表 16 1.2 术语表 16 1.3 可用的外设 16 2 存储器和总线构架 17 2.1 系统构架 17 2.2 存储器组织 18 2.3 存储器映像 19 2.3.1 嵌入式SR
  3. 所属分类:C

    • 发布日期:2009-04-13
    • 文件大小:6291456
    • 提供者:tyt_xa
  1. FPGAy异步复位

  2. PGA设计中常见的复位方式即同步复位和异步复位。在深入探讨亚稳态这个概念之前, 特权同学也并没有对所谓的同步复位和异步复位有太多的注意,而在实践中充分感受了亚稳 态的危害之后,回过头来细细品味《Verilog HDL设计与验证》一书中关于复位的章节,可谓 受益匪浅。
  3. 所属分类:硬件开发

    • 发布日期:2018-08-05
    • 文件大小:835584
    • 提供者:u010568287
  1. IC面试问题.docx

  2. IC工程师面试问题合集 静态时序分析 动态时序分析 同步复位和异步复位 如何解决亚稳态 FPGA和 ASIC的区别
  3. 所属分类:其它

    • 发布日期:2020-05-12
    • 文件大小:235520
    • 提供者:qq_22643229
  1. 对于选择同步化的异步复位的方案

  2. 随着FPGA设计越来越复杂,芯片内部的时钟域也越来越多,使全局复位已不能够适应FPGA设计的需求,更多的设计趋向于使用局部的复位。本节将会从FPGA内部复位“树”的结构来分析复位的结构。 我们的复位线将会是一个和时钟一样多扇出的网络,如此多的扇出,时钟信号是采用全局时钟网络的,那么复位如何处理?有人提出用全局时钟网络来传递复位信号,但是在FPGA设计中,这种方法还是有其弊端。一是无法解决复位结束可能造成的时序问题,因为全局网络的延时较大,并且不可以直接连到寄存器的复位端。仍然需要局部走线,这对
  3. 所属分类:其它

    • 发布日期:2020-07-13
    • 文件大小:177152
    • 提供者:weixin_38524871
  1. 同步和异步复位的知识

  2. 今天讲一点小知识,同步复位和异步复位。
  3. 所属分类:其它

    • 发布日期:2020-07-21
    • 文件大小:16384
    • 提供者:weixin_38708841
  1. 同步复位和异步复位有什么区别?

  2. 一般都推荐使用异步复位,同步释放的方式,而且复位信号低电平有效。这样就可以两全其美了。
  3. 所属分类:其它

    • 发布日期:2020-08-04
    • 文件大小:44032
    • 提供者:weixin_38537541
  1. 单片机复位种类和故障

  2. 外部复位它是影响时钟模块和所有内部电路,属于同步复位,但外部Reset引脚为逻辑低电平。上电复位它是由外部总线产生的一种异步复位。低电压复位它是部分单片级内部监控器形成的异步复位,单片机电压小于一定触发值时,单片机开始复位。此外还有软件复位,双总线故障复位,时钟丢失复位等
  3. 所属分类:其它

    • 发布日期:2020-08-09
    • 文件大小:182272
    • 提供者:weixin_38746926
  1. 同步复位和异步复位及特点

  2. 复位电路是每个数字逻辑电路的重要组成部分之一。复位方式大致分为二类: 同步复位和异步复位
  3. 所属分类:其它

    • 发布日期:2020-08-20
    • 文件大小:38912
    • 提供者:weixin_38565801
  1. verilog同步复位PK异步复位

  2. 时钟和复位是FPGA中关键,下面是特权写的,复制以备找工作~~~
  3. 所属分类:其它

    • 发布日期:2020-08-18
    • 文件大小:35840
    • 提供者:weixin_38678796
  1. 同步复位和异步复位的比较

  2. 无论同步还是异步复位,在对触发器时序进行分析的时候,都要考虑复位端与时钟的相位关系。
  3. 所属分类:其它

    • 发布日期:2020-08-30
    • 文件大小:75776
    • 提供者:weixin_38656064
  1. 同步复位及异步复位设计

  2. 关于复位设计,有多种不同的观点和方案。到底是采用同步复位还是异步复位,全局复位还是局部复位,是由多方面的因素决定的。但良好的复位设计既可以提高系统的可靠性,又可以节省大量的逻辑资源。在实际应用中,笔者也看到过很多因为复位电路设计问题而导致的系统可靠性问题。本节针对这几个问题加以说明,希望读者能够找到适合自己设计的复位设计方案。   复位要解决的问题就是让电路在上电之后有一个确定的初始状态,而很多时候我们设计的复位电路没有能够达到这个效果。   (1)同步复位的优点是同步的。   对于非时钟
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:65536
    • 提供者:weixin_38516706
  1. 基础电子中的同步复位与异步复位-异步复位和同步复位区别-异步复位同步释放

  2. 一、同步复位与异步复位特点:   同步复位就是指复位信号只有在时钟上升沿到来时,才能有效。否则,无法完成对系统的复位工作。   异步复位是指无论时钟沿是否到来,只要复位信号有效,就对系统进行复位。     二、异步复位和同步复位的优缺点:   1、同步复位的优点大概有3条:   a、有利于仿真器的仿真。   b、可以使所设计的系统成为100%的同步时序电路,这便大大有利于时序分析,而且综合出来的fmax一般较高。   c、因为他只有在时钟有效电平到来时才有效,所以可以滤除高于时钟频率的
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:46080
    • 提供者:weixin_38704565
« 12 3 4 5 6 7 8 9 10 »