您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. Xilinx_FPGA__4层板6层板设计

  2. 基于FPGA的四层六层PCB板的设计,焊盘过孔尺寸等布线规则,信号完整性分析、仿真以及电路板的设计策略和布线策略。
  3. 所属分类:硬件开发

    • 发布日期:2010-03-02
    • 文件大小:1048576
    • 提供者:xiaolong17909
  1. PADS PCB 四层板规则

  2. PADS PCB 四层板设置规则 简明教程,很有用东西
  3. 所属分类:硬件开发

    • 发布日期:2011-04-29
    • 文件大小:335872
    • 提供者:mltlph
  1. PCB四层板设计详细教程

  2. 详细介绍了AD四层板的设计方法,用到的规则,内电层分割,实例讲解
  3. 所属分类:硬件开发

    • 发布日期:2014-01-09
    • 文件大小:747520
    • 提供者:ssliudh1226
  1. dsp642原理图pcb

  2. dm642的原理图,pcb,cpld程序,基本的测试程序(很完整的资料,淘宝上要卖100元呢)感谢张进东.   初学电子的时候总找不到好的学习资料和学习教程,很渴望能有一个完整的项目做学习用却总找不到,即使找到了也是八九十年代的“老”设计,缺乏实用性、完整性和规范性。   而这个基于TM320DM642芯片的项目可以说是很适合刚接触电子的人做学习参考用的。因为:   1、DM642是TI公司2002年投入到市场的DSP芯片,被广泛应用于视频处理领域,是民用DSP中最高端的DSP之一。其周边器件
  3. 所属分类:硬件开发

    • 发布日期:2015-07-27
    • 文件大小:6291456
    • 提供者:gong__ke
  1. 四层板设计指南

  2. 所属分类:硬件开发

    • 发布日期:2016-12-26
    • 文件大小:1048576
    • 提供者:u012246140
  1. PCB布线规则、四层电路板布线方法

  2. **四层电路板布线方法:一般而言,四层电路板可分为顶层、底层和两个中间层。顶层和底层走信号线, 中间层首先通过命令DESIGN/LAYER STACK MANAGER用ADD PLANE 添加INTERNAL PLANE1和INTERNAL PLANE2 分别作为用的最多的电源层如VCC和地层如GND(即连接上相应的网络标号。注意不要用ADD LAYER,这会增 加MIDPLAYER,后者主要用作多层信号线放置),这样PLNNE1和PLANE2就是两层连接电源VCC和地GND的铜皮。 如果有多
  3. 所属分类:C++

    • 发布日期:2008-12-03
    • 文件大小:587776
    • 提供者:liwentian2006
  1. AD四层板以及多层板详细设计教程

  2. 在设计多层PCB电路板之前,设计者需要首先根据电路的规模、电路板的尺寸和电磁兼容(EMC)的要求来确定所采用的电路板结构; 本教程介绍多层PCB板层叠结构的相关内容,其中详细介绍了AD四层板的设计方法,用到的规则,内电层分割,实例讲解
  3. 所属分类:硬件开发

    • 发布日期:2018-11-14
    • 文件大小:754688
    • 提供者:weixin_42552572
  1. AD设计四层板详细制作方法

  2. 这是一个利用AD软件设计4层板的说明,有详细设置规则,步骤,以及实例讲解
  3. 所属分类:硬件开发

    • 发布日期:2018-12-25
    • 文件大小:747520
    • 提供者:weixin_42389680
  1. 最新PCB四层板设计详细教程

  2. PCB四层板设计详细教程。详细介绍了AD四层板的设计方法,用到的规则,内电层分割,实例讲解。
  3. 所属分类:硬件开发

    • 发布日期:2018-12-27
    • 文件大小:660480
    • 提供者:xmt1139057136
  1. PCB四层板设计详细教程

  2. PCB四层板设计详细教程。详细介绍了AD四层板的设计方法,用到的规则,内电层分割,实例讲解 AD 内电层分割 四层板设计 四层板规则 实例讲解。
  3. 所属分类:硬件开发

    • 发布日期:2019-01-25
    • 文件大小:659456
    • 提供者:xmt1139057136
  1. 布线规则.txt

  2. 3 1. 一般规则 1.1 PCB板上预划分数字、模拟、DAA信号布线区域。 1.2 数字、模拟元器件及相应走线尽量分开并放置於各自的布线区域内。 1.3 高速数字信号走线尽量短。 1.4 敏感模拟信号走线尽量短。 1.5 合理分配电源和地。 1.6 DGND、AGND、实地分开。 1.7 电源及临界信号走线使用宽线。 1.8 数字电路放置於并行总线/串行DTE接口附近,DAA电路放置於电话线接口附近。 2. 元器件放置 2.1 在系统电路原理图中: a) 划分数字、模拟、DAA电路及其相关电
  3. 所属分类:硬件开发

    • 发布日期:2019-05-23
    • 文件大小:14336
    • 提供者:qq_33237941
  1. PCB设计相关资料.zip

  2. 汇总有38个PCB相关设计方面的文档,对于PCB设计中需要注意的设计规则,规范,工艺要求,设计流程,原理图设计,元器件操作,工程师经验以及四层板设计步骤等作了详细描述。
  3. 所属分类:硬件开发

    • 发布日期:2019-08-12
    • 文件大小:62914560
    • 提供者:qq_42856638
  1. PCB制板要求.txt

  2. AD规则设计详细,尺寸,布线,常规双层,四层板制板规则。 过孔内径与外径尺寸最小要求,最小布线宽度,最小线距,字符最小字宽字高,板边距,BGA焊盘尺寸。
  3. 所属分类:嵌入式

    • 发布日期:2020-04-30
    • 文件大小:2048
    • 提供者:Yz1617
  1. 初级工程师PCB设计技巧.pdf.pdf

  2. 初级工程师PCB设计技巧.pdfpdf,初级工程师PCB设计技巧.pdf第一章: PCB概述 弟一章:PCB概述 PCB Printed circuit board—印刷电路板 、PCB板的质量的决定因素: 基材的选用; 组成电路各要素的物理特性。 弟一章:PCB概述 三、PCB的材料分类 1、刚性: (1)、酚醛纸质层压板 (2)、环氧纸质层压板 (3)、聚酯玻璃毡层压板 (4)、环氧玻璃布层压板 2、挠性 (1)、聚酯薄膜 (2)、聚酰亚胺薄膜 (3)、氟化乙丙烯薄膜 第一章:PCB梳
  3. 所属分类:其它

    • 发布日期:2019-09-14
    • 文件大小:3145728
    • 提供者:weixin_38744375
  1. 旁路电容的深度探讨.pdf

  2. 旁路电容的深度探讨pdf,旁路电容对于测试电路影响acka〔e valve ESL fc 图3:旁路电容的阻抗。 David:我们在实验室中所发现的问题在于,各和封装均是关似的。我们所采用的大多数陶瓷电容均为面积 是0805或0603的电容。我测试发现,把06030.1uF电容挨着0603100pF电容安装,效果上不如仅仅采 用两个06030.1pF的电容。 Tamara:那是完全有可能。我猜测,你所处的频率范围就是06030.1F电容被最优化的频率范围。 0,1F 0b3 loOp d603
  3. 所属分类:其它

    • 发布日期:2019-09-13
    • 文件大小:1048576
    • 提供者:weixin_38744375
  1. Quectel_SC60_硬件设计手册_V3.1

  2. SC60 是移远通信推出的基于高通八核 64 位 ARM Cortex-A53 处理器的多网络制式 Smart LTE Cat 6 模块,内置高通 AdrenoTM 506 GPU,搭载安卓 7.1 操作系统。其性能强大、多媒体功能丰富并且可支持 Quick Charge 3.0 技术,完全满足客户在工业和消费类应用中对高速率和多媒体功能的需求。SC60 系列模块一共包含七个版本:SC60-CE、SC60-E、SC60-A、SC60-AU 、SC60-J、SC60-LA 和 SC60-W(SC6
  3. 所属分类:其它

    • 发布日期:2019-03-04
    • 文件大小:1048576
    • 提供者:youshouchu
  1. 高速信号走线屏蔽规则

  2. 规则一:高速信号走线屏蔽规则 如上图所示:在高速的PCB设计中,时钟等关键的高速信号线,走需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都是会造成EMI的泄漏。建议屏蔽线,每1000mil,打孔接地。规则二:高速信号的走线闭环规则由于PCB板的密度越来越高,很多PCB LAYOUT工程师在走线的过程中,很容易出现这种失误,如下图所示: 时钟信号等高速信号网络,在多层的PCB走线的时候产生了闭环的结果,这样的闭环结果将产生环形天线,增加EMI的辐射强度。规则三:高速信号的走线开环规则规
  3. 所属分类:其它

    • 发布日期:2020-07-13
    • 文件大小:132096
    • 提供者:weixin_38672807
  1. PCB技术中的PCI卡的PCB布线规则

  2. PCI卡的布线比较讲究,这是PCI信号的特点决定的。在常规性的高频数字电路设计中我们总是力求避免阻抗不匹配造成的信号反射、过冲、振铃、非单调性现象,但是PCI信号却恰恰是利用了信号的反射原理来传输物理信号,为使能够合理利用信号反射同时又尽力避免较大的过冲、振铃和非单调性等副作用,PCI-SIG在PCI规范中对PCB物理实现做了一些规定。   PCI-SIG推荐PCI卡使用四层PCB板,PCI-SIG规定的PCI连接器的信号分布也正是为便于四层板布线而优化定义的。PCI-SIG对PCI控制器的引
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:58368
    • 提供者:weixin_38624183
  1. PCI卡的PCB布线规则

  2. PCI卡的布线比较讲究,这是PCI信号的特点决定的。在常规性的高频数字电路设计中我们总是力求避免阻抗不匹配造成的信号反射、过冲、振铃、非单调性现象,但是PCI信号却恰恰是利用了信号的反射原理来传输物理信号,为使能够合理利用信号反射同时又尽力避免较大的过冲、振铃和非单调性等副作用,PCI-SIG在PCI规范中对PCB物理实现做了一些规定。   PCI-SIG推荐PCI卡使用四层PCB板,PCI-SIG规定的PCI连接器的信号分布也正是为便于四层板布线而优化定义的。PCI-SIG对PCI控制器的引
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:57344
    • 提供者:weixin_38750406
  1. 高频电路设计布线技巧十项规则

  2. 如果数字逻辑电路的频率达到或者超过45MHZ~50MHZ,而且工作在这个频率之上的电路已经占到了整个电子系统一定的份量(比如说1/3),通常就称为高频电路。高频电路设计是一个非常复杂的设计过程,其布线对整个设计至关重要!   【招】多层板布线   高频电路往往集成度较高,布线密度大,采用多层板既是布线所必须,也是降低干扰的有效手段。在PCB Layout阶段,合理的选择一定层数的印制板尺寸,能充分利用中间层来设置屏蔽,更好地实现就近接地,并有效地降低寄生电感和缩短信号的传输长度,同时还能大幅
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:81920
    • 提供者:weixin_38672794
« 12 3 »