您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 数字图像的缩放算法 DOC文档

  2. 数字图像的缩放,是一个十分有趣的问题,又是一个看似简单,但又有些复杂的问题。许多朋友在具备一定的计算机图形编程的基础知识以后,都可以自己设计出一些简单的位图缩放算法。在计算机图形学和数字图像处理等学科里面,已经详细的研究过了数字图像缩放这个问题,并且已经有了成熟的算法。一些朋友由于没有学习过计算机图形学和数字图像处理,所以凭借自己的想法设计的位图缩放算法存在许多缺陷。在本文中,我将和大家一起来研究这个问题,并且学习前人所总结出来的算法
  3. 所属分类:其它

    • 发布日期:2009-07-21
    • 文件大小:32768
    • 提供者:simonla
  1. 图像处理典型算法及实现——图像缩放

  2. 图像处理 图像缩放 VC 实例 适合初学者
  3. 所属分类:C++

    • 发布日期:2009-08-16
    • 文件大小:3145728
    • 提供者:bulankeshi
  1. 边沿自适应图像缩放算法

  2. 为了找到正确的图像边沿去进行插值,提出了一种改进的边沿自适应图像缩放算法.计算图像中各像素处不同边沿方向的相关度,用模糊度参数对检测出的边沿相关度进行过滤处理,将相关度值最小的方向预选为该像素的边沿方向,生成整幅图像的边沿信息表.根据物体边沿信息的连续性,利用延续度参数优化边沿信息,得到最终使用的边沿信息表.对于图像中存在边沿的区域,插值沿边沿方向进行.对于图像中不存在边沿的区域,采用传统的插值方法进行插值.仿真结果表明,在人造图像和自然图像中,该算法都能有效消除传统插值方法在物体边缘的模糊和
  3. 所属分类:其它

    • 发布日期:2010-02-27
    • 文件大小:215040
    • 提供者:ydc0804
  1. AVS视频图像缩放模块的设计与实现.pdf

  2. 介绍了应用于AVS视频解码芯片的图像缩放(Scaling)模块。该模块依次通过垂直方向、水平方向进行图像像素重采样,再运用移位和加法运算达到了图像缩放效果。算法是硬件可实现的,图像缩放效果好,视觉感尚佳,硬件成本低。此方案已成功运用到AVS视频解码芯片项目中,实现了图像缩放的功能。
  3. 所属分类:嵌入式

    • 发布日期:2010-02-27
    • 文件大小:280576
    • 提供者:ydc0804
  1. 边缘自适应图像缩放算法

  2. 为了找到正确的图像边沿去进行插值,提出了一种改进的边沿自适应图像缩放算法。在人造图像和自然图像中,该算法都能有效消除传统插值方法在物体边缘的模糊和锯齿现象。
  3. 所属分类:其它

    • 发布日期:2010-05-24
    • 文件大小:292864
    • 提供者:phenix001
  1. 双线性插值的图像缩放算法

  2. 双线性插值的图像缩放算法,并给出算法原理 和改进的方法 以及核心的代码
  3. 所属分类:C++

    • 发布日期:2012-03-04
    • 文件大小:80896
    • 提供者:huanxiang631
  1. 图像缩放算法的研究与FPGA设计

  2. 图像缩放内核是scaler的核心部分,它是scaler中的主要运算单元,完成图 像缩放的基本功能,它所采用的核心算法以及所使用的结构设计决定着缩放性能的优劣,也是控制芯片成本的关键。因此,本文从缩放内核的结构入手,对scaler的总体结构进行了设计;通过对图像缩放中常用算法的深入研究提出了一种新的优化算法——矩形窗缩放算法,并对其计算进行分析和简化,降低了计算的复杂 度。FPGA设计中,采用列缩放与行缩放分开处理的结构,使用双口RAM作为两次缩放间的数据缓冲区。使用这种结构的优势在于:行列缩放
  3. 所属分类:硬件开发

    • 发布日期:2013-02-17
    • 文件大小:5242880
    • 提供者:pengwangguo
  1. 时域图像缩放算法比较

  2. 时域图像缩放算法比较
  3. 所属分类:软件测试

    • 发布日期:2013-05-09
    • 文件大小:268288
    • 提供者:u010634378
  1. 图像缩放之双立方插值matlab实现

  2. 图像缩放算法之双立方插值的matlab实现,效果非常好。
  3. 所属分类:其它

    • 发布日期:2013-06-30
    • 文件大小:1024
    • 提供者:zdz8889
  1. Android平台上数字图像处理研究之图像缩放算法

  2. 在Android平台上研究了现有的图像缩放算法,分析了最近邻域算法和线性插值算法(双线性插值算法),分析其基本原理,算法流程及优劣,并决定采用线性插值算法实现基于Android平台的图像处理的图像缩放功能,通过数据比较其优劣。
  3. 所属分类:Android

    • 发布日期:2015-05-23
    • 文件大小:1048576
    • 提供者:u013725518
  1. Visual C++数字图像处理典型算法及实现——图像缩放

  2. Visual C++数字图像处理典型算法及实现中的图像缩放算法,缩放比例可以自己在程序中修改。
  3. 所属分类:其它

    • 发布日期:2008-11-05
    • 文件大小:3145728
    • 提供者:wsjtianyu
  1. 图像缩放算法,邻域、双线性插值

  2. 代码给出了 图像缩放算法的两种,1个为邻域插值,一个为双线性插值
  3. 所属分类:其它

    • 发布日期:2017-10-25
    • 文件大小:1024
    • 提供者:operaboss
  1. 图像缩放算法的研究及其在FPGA上的实现

  2. 图像缩放算法的研究及其在FPGA上的实现
  3. 所属分类:硬件开发

  1. 图像缩放算法的超简单讲解.pdf

  2. 图像缩放算法的超简单讲解,举了很简单的例子,可以当做入门材料读一下,比较简单。如需要看代码,研究双线性插值、边缘插值等可以订阅我的博客。
  3. 所属分类:教育

    • 发布日期:2020-08-05
    • 文件大小:20480
    • 提供者:zhanshen112
  1. 基于FPGA实现固定倍率的图像缩放

  2. 基于FPGA硬件实现固定倍率的图像缩放,将2维卷积运算分解成2次1维卷积运算,对输入原始图像像素先进行行方向的卷积,再进行列方向的卷积,从而得到输出图像像素。把图像缩放过程设计为一个单元体的循环过程,在单元体内部,事先计算出卷积系数。降低了FPGA设计的复杂性,提高了图像缩放算法的运算速度,增强了系统的实时性,已经应用于某款航空电子产品中,应用效果良好。
  3. 所属分类:其它

    • 发布日期:2020-08-08
    • 文件大小:335872
    • 提供者:weixin_38731239
  1. EDA/PLD中的基于FPGA实现固定倍率的图像缩放

  2. 摘要:基于FPGA硬件实现固定倍率的图像缩放,将2维卷积运算分解成2次1维卷积运算,对输入原始图像像素先进行行方向的卷积,再进行列方向的卷积,从而得到输出图像像素。把图像缩放过程设计为一个单元体的循环过程,在单元体内部,事先计算出卷积系数。降低了FPGA设计的复杂性,提高了图像缩放算法的运算速度,增强了系统的实时性,已经应用于某款航空电子产品中,应用效果良好。   航空电子图像处理系统为操作者提供各种图像及字符信息,随着传感器、显示器的性能指标不断提升,图像处理系统的设计面临越来越大的挑战,其
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:258048
    • 提供者:weixin_38502510
  1. 图像缩放的几种算法 采用临近点 线性差值 三次样条差值 三次卷积差值四种方法

  2. 很好的几种图像缩放算法。包括采用临近点 线性差值 三次样条差值 三次卷积差值四种方法非常强悍。
  3. 所属分类:其它

    • 发布日期:2009-08-10
    • 文件大小:53248
    • 提供者:bulankeshi
  1. xbrz.py:xBRZ像素艺术图像缩放算法的基于ctypes的绑定库-源码

  2. xbrz.py xbrz.py是xBRZ的简单基于ctypes的绑定库, 是一种高质量的像素艺术图像缩放算法。 安装 车轮可用于许多平台。 如果平台上没有,请确保您有C ++编译器。 pip install xbrz.py 用法 import xbrz # pixels is a list of 32 bit ints representing RGBA colors. # It is 32 * 24 long. pixels = ... scaled_pixels = xbrz . sca
  3. 所属分类:其它

    • 发布日期:2021-02-06
    • 文件大小:45056
    • 提供者:weixin_42166623
  1. 基于FPGA实现固定倍率的图像缩放

  2. 基于FPGA硬件实现固定倍率的图像缩放,将2维卷积运算分解成2次1维卷积运算,对输入原始图像像素先进行行方向的卷积,再进行列方向的卷积,从而得到输出图像像素。把图像缩放过程设计为一个单元体的循环过程,在单元体内部,事先计算出卷积系数。降低了FPGA设计的复杂性,提高了图像缩放算法的运算速度,增强了系统的实时性,已经应用于某款航空电子产品中,应用效果良好
  3. 所属分类:其它

    • 发布日期:2021-01-31
    • 文件大小:537600
    • 提供者:weixin_38517904
  1. 基于FPGA实现固定倍率的图像缩放

  2. 摘要:基于FPGA硬件实现固定倍率的图像缩放,将2维卷积运算分解成2次1维卷积运算,对输入原始图像像素先进行行方向的卷积,再进行列方向的卷积,从而得到输出图像像素。把图像缩放过程设计为一个单元体的循环过程,在单元体内部,事先计算出卷积系数。降低了FPGA设计的复杂性,提高了图像缩放算法的运算速度,增强了系统的实时性,已经应用于某款航空电子产品中,应用效果良好。   航空电子图像处理系统为操作者提供各种图像及字符信息,随着传感器、显示器的性能指标不断提升,图像处理系统的设计面临越来越大的挑战,其
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:337920
    • 提供者:weixin_38657835
« 12 3 4 5 6 7 8 9 10 ... 20 »