您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 三位数字电容表说明书

  2. 课 程 设 计 任 务 书 课程设计题目 三位数电容表 功能 技术指标 设计一个电路简洁、精度高及测量范围宽的电容表,将待测电容的电容值显示到数码管,可显示 三位数字 工作量 适中 工作计划 3月8日 查资料,分析原理 3月9日 画原理图,列元器件表 3月11日 购买元器件 3月12日 安装电路 3月14日 电路调试 3月19日 结题验收 3月20日 撰写说明书 3月25日 交说明书并准备答辩 3月26日 答辩 指导教师评语 指导教师: 2010年3月 23日 目录 第1章 绪论 1 1.1设
  3. 所属分类:C

    • 发布日期:2010-04-13
    • 文件大小:563200
    • 提供者:shijincan
  1. 十说-电容-解释电容

  2. 十说-电容更加详细的阐释电容的一个资料 1、应用于电源电路,实现旁路、去藕、滤波和储能的作用。下面分类详述之: 1)旁路 旁路电容是为本地器件提供能量的储能器件,它能使稳压器的输出均匀化, 降低负载需求。 就像小型可充电电池一样,旁路电容能够被充电,并向器件进 行放电。 为尽量减少阻抗,旁路电容要尽量靠近负载器件的供电电源管脚和地 管脚。 这能够很好地防止输入值过大而导致的地电位抬高和噪声。地弹是地连 接处在通过大电流毛刺时的电压降。
  3. 所属分类:专业指导

    • 发布日期:2010-04-25
    • 文件大小:312320
    • 提供者:csxl98765
  1. 高速电路的电源噪声抑制技术研究

  2. 本文主要进行文献综述,介绍电源噪声抑制技术的研究发展历史及现状,阐述其研究的意义,指出本文对这些研究成果有何继承和发展。 电源完整性是当今高速电路设计中的关键性问题,是信号完整性问题研究的延伸和深入。分析电源完整性的相关定义,产生电源噪声的原因以及电源噪声对高速电路造成的影响,着重研究电源分配系统的同步开关噪声,地弹等现象。建立组成电源分配系统的电源模块,电源/地平面的模型。
  3. 所属分类:硬件开发

    • 发布日期:2011-10-29
    • 文件大小:485376
    • 提供者:a394906898
  1. 信号完整性分析

  2. 第1章 信号完整性分析概论   1.1 信号完整性的含义   1.2 单一网络的信号质量   1.3 串扰   1.4 轨道塌陷噪声   1.5 电磁干扰   1.6 信号完整性的两个重要推论   1.7 电子产品的趋势   1.8 新设计方法学的必要性   1.9 一种新的产品设计方法学   1.10 仿真   1.11 模型和建模   1.12 通过计算创建电路模型   1.13 三种测量技术   1.14 测量的作用   1.15 小结   第2章 时域与频域   2.1 时域   2.
  3. 所属分类:嵌入式

    • 发布日期:2012-07-31
    • 文件大小:12582912
    • 提供者:chidyne
  1. 电源完整性与地弹噪声的高速PCB仿真

  2. 电源完整性与地弹噪声的高速PCB仿真 电源完整性与地弹噪声的高速PCB仿真
  3. 所属分类:嵌入式

    • 发布日期:2009-04-17
    • 文件大小:160768
    • 提供者:xh2xp
  1. 电源纹波测试及分析

  2. 电源纹波指标是开关电源模块或者 DC/DC 的一项很重要的参 数。电源纹波可以理解为电源模块包括 VRM 的输出电压的波 动,和复杂的供电网络无关,或者说是电源输出的源端的电压的 波动。电源噪声则是指电源模块工作在实际产品系统中,经过供 电分布网络将电源能量输送到芯片管脚处,在芯片管脚处的电压 的波动,或者简单说是电源输出的末端的电压的波动。电源噪声 从输出端经过供电网路(PDN)传输后到芯片管脚除了电源本身的 纹波之外可能增加或者耦合进了其它电路部件的干扰比如时钟 的串扰,以及电路本身工作过
  3. 所属分类:硬件开发

    • 发布日期:2018-09-04
    • 文件大小:974848
    • 提供者:bigbibby
  1. 高速PCB设计基础篇.pdf

  2. 基本概念 v 高速电路定义 v 电磁干扰(EMI)和电磁兼容(EMC) v 信号完整性(signal integrity) v 反射(reflection) v 串扰(crosstalk) v 过冲(overshoot)和下冲(undershoot) v 振荡(ringing)和环绕振荡(rounding) v 地弹和回流噪声 v 阻抗(impedance) v 建立时间(settling time) v 延时(delay) v 偏移(skew)
  3. 所属分类:其它

    • 发布日期:2019-09-13
    • 文件大小:207872
    • 提供者:weixin_38743506
  1. 高速PCB中旁路电容的分析.pdf

  2. 高速PCB中旁路电容的分析pdf,在当今高速数字系统设计中,电源完整性的重要性日益突出。其中,电容的正确使用是保证电源完整性的关键所在。本文针对旁路电容的滤波特性以及理想电容和实际电容之间的差别,提出了旁路电容选择的一些建议;在此基础上,探讨了电源扰动及地弹噪声的产生机理,给出了旁路电容放置的解决方案,具有一定的工程应用价值。
  3. 所属分类:其它

    • 发布日期:2019-09-13
    • 文件大小:284672
    • 提供者:weixin_38743481
  1. 电源完整性理论基础.pdf

  2. 一. 电源噪声的起因及危害 造成电源不稳定的根源主要在于两个方面:一是器件高速开关状态下,瞬态的交变电流 过大;二是电流回路上存在的电感。从表现形式上来看又可以分为三类:同步开关噪声(SSN),有时被称为Δi噪声,地弹(Ground bounce)现象也可归于此类(图1-a);非理想电源阻抗影响(图1-b);谐振及边缘效应(图1-c)。 。。。。。。。。。。。。。。。。 二. 电源阻抗设计 电源噪声的产生在很大程度上归结于非理想的电源分配系统(简称PDS,即Power Distribution
  3. 所属分类:硬件开发

    • 发布日期:2019-10-10
    • 文件大小:531456
    • 提供者:xwh283
  1. 11AA010串行EEPROM系列数据手册.pdf

  2. 11AA010/11LC010 11AA080/11LC080 11AA020/11LC020 11AA160/11LC160 11AA040/11LC040 11AA161/11LC161 特性: • 单I/O UNI/O®串行接口总线 • 低功耗CMOS技术: - 1 mA工作电流 (典型值) - 1 µA待机电流 (最大值)(工业级温度) • 128 x 8位至2,048 x 8位构成 • 用于抑制噪声的施密特触发器输入 • 用于消除地弹效应的输出斜率控制 • 最大比特率为100 kbps
  3. 所属分类:硬件开发

    • 发布日期:2020-06-17
    • 文件大小:1048576
    • 提供者:woshlj2008
  1. 弹光调制干涉信号放大滤波电路设计

  2. 从弹光调制干涉具中出来的干涉光经过探测器接收所输出的电信号频率很高且幅度只有几十毫伏左右,极易受到噪声干扰。有效地将其检测提取并放大至高速AD采集信号范围600 mV~4 V对弹光调制-傅里叶变换光谱仪的光谱反演至关重要。因此,需要设计一种高频、高增益、低噪声的两级放大电路。该电路主要由直流稳压电源电路、小信号放大电路和截止频率为50 MHz的低通无源滤波电路组成。
  3. 所属分类:其它

    • 发布日期:2020-07-20
    • 文件大小:108544
    • 提供者:weixin_38517212
  1. 高速PCB中旁路电容的分析

  2. 在当今高速数字系统设计中,电源完整性的重要性日益突出。其中,电容的正确使用是保证电源完整性的关键所在。本文针对旁路电容的滤波特性以及理想电容和实际电容之间的差别,提出了旁路电容选择的一些建议;在此基础上,探讨了电源扰动及地弹噪声的产生机理,给出了旁路电容放置的解决方案,具有一定的工程应用价值。
  3. 所属分类:其它

    • 发布日期:2020-08-05
    • 文件大小:109568
    • 提供者:weixin_38558186
  1. 弹光调制干涉信号放大滤波电路设计

  2. 从弹光调制干涉具中出来的干涉光经过探测器接收所输出的电信号频率很高且幅度只有几十毫伏左右,极易受到噪声干扰。有效地将其检测提取并放大至高速AD采集信号范围600 mV~4 V对弹光调制-傅里叶变换光谱仪的光谱反演至关重要。因此,需要设计一种高频、高增益、低噪声的两级放大电路。该电路主要由直流稳压电源电路、小信号放大电路和截止频率为50 MHz的低通无源滤波电路组成。实验结果表明,该放大滤波电路可以将弹光干涉信号平稳放大至150倍左右,能够为后续的采集存储提供良好的信号源。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:499712
    • 提供者:weixin_38692836
  1. 电源完整性与地弹噪声的高速PCB仿真

  2. 随着信号的沿变化速度越来越快,今天的高速数字电路板设计者所遇到的问题在几年前看来是不可想象的。对于小于1纳秒的信号沿变化,PCB板上电源层与地层间的电压在电路板的各处都不尽相同,从而影响到IC芯片的供电,导致芯片的逻辑错误。为了保证高速器件的正确动作,设计者应该消除这种电压的波动,保持低阻抗的电源分配路径
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:396288
    • 提供者:weixin_38667849
  1. 基础电子中的串行端接技术

  2. 串行端接通过在尽量靠近源端的位置串行插入一个电阻Rt,(典型值为10Ω~15Ω)到传输线中来实现,如图所示。串行端接是匹配信号源的阻抗,所插入的串行电阻阻值加上驱动源的输出阻抗应大于等于传输线阻抗(轻微过阻尼)。这种端接方案通过使源端反射系数,Ps=0来抑制从负载反射回来的信号(负载端输入电阻,不吸收能量),再从源端反射回负载端。   图 串行端接技术   串行端接的优点在于每条线只需要一个端接电阻,无需与电源相连接,消耗功率小。当驱动高容性负载时可提供限流作用,这种限流作用可以帮助减小
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:48128
    • 提供者:weixin_38604395
  1. 电源技术中的电源完整性

  2. 电源完整性(Power Integrity,PI)是指系统运行过程中电源波动的情况,或者说电源波形的质量。在高速数字电路中,当数字集成电路上电工作时,它内部的门电路输出会发生从高到低或者从低到高的状态转换,这时会产生一个瞬间变化的电流Δi,这个电流在流经返回路径上存在的电感时会形成交流压降,从而引起地弹噪声,当同时发生状态转换的输出缓冲器较多时,这个压降将足够大,从而导致电源完整性问题。   事实上,高速PCB的信号完整性、电源完整性和电磁兼容这三个方面是互相作用和影响的。良好的电源完整性有利
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:47104
    • 提供者:weixin_38746515
  1. 基础电子中的芯片外部开关噪声

  2. 驱动器1由高电平到低电平转换时的电流路径如图1所示,驱动器1对Cp1,进行充电回路在图1中用实线表示。同时对Cn1进行放电回路在图中用虚线表示。充、放电产生的电流都是从封装的地引脚流出,从信号线流回,没有经过电源引脚;驱动器1由低电平到高电平转换时,充、放电电流都是从信号线流出,从封装的电源引脚流回,不经过地引脚。   图1  驱动器1由高电平向低电平转换的电流流向图   不考虑图1所示中的系统电源电感Ls,仅仅由封装电感造成的电压降为   由上式可知,这时芯片地和系统地并不是保持同样
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:110592
    • 提供者:weixin_38530115
  1. PCB技术中的电源完整性与地弹噪声的高速PCB仿真

  2. 随着信号的沿变化速度越来越快,今天的高速数字电路板设计者所遇到的问题在几年前看来是不可想象的。对于小于1纳秒的信号沿变化,PCB板上电源层与地层间的电压在电路板的各处都不尽相同,从而影响到IC芯片的供电,导致芯片的逻辑错误。为了保证高速器件的正确动作,设计者应该消除这种电压的波动,保持低阻抗的电源分配路径。   为此,你需要在电路板上增加退耦电容来将高速信号在电源层和地层上产生的噪声降至最低。你必须知道要用多少个电容,每一个电容的容值应该是多大,并且它们放在电路板上什么位置最为合适。一方面你可能
  3. 所属分类:其它

    • 发布日期:2020-12-06
    • 文件大小:103424
    • 提供者:weixin_38553381
  1. 降低CMOS FPGA封装中同步开关噪声和I/O返回电流的联合效应

  2. 引言:在FPGA封装模型中对SSN噪声有贡献的因素包括PDN和I/O网络,作者验证了封装模型在SSN仿真以及实现测试数据的相关性,并通过采用封装PDN模型,分析了封装内和片上去耦合电容对噪声消减的有效性。 图1:在FPGA封装中的同步开关噪声。 图2:SSN的实际情况(在这里产生了地弹)。 图3:仿真设置示意图。 图4:对地和带负载的开关I/O的仿真SSN。 图5:不同片上去耦电容实现的频域PDN情况。 图6:开关I/O和不同封装内去耦电容实现的PDN中产生的相对的电源-地噪声
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:136192
    • 提供者:weixin_38701312
  1. 电源完整性与地弹噪声的高速PCB仿真

  2. 随着信号的沿变化速度越来越快,今天的高速数字电路板设计者所遇到的问题在几年前看来是不可想象的。对于小于1纳秒的信号沿变化,PCB板上电源层与地层间的电压在电路板的各处都不尽相同,从而影响到IC芯片的供电,导致芯片的逻辑错误。为了保证高速器件的正确动作,设计者应该消除这种电压的波动,保持低阻抗的电源分配路径。   为此,你需要在电路板上增加退耦电容来将高速信号在电源层和地层上产生的噪声降至。你必须知道要用多少个电容,每一个电容的容值应该是多大,并且它们放在电路板上什么位置为合适。一方面你可能需要很
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:102400
    • 提供者:weixin_38604653
« 12 »