点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 基于高安全通道编码的AES的FPGA设计和实现
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
基于高安全通道编码的AES的FPGA设计和实现
但是,在物理层中应用加密显示出较高的安全性,它可能会增加系统复杂性并影响通信可靠性。 本文展示了如何克服这些问题,它不仅展示了低密度奇偶校验(LDPC)代码和自定义流高级加密标准(CSAES)组合以提高安全级别的设计,而且还介绍了一种实际的实现方式。为了它。 设计该算法的目的是为了优化利用硬件资源,并利用FPGA并行性来实现高吞吐量并节省硬件尺寸。 该设计方法说明了如何利用信道编码来提高安全性和抵御攻击,而又不影响通信可靠性。 该算法在(Cyclone-IV4CE115)上实现,以实现可变的吞吐
所属分类:
其它
发布日期:2021-02-25
文件大小:326656
提供者:
weixin_38516863