您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA—EDA技术实用教程(pdf影印)

  2. 学习VHDL和FPGA的经典资料 第 1 章 概述 1.1 EDA 技术及其发展 1.2 EDA 技术实现目标 1.3 硬件描述语言VHDL 1.4 VHDL 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2
  3. 所属分类:硬件开发

    • 发布日期:2010-06-07
    • 文件大小:8388608
    • 提供者:zt839486421
  1. VHDL实用教程,硬件描述语言

  2. 第1 章绪 论 ....................................................................................................................1 § 1.1 关于EDA...............................................................................................................1
  3. 所属分类:硬件开发

    • 发布日期:2010-07-14
    • 文件大小:4194304
    • 提供者:angus36
  1. 基于单片机和的等精度频率计的设计

  2. 基于单片机和CPLD的等精度频率计的设计
  3. 所属分类:硬件开发

    • 发布日期:2010-09-06
    • 文件大小:2097152
    • 提供者:zxiaot2006
  1. EDA—EDA技术实用教程

  2. 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2 ASIC 及其设计流程 2.2.1 ASIC 设计方法 2.2.2 一般ASIC 设计的流程 2.3 常用EDA 工具 2.3.1 设计输入编辑器 2.3.2
  3. 所属分类:硬件开发

    • 发布日期:2010-11-19
    • 文件大小:8388608
    • 提供者:sundyqt
  1. 基于CPLD和单片机的等精度频率计的设计

  2. 这是一篇硕士论文,其中的资料非常详细,所有的程序 论文均有。
  3. 所属分类:硬件开发

    • 发布日期:2010-12-18
    • 文件大小:2097152
    • 提供者:s5861248
  1. 基于单片机和CPLD的等精度频率计的设计

  2. 基于单片机和CPLD的等精度频率计的设计
  3. 所属分类:嵌入式

    • 发布日期:2011-03-13
    • 文件大小:588800
    • 提供者:scjk517126
  1. 基于CPLD和单片机的频率计设计

  2. 基于CPLD和单片机的频率计设计
  3. 所属分类:硬件开发

    • 发布日期:2012-06-11
    • 文件大小:234496
    • 提供者:zzzdlzw
  1. VHDL 应用教程

  2. 学习VHDL的入门书籍 目录 第1 章绪 论 ....................................................................................................................1 § 1.1 关于EDA.................................................................................................
  3. 所属分类:专业指导

    • 发布日期:2013-02-25
    • 文件大小:4194304
    • 提供者:trondai
  1. 基于CPLD&STC12单片机的等精度频率计

  2. 本文档详细介绍了一种基于CPLD和STC12单片机联合控制处理的高效率高精度等精度频率计设计原理,并附有详细完整的verilog代码。
  3. 所属分类:硬件开发

    • 发布日期:2013-04-29
    • 文件大小:1048576
    • 提供者:dubufenglin442
  1. 单片机接口技术实用子程序

  2. 第1 章 单片机 I/O 接口的扩展 ................................................................. 1 1.1 单片机应用系统 ........................................................................... 2 1.1.1 单片机系统概述 ..........................................................
  3. 所属分类:硬件开发

    • 发布日期:2013-08-28
    • 文件大小:3145728
    • 提供者:mjy974751615
  1. 基于FPGACPLD和单片机的频率测量计

  2. 基于FPGACPLD和单片机的频率测量计 毕业设计
  3. 所属分类:硬件开发

    • 发布日期:2009-04-03
    • 文件大小:3145728
    • 提供者:wenwen091100304
  1. 基于单片机和CPLD的数字频率计的设计

  2. 本文提出了一种采用Altera公司的CPLD(ATF1508AS)和Atmel公司的单片机(AT89S52)相结合的数字频率计的设计方法。
  3. 所属分类:其它

    • 发布日期:2020-08-18
    • 文件大小:156672
    • 提供者:weixin_38732315
  1. 基于单片机和CPLD的数字频率计的设计(图)

  2. 在传统的控制系统中,通常将单片机作为控制核心并辅以相应的元器件构成一个整体。但这种方法硬件连线复杂、可靠性差,且在实际应用中往往需要外加扩展芯片,这无疑会增大控制系统的体积,还会增加引入干扰的可能性。对一些体积小的控制系统,要求以尽可能小的器件体积实现尽可能复杂的控制功能,直接应用单片机及其扩展芯片就难以达到所期望的效果。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:202752
    • 提供者:weixin_38550834
  1. 基于单片机和CPLD的数字频率计的设计(图)

  2. 复杂可编程逻辑器件(CPLD)具有集成度高、运算速度快、开发周期短等特点,它的出现,改变了数字电路的设计方法、增强了设计的灵活性。基于此,本文提出了一种采用Altera公司的CPLD(ATF1508AS)和Atmel公司的单片机(AT89S52)相结合的数字频率计的设计方法。该数字频率计电路简洁,软件潜力得到充分挖掘,低频段测量精度高,有效防止了干扰的侵入。独到之处体现在用软件取代了硬件。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:200704
    • 提供者:weixin_38607088
  1. 基于单片机和CPLD的数字频率计的设计与应用

  2. 本文提出了一种采用Altera公司的CPLD(ATF1508AS)和Atmel公司的单片机(AT89S52)相结合的数字频率计的设计方法。该数字频率计电路简洁,软件潜力得到充分挖掘,低频段测量精度高,有效防止了干扰的侵入。独到之处体现在用软件取代了硬件。
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:160768
    • 提供者:weixin_38620839
  1. 基于单片机和CPLD的数字频率计的设计

  2. 复杂可编程逻辑器件(CPLD)具有集成度高、运算速度快、开发周期短等特点,它的出现,改变了数字电路的设计方法、增强了设计的灵活性。基于此,本文提出了一种采用Altera公司的CPLD(ATF1508AS)和Atmel公司的单片机(AT89S52)相结合的数字频率计的设计方法。该数字频率计电路简洁,软件潜力得到充分挖掘,低频段测量精度高,有效防止了干扰的侵入。独到之处体现在用软件取代了硬件。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:184320
    • 提供者:weixin_38507923