点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 基于CPLD和单片机的频率计设计
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
EDA—EDA技术实用教程(pdf影印)
学习VHDL和FPGA的经典资料 第 1 章 概述 1.1 EDA 技术及其发展 1.2 EDA 技术实现目标 1.3 硬件描述语言VHDL 1.4 VHDL 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2
所属分类:
硬件开发
发布日期:2010-06-07
文件大小:8388608
提供者:
zt839486421
VHDL实用教程,硬件描述语言
第1 章绪 论 ....................................................................................................................1 § 1.1 关于EDA...............................................................................................................1
所属分类:
硬件开发
发布日期:2010-07-14
文件大小:4194304
提供者:
angus36
基于单片机和的等精度频率计的设计
基于单片机和CPLD的等精度频率计的设计
所属分类:
硬件开发
发布日期:2010-09-06
文件大小:2097152
提供者:
zxiaot2006
EDA—EDA技术实用教程
综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2 ASIC 及其设计流程 2.2.1 ASIC 设计方法 2.2.2 一般ASIC 设计的流程 2.3 常用EDA 工具 2.3.1 设计输入编辑器 2.3.2
所属分类:
硬件开发
发布日期:2010-11-19
文件大小:8388608
提供者:
sundyqt
基于CPLD和单片机的等精度频率计的设计
这是一篇硕士论文,其中的资料非常详细,所有的程序 论文均有。
所属分类:
硬件开发
发布日期:2010-12-18
文件大小:2097152
提供者:
s5861248
基于单片机和CPLD的等精度频率计的设计
基于单片机和CPLD的等精度频率计的设计
所属分类:
嵌入式
发布日期:2011-03-13
文件大小:588800
提供者:
scjk517126
基于CPLD和单片机的频率计设计
基于CPLD和单片机的频率计设计
所属分类:
硬件开发
发布日期:2012-06-11
文件大小:234496
提供者:
zzzdlzw
VHDL 应用教程
学习VHDL的入门书籍 目录 第1 章绪 论 ....................................................................................................................1 § 1.1 关于EDA.................................................................................................
所属分类:
专业指导
发布日期:2013-02-25
文件大小:4194304
提供者:
trondai
基于CPLD&STC12单片机的等精度频率计
本文档详细介绍了一种基于CPLD和STC12单片机联合控制处理的高效率高精度等精度频率计设计原理,并附有详细完整的verilog代码。
所属分类:
硬件开发
发布日期:2013-04-29
文件大小:1048576
提供者:
dubufenglin442
单片机接口技术实用子程序
第1 章 单片机 I/O 接口的扩展 ................................................................. 1 1.1 单片机应用系统 ........................................................................... 2 1.1.1 单片机系统概述 ..........................................................
所属分类:
硬件开发
发布日期:2013-08-28
文件大小:3145728
提供者:
mjy974751615
基于FPGACPLD和单片机的频率测量计
基于FPGACPLD和单片机的频率测量计 毕业设计
所属分类:
硬件开发
发布日期:2009-04-03
文件大小:3145728
提供者:
wenwen091100304
基于单片机和CPLD的数字频率计的设计
本文提出了一种采用Altera公司的CPLD(ATF1508AS)和Atmel公司的单片机(AT89S52)相结合的数字频率计的设计方法。
所属分类:
其它
发布日期:2020-08-18
文件大小:156672
提供者:
weixin_38732315
基于单片机和CPLD的数字频率计的设计(图)
在传统的控制系统中,通常将单片机作为控制核心并辅以相应的元器件构成一个整体。但这种方法硬件连线复杂、可靠性差,且在实际应用中往往需要外加扩展芯片,这无疑会增大控制系统的体积,还会增加引入干扰的可能性。对一些体积小的控制系统,要求以尽可能小的器件体积实现尽可能复杂的控制功能,直接应用单片机及其扩展芯片就难以达到所期望的效果。
所属分类:
其它
发布日期:2020-08-31
文件大小:202752
提供者:
weixin_38550834
基于单片机和CPLD的数字频率计的设计(图)
复杂可编程逻辑器件(CPLD)具有集成度高、运算速度快、开发周期短等特点,它的出现,改变了数字电路的设计方法、增强了设计的灵活性。基于此,本文提出了一种采用Altera公司的CPLD(ATF1508AS)和Atmel公司的单片机(AT89S52)相结合的数字频率计的设计方法。该数字频率计电路简洁,软件潜力得到充分挖掘,低频段测量精度高,有效防止了干扰的侵入。独到之处体现在用软件取代了硬件。
所属分类:
其它
发布日期:2020-10-20
文件大小:200704
提供者:
weixin_38607088
基于单片机和CPLD的数字频率计的设计与应用
本文提出了一种采用Altera公司的CPLD(ATF1508AS)和Atmel公司的单片机(AT89S52)相结合的数字频率计的设计方法。该数字频率计电路简洁,软件潜力得到充分挖掘,低频段测量精度高,有效防止了干扰的侵入。独到之处体现在用软件取代了硬件。
所属分类:
其它
发布日期:2020-10-25
文件大小:160768
提供者:
weixin_38620839
基于单片机和CPLD的数字频率计的设计
复杂可编程逻辑器件(CPLD)具有集成度高、运算速度快、开发周期短等特点,它的出现,改变了数字电路的设计方法、增强了设计的灵活性。基于此,本文提出了一种采用Altera公司的CPLD(ATF1508AS)和Atmel公司的单片机(AT89S52)相结合的数字频率计的设计方法。该数字频率计电路简洁,软件潜力得到充分挖掘,低频段测量精度高,有效防止了干扰的侵入。独到之处体现在用软件取代了硬件。
所属分类:
其它
发布日期:2020-10-24
文件大小:184320
提供者:
weixin_38507923