您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 单片机应用技术选编(7)

  2. 内容简介    《单片机应用技术选编》(7) 选编了1998年国内50种科技期刊中有关单片机开发应用的文 章共510篇,其中全文编入的有113篇,摘要编入的397篇。全书共分八章,即单片机综合 应用技术;智能仪表与测试技术;网络、通信与数据传输;可靠性与抗干扰技术;控制系统 与功率接口技术;电源技术;实用设计;文章摘要。    本书具有重要实用价值,书中介绍的新技术、新器件以及单片机应用系统的软、硬件资 料有助于减少产品研制过程中的重复性劳动,提高单片机应用技术水平,是从事单片机应用 开发技
  3. 所属分类:硬件开发

    • 发布日期:2010-05-19
    • 文件大小:13631488
    • 提供者:zgraeae
  1. EDA—EDA技术实用教程(pdf影印)

  2. 学习VHDL和FPGA的经典资料 第 1 章 概述 1.1 EDA 技术及其发展 1.2 EDA 技术实现目标 1.3 硬件描述语言VHDL 1.4 VHDL 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2
  3. 所属分类:硬件开发

    • 发布日期:2010-06-07
    • 文件大小:8388608
    • 提供者:zt839486421
  1. EDA—EDA技术实用教程

  2. 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2 ASIC 及其设计流程 2.2.1 ASIC 设计方法 2.2.2 一般ASIC 设计的流程 2.3 常用EDA 工具 2.3.1 设计输入编辑器 2.3.2
  3. 所属分类:硬件开发

    • 发布日期:2010-11-19
    • 文件大小:8388608
    • 提供者:sundyqt
  1. 基于DSP与CPLD的励磁系统晶闸管整流触发电路设计

  2. 基于DSP与CPLD的励磁系统晶闸管整流触发电路设计,孙元辛,,介绍了在同步电动机励磁系统中,以TMS320LF2407DSP芯片和可编程逻辑器件XC95108-PC84为基础,结合外围器件构成的晶闸管数字移相触发电路。
  3. 所属分类:其它

    • 发布日期:2020-01-27
    • 文件大小:414720
    • 提供者:weixin_38686245
  1. 基于CPLD的数字滤波抗干扰电路设计

  2. 红外密集度光电立靶测试系统在使用中会受到各种干扰,其中影响最大的有三种:一是“蚊虫”干扰,即指蚊虫等低速物体飞过红外光幕时引起的误触发现象;二是“冲击波”干扰,指在亚音速弹丸测试中,由于音速高于弹速使得声波先于弹丸到达光幕而引起的误触发现象:三是一些伴随弹丸穿过光幕的细小物体和外界光线的变化所引起光幕内光通量的变化而产生的干扰信号,但这种信号幅值一般都较小。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:269312
    • 提供者:weixin_38714509
  1. 基于CPLD的数字触发电路的设计

  2. 摘 要:利用大规模可编程控制器(ComplexProgrammableLogicDevice)CPLD,针对静止补偿器(STATCOM)对触发脉冲信号的要求,设计一种基于CPLD的正弦脉宽调制(SPWM)数字触发电路。正弦调制波的产生采用查表法,但仅将1/4周期的正弦波数据存入CPLD的内部硬件所构造的ROM中减少了系统的硬件开销,并具有脉冲封锁等功能,仿真结果证明了本设计的正确性。 关键词:静止补偿器;SPWM;CPLD;数字触发电路1 引 言  静止补偿器STATCOM(StaticSync
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:258048
    • 提供者:weixin_38696143