您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于DSP Builder的16阶FIR滤波器实现

  2. 本文中采用一种基于DSP Builder的FPGA设计方法,使FIR滤波器设计较为简单易行,并能满足设计要求。
  3. 所属分类:其它

    • 发布日期:2020-08-09
    • 文件大小:551936
    • 提供者:weixin_38710566
  1. 基于DSP Builder的16阶FIR滤波器实现

  2. 在采用VHDL或VerilogHDL等硬件描述语言设计数字滤波器时。由于程序的编写往往不能达到良好优化而使滤波器性能表现一般,而采用调试好的IP Core需要向Al-tera公司购买。在此,采用一种基于DSP Builder的FPGA设计方法,使FIR滤波器设计较为简单易行,并能满足设计要求。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:551936
    • 提供者:weixin_38556541
  1. 单片机与DSP中的基于DSP Builder的16阶FIR滤波器实现

  2. 0 引 言   FIR数字滤波器在数字信号处理的各种应用中发挥着十分重要的作用,它能够提供理想的线性相位响应,在整个频带上获得常数群时延,从而得到零失真输出信号,同时它可以采用十分简单的算法予以实现。这些优点使FIR滤波器成为设计工程师的首选。在采用VHDL或VerilogHDL等硬件描述语言设计数字滤波器时。由于程序的编写往往不能达到良好优化而使滤波器性能表现一般,而采用调试好的IP Core需要向Al-tera公司购买。在此,采用一种基于DSP Builder的FPGA设计方法,使FIR滤
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:230400
    • 提供者:weixin_38692122