您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA和IP Core的定制缓冲管理的实现

  2. 随着通信协议的发展及多样化,协议处理部分PE在硬件转发实现方面,普遍采用现有的商用芯片NP(Network Processor,网络处理器)来完成,流量管理部分需要根据系统的需要进行定制或采用商用芯片来完成。在很多情况下NP芯片、TM芯片、交换网芯片无法选用同一家厂商的芯片,这时定制TM成为了成本最低、系统最优化的方案,一般采用FPGA来实现,TM的常规结构如图1所示。 图1 TM的常规结构图 目前主流的TM接口均为SPI4-P2接口形式,SPI4-P2接口信号速率高,TCCS(Chan nel
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:262144
    • 提供者:weixin_38665804
  1. EDA/PLD中的基于FPGA和IP Core的定制缓冲管理的实现

  2. 随着通信协议的发展及多样化,协议处理部分PE在硬件转发实现方面,普遍采用现有的商用芯片NP(Network Processor,网络处理器)来完成,流量管理部分需要根据系统的需要进行定制或采用商用芯片来完成。在很多情况下NP芯片、TM芯片、交换网芯片无法选用同一家厂商的芯片,这时定制TM成为了成本最低、系统最优化的方案,一般采用FPGA来实现,TM的常规结构如图1所示。 图1 TM的常规结构图   目前主流的TM接口均为SPI4-P2接口形式,SPI4-P2接口信号速率高,TCCS(Ch
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:266240
    • 提供者:weixin_38665668
  1. 基于FPGA和IP Core的定制缓冲管理的实现

  2. 随着通信协议的发展及多样化,协议处理部分PE在硬件转发实现方面,普遍采用现有的商用芯片NP(Network Processor,网络处理器)来完成,流量管理部分需要根据系统的需要进行定制或采用商用芯片来完成。在很多情况下NP芯片、TM芯片、交换网芯片无法选用同一家厂商的芯片,这时定制TM成为了成本、系统化的方案,一般采用FPGA来实现,TM的常规结构如图1所示。 图1 TM的常规结构图   目前主流的TM接口均为SPI4-P2接口形式,SPI4-P2接口信号速率高,TCCS(Chan n
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:370688
    • 提供者:weixin_38565818