您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA 技术实用教程

  2. 目 录 第1 章 概述.......................................................................................................................... 1 1.1 EDA 技术及其发展................................................................................................ 1
  3. 所属分类:硬件开发

    • 发布日期:2009-08-24
    • 文件大小:6291456
    • 提供者:sfhgky
  1. 单片机应用技术选编(7)

  2. 内容简介    《单片机应用技术选编》(7) 选编了1998年国内50种科技期刊中有关单片机开发应用的文 章共510篇,其中全文编入的有113篇,摘要编入的397篇。全书共分八章,即单片机综合 应用技术;智能仪表与测试技术;网络、通信与数据传输;可靠性与抗干扰技术;控制系统 与功率接口技术;电源技术;实用设计;文章摘要。    本书具有重要实用价值,书中介绍的新技术、新器件以及单片机应用系统的软、硬件资 料有助于减少产品研制过程中的重复性劳动,提高单片机应用技术水平,是从事单片机应用 开发技
  3. 所属分类:硬件开发

    • 发布日期:2010-05-19
    • 文件大小:13631488
    • 提供者:zgraeae
  1. EDA—EDA技术实用教程(pdf影印)

  2. 学习VHDL和FPGA的经典资料 第 1 章 概述 1.1 EDA 技术及其发展 1.2 EDA 技术实现目标 1.3 硬件描述语言VHDL 1.4 VHDL 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2
  3. 所属分类:硬件开发

    • 发布日期:2010-06-07
    • 文件大小:8388608
    • 提供者:zt839486421
  1. EDA—EDA技术实用教程

  2. 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2 ASIC 及其设计流程 2.2.1 ASIC 设计方法 2.2.2 一般ASIC 设计的流程 2.3 常用EDA 工具 2.3.1 设计输入编辑器 2.3.2
  3. 所属分类:硬件开发

    • 发布日期:2010-11-19
    • 文件大小:8388608
    • 提供者:sundyqt
  1. 基于FPGA的并行扫频DDS的实现

  2. 有关FPGA实现并行DDS的算法,提高时钟速率。
  3. 所属分类:电信

    • 发布日期:2013-05-23
    • 文件大小:2097152
    • 提供者:zma1984
  1. 基于多路并行DDS的快跳频信号发生器设计实现

  2. 针对新型干扰功率大、频带宽、样式多等特点,采用相干快跳频体制可提高无线通信系统抗干扰能力。为满足相干快跳体制中跳频信号载波相位严格连续的需求,基于多路并行的直接频率合成(DDS)技术,利用FPGA+DAC的硬件平台,设计并实现了一种快跳频信号发生器,并通过实际测试,验证了其性能特性符合设计需求。
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:553984
    • 提供者:weixin_38629939
  1. EDA/PLD中的基于FPGA的并行扫频DDS的实现

  2. DDS同 DSP(数字信号处理)一样,是一项关键的数字化技术。DDS是直接数字式频率合成器(Direct Digital Synthesizer)的英文缩写。与传统的频率合成器相比,DDS具有低成本、低功耗、高分辨率和快速转换时间等优点,广泛使用在电信与电子仪器领域,是实现设备全数字化的一个关键技术。DDS在结构上由三部分构成:⑴ 累加器;⑵ 角度幅度转换器,它将数字相位值转换为数字幅度值;⑶ 数模转换器。ADI公司所有DDS的DAC都是电流输出形式。DDS频率规划是指在应用范围内提供最佳动态性
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:163840
    • 提供者:weixin_38732924
  1. 基于FPGA的并行DDS

  2. 介绍一种提高直接数字合成器(DDS)系统时钟频率的并行处理方法。给出了一个基于现场可编程门阵列(FPGA)的具有400MHz系统时钟频率DDS电路的实现方法和实验测试结果。采用直接中频输出方式,输出频率范围250MHz~350MHz,频率分辨率6Hz,寄生信号抑制50dB。该DDS电路具有接口简单、使用灵活等优点,可用于雷达、电子战领域的宽带信号产生。
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:91136
    • 提供者:weixin_38705530
  1. 基于AD9850的倍频器设计

  2. 介绍基于直接数字频率合成器(DDS)AD9850的倍频器设计,倍频倍数N可以在限定范围内自行设置。系统主要模块CPLD/FPGA、DDS(AD9850)和单片机(80C51)之间可以并行通信,具有编程控制简便、接口简单、成本低、易于实现系统小型化等优点。在定时、算法精确的前提下,倍频后的波形平均精度达到10-3。
  3. 所属分类:其它

    • 发布日期:2021-02-01
    • 文件大小:1048576
    • 提供者:weixin_38623919
  1. 基于FPGA的并行扫频DDS的实现

  2. DDS同 DSP(数字信号处理)一样,是一项关键的数字化技术。DDS是直接数字式频率合成器(Direct Digital Synthesizer)的英文缩写。与传统的频率合成器相比,DDS具有低成本、低功耗、高分辨率和快速转换时间等优点,广泛使用在电信与电子仪器领域,是实现设备全数字化的一个关键技术。DDS在结构上由三部分构成:⑴ 累加器;⑵ 角度幅度转换器,它将数字相位值转换为数字幅度值;⑶ 数模转换器。ADI公司所有DDS的DAC都是电流输出形式。DDS频率规划是指在应用范围内提供动态性能的
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:160768
    • 提供者:weixin_38582793
  1. 基于FPGA的直接数字合成信号源设计

  2. 以高级语言描述、系统级仿真和综合技术为特征的第三代EDA工具为依托,以给被测电路提供一个性能较好的信号为目的,提出了基于现场可编程门阵列(FPGA)的直接数字合成(DDS)信号源。该信号源采用直接数字频率合成技术,从"相位"的概念出发进行频率合成。主控芯片采用CycloneII EP2C5T144C8N,实现整个电路的控制。波形的发生采用查表的方式,通过与单片机进行简单的并行通信,完成外部输入数据与芯片内部控制字的转换,以D/A转换器为核心构成波形重构电路。该信号源可以对产生的信号进行频率调节、
  3. 所属分类:其它

    • 发布日期:2021-01-13
    • 文件大小:607232
    • 提供者:weixin_38669832
  1. 基于FPGA的可调节信号发生器的设计与实现

  2. 依据航天测试领域对于信号发生器精度高、可靠性强以及易于操作的要求,提出了一种基于FPGA的可调节信号发生器设计方法。此设计选用可编程逻辑器件FPGA作为主控制芯片,通过上位机发送指令给FPGA从而实现信号频率、幅值、通道数的切换。此设计采用FPGA控制多路选通开关(ADG1206),在运放跟随电路的保持时间内把模拟信号波形切换到对应通道,达到方波波形的32通道输出,方波的边沿时间小于1 μs;采用DDS芯片(AD9106)实现输出波形种类多、精度高、可控制的4通道并行信号输出。
  3. 所属分类:其它

    • 发布日期:2021-01-12
    • 文件大小:1048576
    • 提供者:weixin_38691006