您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA/PLD中的基于FPGA的正码速调整的设计与实现

  2. 摘要:本文提出了基于FPGA正码速调整的设计方案,采用格雷码对地址编码的异步FIFO设计,并利用MAXPLUSⅡ进行编译和仿真。结果表明,设计方法切实可行。   1 引言   在时分制数字通信系统中,为了扩大传输容量和提高传输效率,常常利用复接技术将 若干个低速数字信号合并成一个高速数字信号流,以便在高速宽带信道中传输。数字复接 器是把两个或两个以上的支路,按时分复用方式合并成一个单一的高次群数字信号设备, 其中包含码速调整结构。   码速调整就是把速率不同的各支路信号,调整成与复接设备定
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:186368
    • 提供者:weixin_38667581
  1. 基于FPGA的正码速调整的设计与实现

  2. 摘要:本文提出了基于FPGA正码速调整的设计方案,采用格雷码对地址编码的异步FIFO设计,并利用MAXPLUSⅡ进行编译和仿真。结果表明,设计方法切实可行。   1 引言   在时分制数字通信系统中,为了扩大传输容量和提高传输效率,常常利用复接技术将 若干个低速数字信号合并成一个高速数字信号流,以便在高速宽带信道中传输。数字复接 器是把两个或两个以上的支路,按时分复用方式合并成一个单一的高次群数字信号设备, 其中包含码速调整结构。   码速调整就是把速率不同的各支路信号,调整成与复接设备定
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:227328
    • 提供者:weixin_38752282