您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的FFT处理器的设计与实现.rar

  2. 从别人那里得到一篇很好介绍用FPGA实现FFT的文章,希望对大家有所帮助
  3. 所属分类:硬件开发

    • 发布日期:2009-08-04
    • 文件大小:164864
    • 提供者:weizh_8264
  1. \基于FPGA的FFT信号处理器的硬件实现

  2. 基于FPGA的FFT信号处理器的硬件实现
  3. 所属分类:硬件开发

    • 发布日期:2010-12-20
    • 文件大小:3145728
    • 提供者:fcc5210
  1. 基于FPGA的FFT处理器的实现

  2. 基于FPGA的FFT处理器的实现基于FPGA的FFT处理器的实现基于FPGA的FFT处理器的实现基于FPGA的FFT处理器的实现基于FPGA的FFT处理器的实现基于FPGA的FFT处理器的实现基于FPGA的FFT处理器的实现
  3. 所属分类:专业指导

    • 发布日期:2011-03-16
    • 文件大小:500736
    • 提供者:fanboran1989
  1. 一种基于FPGA的FFT阵列处理器

  2. FFT实现的设计方案有顺序处理、级联处理、并行处理和阵列处理。讨论了一种基于FPGA的64点FFT处理器的设计方案,输入数据的实部和虚部处理。
  3. 所属分类:硬件开发

    • 发布日期:2012-07-12
    • 文件大小:36864
    • 提供者:youmessi
  1. 基于FPGA的FFT信号处理器的设计与实现

  2. 基于FPGA的FFT信号处理器的设计与实现,本文主要针对基.16顺序处理的FFT处理器的FPGA实现进行了研究,涉及算法选取、处理器结构设计、寄存器传输级(RTL)设计、系统仿真、FPGA实现和系统测试。
  3. 所属分类:硬件开发

    • 发布日期:2018-01-05
    • 文件大小:6291456
    • 提供者:qingzhe0518
  1. 基于FPGA的高速流水线浮点乘法器设计与实现

  2. 设计了一种支持IEEE754浮点标准的32位高速流水线结构浮点乘法器。该乘法器采用新型的基4布思算法,改进的4:2压缩结构和部分积求和电路,完成Carry Save形式的部分积压缩,再由Carry Look-ahead加法器求得乘积。时序仿真结果表明该乘法器可稳定运行在80M的频率上,并已成功运用在浮点FFT处理器中。
  3. 所属分类:其它

    • 发布日期:2020-08-07
    • 文件大小:416768
    • 提供者:weixin_38546817
  1. 基于FPGA的移位寄存器流水线结构FFT处理器设计与实现

  2. 本文设计的FFT处理器,基于FPGA技术,由于采用移位寄存器流水线结构,实现了两路数据的同时输入,相比传统的级联结构,提高了蝶形运算单元的运算效率,减小了输出延时,降低了芯片资源的使用。
  3. 所属分类:其它

    • 发布日期:2020-08-07
    • 文件大小:92160
    • 提供者:weixin_38518518
  1. 基于FPGA的高速定点FFT算法的设计方案

  2. 着重讨论基于FPGA的64点高速FFT算法的实现方法。采用高基数结构和流水线结构,大大提高了FFT处理器的运行速度。同时块浮点结构的引入,也大幅减少了浮点操作占用FPGA器件的资源数目,兼顾了FPGA高精度、低资源、低功耗的特点。从实验结果看,该方法可以满足高速实时处理数字信号的要求。
  3. 所属分类:其它

    • 发布日期:2020-08-05
    • 文件大小:79872
    • 提供者:weixin_38732811
  1. 基于FPGA的移位寄存器流水线结构FFT处理器设计与实现

  2. 快速傅里叶变换(FFT)在雷达、通信和电子对抗等领域有广泛应用。近年来现场可编程门阵列(FPGA)的飞速发展,与DSP技术相比,由于其并行信号处理结构,使得FPGA能够很好地适用于高速信号处理系统。由于Altera等公司研制的FFT IP核,价钱昂贵,不适合大规模应用,在特定领域中,设计适合于自己领域需要的FFT处理器是较为实际的选择。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:480256
    • 提供者:weixin_38737144
  1. 基于FPGA的高速流水线浮点乘法器设计与实现

  2. 设计了一种支持IEEE754浮点标准的32位高速流水线结构浮点乘法器。该乘法器采用新型的基4布思算法,改进的4:2压缩结构和部分积求和电路,完成Carry Save形式的部分积压缩,再由Carry Look-ahead加法器求得乘积。时序仿真结果表明该乘法器可稳定运行在80M的频率上,并已成功运用在浮点FFT处理器中。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:419840
    • 提供者:weixin_38699492
  1. 基于FPGA的CORDIC算法的改进及实现

  2. 介绍了CORDIC算法的基本原理,分析了其具体计算方法。针对利用CORDIC流水线实现FFT蝶形运算耗费资源多的问题,依据CORDIC计算迭代系数的方法改进了CORDIC流水线的结构形式,使其适应FFT算法。选用 ALTERA 公司CycloneII系列的EP2C35F672C6 来实现整个FFT 处理器,并对设计进行了时序仿真和硬件仿真。通过比较,计算结果与设计基本一致。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:390144
    • 提供者:weixin_38595019
  1. 基于FPGA的可扩展高速FFT处理器的设计与实现

  2. 本文提出了基于FPGA实现傅里叶变换点数可灵活扩展的流水线FFT处理器的结构设计以及各功能模块的算法实现,利用FPGA实现的各功能模块组装了64点FFT处理器。从其计算性能可知,在输入数据速率为20 MHz时,利用此结构实现的FFT处理器计算1 024点FFT的运算时间约为52μs。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:439296
    • 提供者:weixin_38618312
  1. 基于FPGA的频谱分析仪的设计与研制

  2. 设计了一种新型的基于FPGA的频谱分析仪。该分析仪采用FFT技术,充分利用Nios II软核处理器,加上LCD、AD芯片、滤波器及一些外围电路,完成了信号的采集、滤波、处理、数字FFT,并最终将得到的数据送到LCD上显示。系统的测试结果表明,该数字频谱分析仪能满足0~1 MHz频段范围内实时频谱分析应用的需要。该频谱分析仪工作稳定、操作方便、且成本比其他频谱分析仪低很多。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:251904
    • 提供者:weixin_38720978
  1. 基于FPGA的FFT处理器

  2. 随着FPGA发展,其资源丰富,易于组织流水和并行结构,将FFT实时性要求与FPGA器件设计的灵活性相结合,实现并行算法与硬件结构的优化配置,不仅可以提高处理速度,并且具有灵活性高。开发费用低、开发周期短、升级简单的特点。针对某OFDM系统中FFT运算的实际需要,提出了基于FPGA的设计来实现FFT算法,并以16位长数据,64点FFT为例,在QuartusⅡ软件上通过综合和仿真。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:852992
    • 提供者:weixin_38509504
  1. 基于FPGA的可配置FFT_IFFT处理器的设计与实现

  2. 设计实现了一种用于P2P移动无线通信手持终端产品。该设计采用优化的单碟形4路并行结构,兼容802.11g协议,可配置完成64点、256点、1 024点的FFT-IFFT处理器,设计以Xilinx公司的Virtex-2系列的XC22V500芯片为硬件平台。通过大量实际信号与数据的联合调试,表明了设计的正确性及实用性。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:317440
    • 提供者:weixin_38633157
  1. 基于FPGA的移位寄存器流水线结构FFT处理器的实现

  2. 0引言快速傅里叶变换(FFT)在雷达、通信和电子对抗等领域有广泛应用。近年来现场可编程门阵列(FPGA)的飞速发展,与DSP技术相比,由于其并行信号处理结构,使得FPGA能够很好地适用于
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:1048576
    • 提供者:weixin_38622849
  1. EDA/PLD中的基于FPGA的高速流水线浮点乘法器设计

  2. 摘要:设计了一种支持IEEE754浮点标准的32位高速流水线结构浮点乘法器。该乘法器采用新型的基4布思算法,改进的4:2压缩结构和部分积求和电路,完成Carry Save形式的部分积压缩,再由Carry Look-ahead加法器求得乘积。时序仿真结果表明该乘法器可稳定运行在80M的频率上,并已成功运用在浮点FFT处理器中。   1 引言   在数字化飞速发展的今天,人们对微处理器的性能要求也越来越高。作为衡量微处理器 性能的主要标准,主频和乘法器运行一次乘法的周期息息相关。因此,为了进一步
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:312320
    • 提供者:weixin_38740201
  1. EDA/PLD中的基于FPGA的FFT/IFFT处理器的实现

  2. 基于FPGA的FFT/IFFT处理器的实现 浙江大学仪器系数字技术与仪器研究所(杭州 310027)孙阳 李然 1 引言高速实时数字信号处理对系统性能要求很高,因此,几乎所有的通用DSP都难以实现这一要求。可编程逻辑器件允许设计人员利用并行处理技术实现高速信号处理算法,并且只需单个器件就能实现期望的性能。在数据通信这样的应用中,常常需要进行高速、大规模的FFT及其逆变换IFFT运算。当通用的DSP无法达到速度要求时,唯一的选择是增加处理器的数目,或采用定制门阵列产品。现在,随着微电子技术的发
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:78848
    • 提供者:weixin_38529251
  1. 基于FPGA的FFT处理器设计和加窗优化

  2. 基于FPGA的FFT处理器设计和加窗优化
  3. 所属分类:其它

    • 发布日期:2021-03-16
    • 文件大小:243712
    • 提供者:weixin_38642636
  1. 基于FPGA的FFT处理器设计

  2. 针对快速傅里叶变换(FFT)算法的结构和特点,提出了一种基于现场可编程门阵列(FPGA)设计FFT运算的方案。该方案采用基2算法以及单元结构的设计思路,对FFT处理器合理模块化,用VHDL语言对各个模块编程,并在QuartusⅡ软件环境下综合仿真,时序分析结果与Matlab计算结果相一致验证了设计的正确性。FFT与FPGA相结合提高了运算速度,扩大了FFT的应用领域。
  3. 所属分类:其它

    • 发布日期:2021-02-01
    • 文件大小:904192
    • 提供者:weixin_38687968
« 12 3 »