您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 模拟技术中的基于IDDR的亚稳态问题解决方案

  2. 什么是亚稳态?   在FPGA等同步逻辑数字器件中,所有器件的寄存器单元都需要预定义信号时序以使器件正确地捕获数据,进而产生可靠的输出信号。当另一器件将数据发送给FPGA时,FPGA的输入寄存器必须在时钟脉冲边沿前保证最短的建立时间和时钟脉冲边沿后的保持时间,从而确保正常完整地 接收信号。   在一定的延迟后,寄存器输出端随后将信号发送到FPGA的其他部分。不过,如果信号传输违反了指定时间要求,那么输出寄存器可能就会进入所谓的亚稳态,这就导致寄存器输出值会在高低状态之间波动,且这种状态的时间
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:120832
    • 提供者:weixin_38697274
  1. 基于IDDR的亚稳态问题解决方案

  2. 什么是亚稳态?   在FPGA等同步逻辑数字器件中,所有器件的寄存器单元都需要预定义信号时序以使器件正确地捕获数据,进而产生可靠的输出信号。当另一器件将数据发送给FPGA时,FPGA的输入寄存器必须在时钟脉冲边沿前保证短的建立时间和时钟脉冲边沿后的保持时间,从而确保正常完整地 接收信号。   在一定的延迟后,寄存器输出端随后将信号发送到FPGA的其他部分。不过,如果信号传输违反了指定时间要求,那么输出寄存器可能就会进入所谓的亚稳态,这就导致寄存器输出值会在高低状态之间波动,且这种状态的时间不
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:133120
    • 提供者:weixin_38688855