您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于VHDL数字电子时钟设计

  2. 程序通过试验是没有错误的,已经做出实物!供大家使用!!!供大家使用!!!供大家使用!!!
  3. 所属分类:专业指导

    • 发布日期:2009-05-14
    • 文件大小:66560
    • 提供者:frankman0811
  1. 基于VHDL的数字时钟的设计

  2. 随着EDA技术的发展和应用领域的扩大与深入,EDA技术在电子信息、通信、自动控制及计算机应用领域的重要性日益突出.EDA技术就是依赖功能强大的计算机,在EDA工具软件平台上,对以硬件描述语言VHDL为系统逻辑描述手段完成的设计文件,自动地完成逻辑优化和仿真测试,直至实现既定的电子线路系统功能.本文介绍了基于VHDL硬件描述语言设计的多功能数字时钟的思路和技巧.在QuartusⅡ开发环境中编译和仿真了所设计的程序,并逐一调试验证程序的运行状况.仿真和验证的结果表明,该设计方法切实可行,该数字时钟
  3. 所属分类:嵌入式

    • 发布日期:2009-05-30
    • 文件大小:293888
    • 提供者:armxing
  1. 基于VHDL的数字时钟设计

  2. VHDL是一种标准的硬件描述语言,该语言可以描述硬件电路的功能、信号连接关系及定时关系,是当今电子设计自动化(EDA)的核心技术.本文通过简易电子表的设计实例,详细介绍了利用VHDL设计电路的流程和方法.
  3. 所属分类:专业指导

    • 发布日期:2009-05-30
    • 文件大小:205824
    • 提供者:armxing
  1. 基于VHDL的电子时钟设计

  2. 随着EDA技术的发展和应用领域的扩大与深入,EDA技术在电子信息、通信、自动控制及计算机应用领域的重要性日益突出。EDA技术就是依赖功能强大的计算机,在EDA工具软件平台上,对以硬件描述语言VHDL为系统逻辑描述手段完成的设计文件,自动地完成逻辑优化和仿真测试,直至实现既定的电子线路系统功能。本文介绍了基于VHDL硬件描述语言设计的多功能数字闹钟的思路和技巧。在Quartus 11开发环境中编译和仿真了所设计的程序,并逐一调试验证程序的运行状况。仿真和验证的结果表明,该设计方法切实可行,该数字
  3. 所属分类:嵌入式

    • 发布日期:2010-03-29
    • 文件大小:254976
    • 提供者:ILLLQ
  1. 基于EDA仿真技术的电子时钟系统设计

  2. VHDL是Very High Speed Integrated Circuit Hardware Descr iption Language的缩写,意思是超高速集成电路硬件描述语言。对于复杂的数字系统的设计,它有独特的作用。它的硬件描述能力强,能轻易的描述出硬件的结构和功能。这种语言的应用至少意味着两种重大的改变:电路的设计竟然可以通过文字描述的方式完成;电子电路可以当作文件一样来存储。随着现代技术的发展,这种语言的效益与作用日益明显,每年均能够以超过30%的速度快速成长。 这次毕业设计的内容
  3. 所属分类:嵌入式

    • 发布日期:2010-04-28
    • 文件大小:169984
    • 提供者:xl77777777
  1. EDA—EDA技术实用教程(pdf影印)

  2. 学习VHDL和FPGA的经典资料 第 1 章 概述 1.1 EDA 技术及其发展 1.2 EDA 技术实现目标 1.3 硬件描述语言VHDL 1.4 VHDL 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2
  3. 所属分类:硬件开发

    • 发布日期:2010-06-07
    • 文件大小:8388608
    • 提供者:zt839486421
  1. 基于FPGA的数字时钟设计

  2. EDA技术在电子系统设计领域越来越普及,本设计主要利用VHDL和C语言在FPGA实验板上设计一个电子数字钟,它的计时周期为24小时,显示满刻度为23时59分59秒、。总的程序由几个各具不同功能的单元模块程序拼接而成,其中包括分频程序模块、时分秒计数模块、处理器及外设模块,并且使用QuartusII运用VHDL语言对分频和计数两个模块进行硬件电路设计和电路波形仿真,运用sopc技术嵌入内核并创建了系统所需的外部设备FLASH和SRAM软件通过使用NiosII运用C语言进行编程然后下载到硬件电路中
  3. 所属分类:C

    • 发布日期:2010-06-16
    • 文件大小:1048576
    • 提供者:mavellous1986
  1. 基于FPGA的数字时钟设计

  2. 本设计主要利用VHDL和C语言在FPGA实验板上设计一个电子数字钟
  3. 所属分类:C

    • 发布日期:2010-06-22
    • 文件大小:1048576
    • 提供者:wulala722
  1. VHDL实用教程,硬件描述语言

  2. 第1 章绪 论 ....................................................................................................................1 § 1.1 关于EDA...............................................................................................................1
  3. 所属分类:硬件开发

    • 发布日期:2010-07-14
    • 文件大小:4194304
    • 提供者:angus36
  1. 基于vhdl的数字电子时钟 论文

  2. 基于vhdl的数字电子时钟 以fpga为核心的数字秒表
  3. 所属分类:硬件开发

    • 发布日期:2010-10-03
    • 文件大小:401408
    • 提供者:fxj080307039
  1. EDA—EDA技术实用教程

  2. 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2 ASIC 及其设计流程 2.2.1 ASIC 设计方法 2.2.2 一般ASIC 设计的流程 2.3 常用EDA 工具 2.3.1 设计输入编辑器 2.3.2
  3. 所属分类:硬件开发

    • 发布日期:2010-11-19
    • 文件大小:8388608
    • 提供者:sundyqt
  1. 基于fpga数字电子时钟(vhdl)

  2. 数字电子时钟我把它分为三个模块来完成设计:分频模块,计时模块和显示模块。每一部分又可以分成若干个子文件。简单的描述一下这三个模块的功能。
  3. 所属分类:其它

    • 发布日期:2011-04-29
    • 文件大小:5120
    • 提供者:udbtanzhang
  1. 基于vhdl语言的数字电子钟的设计霏霏

  2. 用vhdl写的数字电子时钟,能够定闹钟,定点报时,调时,用Quartus II 7.2 (32-Bit)写的,压缩文件,里面有源程序,仿真文件等(就是所建的工程)
  3. 所属分类:嵌入式

    • 发布日期:2011-11-15
    • 文件大小:279552
    • 提供者:hdxlzh
  1. 基于vhdl数字时钟设计源码包

  2. 具有时、分、秒计数显示功能,以24小时循环计时,时钟计数显示时有LED灯的花样显示,具有调节小时、分钟及清零的功能。
  3. 所属分类:嵌入式

    • 发布日期:2011-12-14
    • 文件大小:2097152
    • 提供者:zyfak47
  1. eda电子秒表

  2. 利用VHDL语言设计基于计算机电路中时钟脉冲原理的数字秒表。该数字秒表能对0秒~59分59.99秒范围进行计时,显示最长时间是59分59秒。计时精度达到10ms。复位开关可以在任何情况下使用,使用以后计时器清零,
  3. 所属分类:嵌入式

    • 发布日期:2012-01-04
    • 文件大小:201728
    • 提供者:tmplayers
  1. VHDL 应用教程

  2. 学习VHDL的入门书籍 目录 第1 章绪 论 ....................................................................................................................1 § 1.1 关于EDA.................................................................................................
  3. 所属分类:专业指导

    • 发布日期:2013-02-25
    • 文件大小:4194304
    • 提供者:trondai
  1. 基于VHDL语言的数字时钟设计

  2. 基于VHDL的数字时钟课程设计,适用大学的电子设计自动化等方面的课程设计。
  3. 所属分类:专业指导

  1. PS/2小键盘输入LCD1602显示基于FPGA VHDL的电子时钟

  2. 本系统以FPGA为控制核心,由PS/2小键盘输入,由LCD1602显示结果。在系统中以数字时钟为例,使用状态变量法,实现复杂的状态转化过程。确定了五个状态,设计出状态表,建立现态索引表,最后确定各子程序功能。将整个过程联系起来具体设计出了调时、调分、整点报时、指定时间报时、时区切换等功能。 本人毕业论文,有需要论文可私信。
  3. 所属分类:其它

    • 发布日期:2020-03-16
    • 文件大小:4194304
    • 提供者:huangfei37
  1. 数字系统实验-电子钟.docx

  2. 使用Quartus II开发、基于VHDL语言实现的电子时钟,在睿智四代AX4010板子上进行验证。实现的功能有:时分秒显示、重置、按键消抖、整点报时。 补充说明: 1.代码可能还不完善,供参考学习使用。 2.顶层连线图中部分连线是采用了“隔空连线”的方法,就是右键管脚直接绑定,这样可以使顶层图连线尽可能少,以减少线的交叉。所以需要读懂每个接口的输入输出。
  3. 所属分类:专业指导

    • 发布日期:2020-01-11
    • 文件大小:517120
    • 提供者:weixin_42455135
  1. 数据采集系统中基于FPGA消除尖峰脉冲干扰.pdf

  2. 数据采集系统中基于FPGA消除尖峰脉冲干扰pdf,48 化工自动化及仪表 第36卷 WHEN C00]n= >daTA data dAtA datAdaTA NULL 号经过倍频、辨向、计数后的时序图。 END CASE 2μ4 3 5μs6 END IF 在该描述中可见,电路中还引人了一个时钟信 B 号来同步计数器的操作,此时钟信号除了驱动该计 数模块的比较和计数操作按一定的时间问隔执行 Ok 外,还起到了抗干扰的功能。采用了外部时钟来使 clk count 计数操作同步,只有在同步时
  3. 所属分类:其它

    • 发布日期:2019-09-14
    • 文件大小:271360
    • 提供者:weixin_38744207
« 12 »