您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于G_723_1语音编码标准的电力线载波复接器

  2. 提出了基于G.723.1双速率语音编码技术的电力线载波机(PLC)语音传输系统的方案。
  3. 所属分类:专业指导

  1. 数字分接复用器的HDL设计

  2. 本文设计了一个E1接口的数字分接复用器,其主要功能是将接收端收到的8.448Mbps的E2信号转换为四路2.048Mbps的标准E1信号,在发送端将这四路E1信号再转换为原来的E2信号。在Quartus Ⅱ开发环境下,采用自顶向下的设计方法,完成了系统各模块的Verilog HDL语言编写以及结果的Modelsim仿真。最后,在各模块功能分别实现的基础上,对此数字分接复用器的顶层模块进行了设计、仿真和分析。
  3. 所属分类:其它

    • 发布日期:2018-10-14
    • 文件大小:4194304
    • 提供者:qq_38286212
  1. 致远电子 PCA9543A,PCA9543B,PCA9543C—I2C多路复用器和开关数据手册.pdf

  2. 致远电子 PCA9543A,PCA9543B,PCA9543C—I2C多路复用器和开关数据手册pdf,致远电子 PCA9543A,PCA9543B,PCA9543C—I2C多路复用器和开关数据手册k 广州致远电子有限公司 PcA9543A43B/43c fC多路复用器和开关 销售与服务网络(一) 广州周立功单片机发展有限公司 地址:广州市天河北路689号光大银行大厦12楼F4 周立功单片机 http://www.zlgmcu.com 邮编:510630 电话:(020)3873091638730
  3. 所属分类:其它

    • 发布日期:2019-10-09
    • 文件大小:204800
    • 提供者:weixin_38743481
  1. 一种宽带复接器的设计与实现

  2. 本文首先介绍DVB-C数据广播系统的基本结构,接着详细分析TS复接器在整个系统中的重要性与功能,然后详细说明利用DSP(数字信号处理器)与FPGA(现场可编程门阵列)相结合的一个实现方案,阐明了其中的设计方法和系统结构。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:80896
    • 提供者:weixin_38678406
  1. 基于FPGA 的卫星便携站的同步数字复接器的设计

  2. 本文利用软件Quartus II 5. 1 和VHDL 硬件语言进行设计和仿真,实现一个基于FPGA 的卫星便携站的同步数字复接系统的设计。
  3. 所属分类:其它

    • 发布日期:2020-08-08
    • 文件大小:273408
    • 提供者:weixin_38556737
  1. PDH通信二次群复接器在CPLD中的实现

  2. 数字复接就是把两个或两个以上的支路数字信号按时分复接方式合并成单一的合路数字信号。按照各低次群时钟的情况,复接有3种方式:如果各输入支路数字信号相互同步,且与本机定时信号也同步,那么调整单元只需调整相位,这就是同步复接;如果输入支路数字信号不同步且与本机定时信号也异步,那么调整单元就要对各支路信号进行频率和相位的调整,使之成为同步信号,这就是异步复接;如果输入支路数字信号的生效瞬间相对于本机对应的定时信号是以同一标称速度出现,而速度的任何变化都限制在规定的容差范围内,这种就是准同步(PDH)复接
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:244736
    • 提供者:weixin_38640473
  1. 四路串行CMOS复接器的设计实现

  2. 通信系统中,数字复接是提高带宽利用率的一项重要技术,将多路并行低速信号转变为高比特率的串行数字流。首先使用Cadence软件仿真基本门级CMOS电路,通过自下而上的FPGA设计方法和Verilog硬件描述语言,设计四路串行复接器的功能组成模块,完成Quartus II平台上的可综合验证。最后提出了复接器CMOS集成电路的设计思路。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:573440
    • 提供者:weixin_38751031
  1. EDA/PLD中的基于FPGA 的卫星便携站的同步数字复接器的设计

  2. 在便携式数字卫星通信系统中,为了扩大传输容量和提高传输效率,满足同时传输几种业务的需求,通常采用时分复用的方法,将若干个低速数字码流按一定格式合并成一个高速数据码流,以便在一条信道中传输,使各个业务信号互相不产生干扰,实现此功能的设备就是数字复接系统。   便携式卫星通信,要求实现平台集成度高、速度快、功耗小、体积小和成本低。现场可编程门阵列(FPGA) 在结构上由逻辑功能块排列为阵列,并由可编程的内部连线连接这些功能块,来实现一定的逻辑功能。特别适合上述要求的产品开发与小批量生产。   F
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:227328
    • 提供者:weixin_38571759
  1. EDA/PLD中的基于FPGA的高速实时/回放分级复接器设计

  2. 摘要:利用国际空间数据系统咨询委员会 (CCSDS)高级在轨系统(AOS)建议,提出了两级复用的方案,设计了一种具有载荷数据存储功能的高速实时/回放分级复接器。该方案采用FPGA技术,对星上载荷输出的数据使用了两级全异步复用的策略进行数据存储和虚拟信道调度。试验结果表明该复接器较好地实现了载荷数据的存储和复接功能的集成,并且功能灵活,硬件资源利用率小。   1.引言   随着卫星通信系统的迅速发展,空间链路能提供的数据传输速率越来越高,允许各类卫星平台上能够应用产生大量高速实时数据的有效载荷
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:196608
    • 提供者:weixin_38685793
  1. EDA/PLD中的基于FPGA二次群分接器的实现

  2. 1.引言   为了提高传输速率,扩大通信容量,减少信道数量,通常把多路信号复用成一路信号进行传输。在多种复用方式中,时分复用是一种常用的方式。时分复用是多路信号按照时间间隔共享一路信道进行传输。复接是把多路速率相对较低的数字信号通过某种协议复合成一路信号进行传输;而分接正好相反,是把一路速率相比高的信号按照对应的协议分割成发送端对应的速率相对较低的信号。为了规范复接与分接协议,ITU(国际电信联盟)根据传输速率的不同等级,将复接的数字信号为基群、二次群、三次群、四次群等,以我国实际应用为例,速
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:297984
    • 提供者:weixin_38613548
  1. EDA/PLD中的PDH通信二次群复接器在CPLD中的实现

  2. 1 引 言数字复接就是把两个或两个以上的支路数字信号按时分复接方式合并成单一的合路数字信号。按照各低次群时钟的情况,复接有3种方式:如果各输入支路数字信号相互同步,且与本机定时信号也同步,那么调整单元只需调整相位,这就是同步复接;如果输入支路数字信号不同步且与本机定时信号也异步,那么调整单元就要对各支路信号进行频率和相位的调整,使之成为同步信号,这就是异步复接;如果输入支路数字信号的生效瞬间相对于本机对应的定时信号是以同一标称速度出现,而速度的任何变化都限制在规定的容差范围内,这种就是准同步(P
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:92160
    • 提供者:weixin_38621441
  1. EDA/PLD中的基于FPGA的数字复接系统帧同步器设计与实现

  2. 摘要:介绍了应用FPGA技术进行帧同步器设计的实现原理、系统框图及设计中需要注意的问题,给出了用VHDL描述的几个模块的源代码。 关键词:数字复接;帧同步器;FPGA在数字通信网中,为了提高传输效率,常常需要将若干路低速数字信号合并成一路高速数字信号,以便通过高速信道进行传输。实现此功能的设备称为数字复接系统。数字复接系统包括发送端和接收端两部分,通常称为复接器和分接器。为了使分接器的帧状态相对于复接器的帧状态获得并保持相位关系,以便正确地实施分接,数字复接系统在发送端把低速数字信号合并为
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:75776
    • 提供者:weixin_38702931
  1. 通信与网络中的CMOS工艺复接器模块中选择器的设计

  2. CMOS工艺复接器模块中选择器的设计 窦建华、陈守府、许良凤 (合肥工业大学 计算机与信息学院 安徽 合肥 230009) 1 引言 众所周知,组织通信的一个缺点是他需要的信道带宽比较大,而光纤中数据传输比特率理论上可以达到Tb/S(1015b/s)数量级,光纤传输系统的产生极大地满足了数字时代大量信息高速传输的需要。自1962年激光二极管的研制成功和1970年低损耗光纤问世以来,光纤通信技术得到了
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:83968
    • 提供者:weixin_38685876
  1. 通信与网络中的Intersil的1GHz RGB复接器ISL59445/424

  2. 1月31日讯,Intersil公司推出两种1GHz带宽的四路RGB或YPbPr复接器ISL59445和ISL59424. ISL59445和ISL59424是1GHz带宽复接放大器,设计首先用在视频输入切换上.这种复接放大器具有固定增益1,高速三态输出,使得多个输出器件能连接在一起.所有的逻辑输入能下拉到地电位,也可以是浮动的.使能(EN)引脚在高电位,ISL59424和ISL59445设定在低电流模式,仅消耗15mW.ISL59424的其它特性是闭锁使能(LE)功能,能用共同的逻辑总线的单独逻
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:101376
    • 提供者:weixin_38666785
  1. 通信与网络中的超高速0.18μm CMOS复接器集成电路设计

  2. 0 引 言   光纤通信具有高速、大容量、长距离、低损耗、强抗干扰能力等特点,适合多种综合数据业务,是未来宽带网络的发展方向。我国的信息化建设正处于大发展时期,对光纤、光缆、高速光电器件及光传输设备的需求量很大,市场前景广阔,国内已建的2.5 Gbit/s(STM-16)SDH骨干网已经不能满足爆炸增长的信息需求,10 Gbit/s(STM-64)光传输系统成为我国近期产业化的重点。为了提高信道利用率,使多个信号沿同一信道传输而互相不干扰,高速复接器的设计对于高速光纤传输系统的实现至关重要。复
  3. 所属分类:其它

    • 发布日期:2020-12-04
    • 文件大小:87040
    • 提供者:weixin_38514501
  1. 电力载波通信数字复接器的设计与实现

  2. 电力载波通信数字复接器的设计与实现、电子技术,开发板制作交流
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:205824
    • 提供者:weixin_38628175
  1. 贪婪型动态数字复接器设计与时延分析

  2. 为了节省信道资源, 可以将多路不同速率、不同猝发时隙的数字信源复合为一路数据的异步数字复接器得到了广泛应用。为了尽最大可能降低源包数据传输时延、提高信道利用率, 提出了一种贪婪型异步动态数字复接器的设计方案, 并给出了各路信源的优先级调度策略。使用硬件描述语言对两种复接模型进行描述。在不同物理帧和两种信源模式下, 通过Modelsim对贪婪型动态复接器和虚拟信道复接器进行了仿真对比。仿真结果表明, 贪婪型动态复接的平均传输时延和时延抖动都优于虚拟信道复接, 并能够更有效地节省信源缓存资源。
  3. 所属分类:其它

    • 发布日期:2021-01-28
    • 文件大小:842752
    • 提供者:weixin_38691319
  1. 基于FPGA的星载一体化高速数据复接器设计

  2. 为了解决卫星有效载荷种类不断增多和数据传输速率不断提高与卫星数据处理和传输能力不足之间的矛盾,提出了一种满足国际空间数据系统咨询委员会(CCSDS)建议的高级在轨系统(AOS)体制的高速数据复接器设计方案。该方案能够实现高速载荷数据接收合路、NAND flash大容量数据存储控制、数据复接,数据信道低密度奇偶校验编码(LDPC)等功能。设计过程中对电路进行优化,实现了高速并行数据处理和高可靠性目标。通过FPGA的原型验证,本方案设计合理,性能指标能够满足未来卫星载荷数据处理要求。
  3. 所属分类:其它

    • 发布日期:2021-01-27
    • 文件大小:1048576
    • 提供者:weixin_38719890
  1. 基于FPGA的高速实时/回放分级复接器设计

  2. 摘要:利用国际空间数据系统咨询委员会 (CCSDS)在轨系统(AOS)建议,提出了两级复用的方案,设计了一种具有载荷数据存储功能的高速实时/回放分级复接器。该方案采用FPGA技术,对星上载荷输出的数据使用了两级全异步复用的策略进行数据存储和虚拟信道调度。试验结果表明该复接器较好地实现了载荷数据的存储和复接功能的集成,并且功能灵活,硬件资源利用率小。   1.引言   随着卫星通信系统的迅速发展,空间链路能提供的数据传输速率越来越高,允许各类卫星平台上能够应用产生大量高速实时数据的有效载荷。由
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:250880
    • 提供者:weixin_38709379
  1. 基于FPGA 的卫星便携站的同步数字复接器的设计

  2. 在便携式数字卫星通信系统中,为了扩大传输容量和提高传输效率,满足同时传输几种业务的需求,通常采用时分复用的方法,将若干个低速数字码流按一定格式合并成一个高速数据码流,以便在一条信道中传输,使各个业务信号互相不产生干扰,实现此功能的设备就是数字复接系统。   便携式卫星通信,要求实现平台集成度高、速度快、功耗小、体积小和成本低。现场可编程门阵列(FPGA) 在结构上由逻辑功能块排列为阵列,并由可编程的内部连线连接这些功能块,来实现一定的逻辑功能。特别适合上述要求的产品开发与小批量生产。   F
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:285696
    • 提供者:weixin_38656741
« 12 3 4 5 6 7 8 9 10 ... 37 »