您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. CPLD系统设计课件

  2. 用于学习CPLD 入门课件 了解现代数字电子系统设计与应用技术。 熟悉大规模复杂可编程逻辑器件(CPLD)的结构、功能和工作原理。 熟悉掌握一种硬件描述语言(AHDL)。 掌握数字系统的描述、建立、综合、仿真、测试与应用的方法。 基本掌握CPLD开发系统MAX PLUS II的操作与应用。 了解CPLD的配置与下载。
  3. 所属分类:嵌入式

    • 发布日期:2009-10-17
    • 文件大小:8388608
    • 提供者:gkangn
  1. FPGACPLD入门教程

  2. CPLD是复杂可编程逻辑器件(Complex Programable Logic Device的简称,FPGA是现场可编程门阵列(Field Programable Gate Array)的简称,两者的功能基本相同,编程等过程也基本相同,只是芯片内部的实现原理和结构略有不同。
  3. 所属分类:硬件开发

    • 发布日期:2010-03-19
    • 文件大小:266240
    • 提供者:lianaiyy
  1. EDA—EDA技术实用教程(pdf影印)

  2. 学习VHDL和FPGA的经典资料 第 1 章 概述 1.1 EDA 技术及其发展 1.2 EDA 技术实现目标 1.3 硬件描述语言VHDL 1.4 VHDL 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2
  3. 所属分类:硬件开发

    • 发布日期:2010-06-07
    • 文件大小:8388608
    • 提供者:zt839486421
  1. EDA—EDA技术实用教程

  2. 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2 ASIC 及其设计流程 2.2.1 ASIC 设计方法 2.2.2 一般ASIC 设计的流程 2.3 常用EDA 工具 2.3.1 设计输入编辑器 2.3.2
  3. 所属分类:硬件开发

    • 发布日期:2010-11-19
    • 文件大小:8388608
    • 提供者:sundyqt
  1. FPGACPLD基本结构及原理

  2. FPGACPLD基本结构及原理 ppt 一、PLD的编程技术 二、复杂可编程逻辑器件(CPLD)的基本原理 三、现场可编程门阵列(FPGA)的基本原理 四、CPLD与FPGA的区别
  3. 所属分类:专业指导

    • 发布日期:2011-05-22
    • 文件大小:939008
    • 提供者:zsw0123
  1. 从零开始学CPLD和Verilog+HDL编程技术

  2. CPLD(复杂可编程逻辑器件)在数字电子技术领域中的应用越来越广泛,尤其适合于新产品的开发与小批量生产,因此深受广大工程技术人员喜爱。 本书定位于让初学者从零起步,轻松学会CPLD的系统设计技术。本书以ALTERA公司的系列芯片为目标载体,简要分析了可编程逻辑器件的结构和特点,以及相应开发软件的使用方法,同时,还用大量篇幅介绍了初学者最容易掌握的Verilog HDL硬件描述语言。本书完全以实战为主,通过实践的方法帮助读者加深理解CPLD的基本知识。 本书附赠光盘一张,光盘中包含了书中所有实验
  3. 所属分类:嵌入式

    • 发布日期:2017-12-07
    • 文件大小:32505856
    • 提供者:u013208108
  1. 基于TIC5410DSP的语音信号采集系统设计.pdf

  2. 设计了一种基于16位定点DSP TMS320VC5410 的语音信号采集系统, 该系统应用了集ADC 和DAC 于一体的SIGMA-DELTA 型单片模拟接口芯片TLC320AD50C,采用FIFO 技术进行缓存, CPLD实现控制逻辑, EZ-USB 外围接口器件实现串行通信。主要介绍了系统的硬件结构和软件编程思想及实现方法。经测试, 对语音信号回放人耳感觉不到失真。   数据采集技术是一项基本的实用性技术, 已被广泛地应用于测量、监测、控制、诊断、科学试验等各个领域。近二十年来, 数据采集
  3. 所属分类:其它

    • 发布日期:2019-07-23
    • 文件大小:344064
    • 提供者:weixin_39840387
  1. 嵌入式系统/ARM技术中的基于ARM和CPLD的可重构检测系统设计

  2. CPLD(Complex Programmable Logic Device)复杂可编程逻辑器件,是从PAL和GAL器件发展出来的器件,相对而言规模大,结构复杂,属于大规模集成电路范围。是一种用户根据各自需要而自行构造逻辑功能的数字集成电路。其基本设计方法是借助集成开发软件平台,用原理图、硬件描述语言等方法,生成相应的目标文件,通过下载电缆("在系统"编程)将代码传送到目标芯片中,实现设计的数字系统。   检测系统的可重构设计是检测技术的发展方向。可重构设计是指利用可重用的软硬件资源,根据不同
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:181248
    • 提供者:weixin_38608379
  1. 模拟技术中的在CPLD基础上的电器定时开关控制系统设计

  2. CPLD(Complex Programmable Logic Device)复杂可编程逻辑器件,是从PAL和GAL器件发展出来的器件,相对而言规模大,结构复杂,属于大规模集成电路范围。是一种用户根据各自需要而自行构造逻辑功能的数字集成电路。其基本设计方法是借助集成开发软件平台,用原理图、硬件描述语言等方法,生成相应的目标文件,通过下载电缆(“在系统”编程)将代码传送到目标芯片中,实现设计的数字系统。     随着当今社会工作和生活节奏的加快,人们对许多电器、仪器、设备的自动化要求也越来越高,但
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:159744
    • 提供者:weixin_38660802
  1. EDA/PLD中的复杂可编程逻辑器件CPLD的基本结构

  2. 1.基于乘积项的CPLD结构   CPLD的结构是基于乘积项(Product-Term)的,现在以Xilinx公司的XC9500XL系列芯片为例介绍CPLD的 基本结构,如图1所示,其他型号CPLD的结构与此非常类似。   CPLD可分为3部分:功能模块(Function Block)、快速互连矩阵(FastCONNECT Ⅱ Switch Matrix)和I/O控制模块。每个功能模块包括可编程与阵列、乘积项分配器和18个宏单元,功能模块的结 构如图2所示。快速互连矩阵负责信号传递,连接所有
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:259072
    • 提供者:weixin_38709312
  1. 在CPLD基础上的电器定时开关控制系统设计

  2. CPLD(Complex Programmable Logic Device)复杂可编程逻辑器件,是从PAL和GAL器件发展出来的器件,相对而言规模大,结构复杂,属于大规模集成电路范围。是一种用户根据各自需要而自行构造逻辑功能的数字集成电路。其基本设计方法是借助集成开发软件平台,用原理图、硬件描述语言等方法,生成相应的目标文件,通过电缆(“在系统”编程)将代码传送到目标芯片中,实现设计的数字系统。     随着当今社会工作和生活节奏的加快,人们对许多电器、仪器、设备的自动化要求也越来越高,但现有
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:182272
    • 提供者:weixin_38528517
  1. 利用CPLD实现AD574控制器的设计

  2. CPLD  CPLD(Complex Programmable Logic Device)复杂可编程逻辑器件,是从PAL和GAL器件发展出来的器件,相对而言规模大,结构复杂,属于大规模集成电路范围。是一种用户根据各自需要而自行构造逻辑功能的数字集成电路。其基本设计方法是借助集成开发软件平台,用原理图、硬件描述语言等方法,生成相应的目标文件,通过电缆(“在系统”编程)将代码传送到目标芯片中,实现设计的数字系统。  CPLD主要是由可编程逻辑宏单元(MC,Macro Cell)围绕中心的可编程互连矩
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:303104
    • 提供者:weixin_38515573
  1. 复杂可编程逻辑器件CPLD的基本结构

  2. 1.基于乘积项的CPLD结构   CPLD的结构是基于乘积项(Product-Term)的,现在以Xilinx公司的XC9500XL系列芯片为例介绍CPLD的 基本结构,如图1所示,其他型号CPLD的结构与此非常类似。   CPLD可分为3部分:功能模块(Function Block)、快速互连矩阵(FastCONNECT Ⅱ Switch Matrix)和I/O控制模块。每个功能模块包括可编程与阵列、乘积项分配器和18个宏单元,功能模块的结 构如图2所示。快速互连矩阵负责信号传递,连接所有
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:324608
    • 提供者:weixin_38629920
  1. 基于PEBB概念的链式结构DSTATCOM换流模块设计

  2. 为提高链式结构DSTATCOM的补偿性能和可靠性,基于电力电子积木(PEBB)概念设计了其“即插即用”型基本功率单元——基于H桥逆变器的换流模块(HCM)。介绍HCM的主电路主要设计选型,并针对额定容量278 kW、电流600 A的HCM进行了结构和散热设计。为提高HCM工作灵活性和抗干扰能力,基于复杂可编程逻辑器件(CPLD)设计模块控制器,实现对模块控制、检测和采样,采用专用驱动核芯片设计驱动电路工作,完善保护并提高模块稳定性。介绍了用于HCM测试的实验平台,在10 kV/± 3 Mvar的
  3. 所属分类:其它

    • 发布日期:2021-01-14
    • 文件大小:1048576
    • 提供者:weixin_38708945