点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 如何提高PCB抗干扰能力
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
PCB布局 元件布线规则
元件布线规则 元件布局基本规则 元件布线规则 如何提高抗干扰能力和电磁兼容性
所属分类:
专业指导
发布日期:2009-07-05
文件大小:123904
提供者:
xhliu123
USB 芯片的电路及PCB 设计的重要注意事项
本文主要针对以下因电路及 PCB设计不佳而引起的故障现象进行分析和解答 ⑴、关于USB设备带电热插拔以及ESD保护: (重要) 用CH374、CH375设计的 USB-HOST电路中,当某些 USB设备带电插入时,工作不正常或者芯片发热 ⑵、关于设计3.3V甚至3V的USB产品: 用CH372、CH374、CH375、CH341等USB芯片设计3.3V 电源电压的USB 产品时需要注意的事项 ⑶、关于USB 主从模式切换: 用CH374、CH375设计的 USB-HOST 和 USB-DEVI
所属分类:
嵌入式
发布日期:2009-08-26
文件大小:199680
提供者:
webprince
PCB布局、布线基本原则
PCB布局,元件布局基本规则,如何提高抗干扰能力和电磁兼容性
所属分类:
专业指导
发布日期:2010-03-24
文件大小:43008
提供者:
lonelybise
USB 芯片的电路及PCB 设计的重要注意事项
USB 芯片设计3.3V 电源电压的USB 产品时需要注意的事项,USB-DEVICE 产品中,如何识别并进行USB 主从模式切换,如何提高可靠性和抗干扰能力
所属分类:
嵌入式
发布日期:2010-05-04
文件大小:186368
提供者:
elmingle
PCB设计规范2010最新版-很清晰!
第一篇 PCB布线 第二篇 PCB布局 第三篇 高速PCB设计 第四篇 电磁兼容性和PCB设计约束 第五篇 高密度(HD)电路的设计 第六篇 抗干扰部分 第七篇 印制电路板的可靠性设计-去耦电容配置 第八篇 .... 第九篇 改进电路设计规程提高可测试性 第十篇 混合信号PCB的分区设计 第十一篇 蛇形走线有什么作用? 第十二篇 确保信号完整性的电路板设计准则 第十三篇 印制电路板的可靠性设计 第十四篇 磁场屏蔽 第十五篇 设备内部的布线 第十六篇 屏蔽电缆的接地 第十七篇 如何提高电子产品的
所属分类:
硬件开发
发布日期:2011-01-06
文件大小:906240
提供者:
allankevinliu
PCB设计规范2010最新版
PCB设计规范2010最新版 目录 第一篇 PCB布线 第二篇 PCB布局 第三篇 高速PCB 设计 第四篇 电磁兼容性和 PCB设计约束 第五篇 高密度(HD)电路的设计 第六篇 抗干扰部分 第七篇 印制电路板的可靠性设计-去耦电容配置 第八篇 .... 第九篇 改进电路设计规程提高可测试性 第十篇 混合信号 PCB的分区设计 第十一篇 蛇形走线有什么作用? 第十二篇 确保信号完整性的电路板设计准则 第十三篇 印制电路板的可靠性设计 第十四篇 磁场屏蔽 第十五篇 设备内部的布线 第十六篇 屏
所属分类:
硬件开发
发布日期:2011-12-16
文件大小:906240
提供者:
davidzzu
PCB设计规范
第一篇 PCB布线 第二篇 PCB布局 第三篇 高速PCB设计 第四篇 电磁兼容性和PCB设计约束 第五篇 高密度(HD)电路的设计 第六篇 抗干扰部分 第七篇 印制电路板的可靠性设计-去耦电容配置 第八篇 .... 第九篇 改进电路设计规程提高可测试性 第十篇 混合信号PCB的分区设计 第十一篇 蛇形走线有什么作用? 第十二篇 确保信号完整性的电路板设计准则 第十三篇 印制电路板的可靠性设计 第十四篇 磁场屏蔽 第十五篇 设备内部的布线 第十六篇 屏蔽电缆的接地 第十七篇 如何提高电子产品的
所属分类:
硬件开发
发布日期:2012-08-17
文件大小:906240
提供者:
b13470019405
印制电路板设计原则和抗干扰措施
该资源详细介绍了在pcb印制板设计过程中如何提高抗干扰能力
所属分类:
专业指导
发布日期:2008-12-29
文件大小:30720
提供者:
gaozheng2008
如何提高PCB抗干扰能力
电子设备的灵敏度越来越高,这要求设备的抗干扰能力也越来越强,因此PCB设计也变得更加困难,如何提高PCB的抗干扰能力成为众多工程师们关注的重点问题之一。(1) 能用低速芯片就不用高速的,高速芯片用在关键地方。(2) 可用串一个电阻的办法,降低控制电路上下沿跳变速率。电子工程师如何降低噪声与电磁干扰,这里有30条实践经验(3) 尽量为继电器等提供某种形式的阻尼。(4) 使用满足系统要求的最低频率时钟。(5) 时钟产生器尽量靠近到用该时钟的器件。石英晶体振荡器外壳要接地。(6) 用地线将时钟区圈起来
所属分类:
其它
发布日期:2020-07-13
文件大小:65536
提供者:
weixin_38741531
PCB关键信号如何去布线?
在PCB布线规则中,有一条“关键信号线优先”的原则,即电源、摸拟信号、高速信号、时钟信号、差分信号和同步信号等关键信号优先布线。接下来,我们不妨就来详细了解下这些关键信号的布线要求。 模拟信号布线要求模拟信号的主要特点是抗干扰性差,布线时主要考虑对模拟信号的保护。对模拟信号的处理主要体现在以下几点:1. 为增加其抗干扰能力,走线要尽量短。2. 部分模拟信号可以放弃阻抗控制要求,走线可以适当加粗。3. 限定布线区域,尽量在模拟区域内完成布线,远离数字信号。高速信号布线要求1. 多层布线高
所属分类:
其它
发布日期:2020-07-12
文件大小:91136
提供者:
weixin_38663701
PCB设计:提高PCB的抗干扰能力的有效方法
随着电子行业的发展,电子设备的灵敏度越来越高,这要求设备的抗干扰能力也越来越强,因此PCB设计的难度也逐渐增加,如何提高PCB的抗干扰能力成为工程师们关注的重点问题之一。下面就来介绍PCB设计中降低噪声与电磁干扰的一些方法。
所属分类:
其它
发布日期:2020-07-23
文件大小:56320
提供者:
weixin_38666753
PCB设计:降低噪声与电磁干扰的24个窍门
电子设备的灵敏度越来越高,这要求设备的抗干扰能力也越来越强,因此PCB设计也变得更加困难,如何提高PCB的抗干扰能力成为众多工程师们关注的重点问题之一。本文将介绍PCB设计中降低噪声与电磁干扰的一些小窍门。
所属分类:
其它
发布日期:2020-08-07
文件大小:54272
提供者:
weixin_38656676
降低噪声与电磁干扰的24个窍门
电子设备的灵敏度越来越高,这要求设备的抗干扰能力也越来越强,因此PCB设计也变得更加困难,如何提高PCB的抗干扰能力成为众多工程师们关注的重点问题之一。本文将介绍PCB设计中降低噪声与电磁干扰的一些小窍门。
所属分类:
其它
发布日期:2020-08-03
文件大小:54272
提供者:
weixin_38723236
PCB技术中的降低噪声与电磁干扰的PCB设计24个窍门
电子设备的灵敏度越来越高,这要求设备的抗干扰能力也越来越强,因此PCB设计也变得更加困难,如何提高PCB的抗干扰能力成为众多工程师们关注的重点问题之一。本文将介绍PCB设计中降低噪声与电磁干扰的一些小窍门。 下面是经过多年设计总结出来的,在PCB设计中降低噪声与电磁干扰的24个窍门: (1) 能用低速芯片就不用高速的,高速芯片用在关键地方。 (2) 可用串一个电阻的办法,降低控制电路上下沿跳变速率。 (3) 尽量为继电
所属分类:
其它
发布日期:2020-10-15
文件大小:83968
提供者:
weixin_38653296
PCB技术中的PCB设计:降低噪声与电磁干扰的24个窍门
电子设备的灵敏度越来越高,这要求设备的抗干扰能力也越来越强,因此PCB设计也变得更加困难,如何提高PCB的抗干扰能力成为众多工程师们关注的重点问题之一。本文将介绍PCB设计中降低噪声与电磁干扰的一些小窍门。 下面是经过多年设计总结出来的,在PCB设计中降低噪声与电磁干扰的24个窍门: (1) 能用低速芯片就不用高速的,高速芯片用在关键地方。 (2) 可用串一个电阻的办法,降低控制电路上下沿跳变速率。 (3) 尽量为继电器等提供某种形式的阻尼。 (4) 使用满足系统要求的最低频率时钟。
所属分类:
其它
发布日期:2020-10-19
文件大小:81920
提供者:
weixin_38659159
降低噪声与电磁干扰的30条经验
电子设备的灵敏度越来越高,这要求设备的抗干扰能力也越来越强,因此PCB设计也变得更加困难,如何提高PCB的抗干扰能力成为众多工程师们关注的重点问题之一。 (1) 能用低速芯片就不用高速的,高速芯片用在关键地方。 (2) 可用串一个电阻的办法,降低控制电路上下沿跳变速率。 (3) 尽量为继电器等提供某种形式的阻尼。 (4) 使用满足系统要求的频率时钟。 (5) 时钟产生器尽量靠近到用该时钟的器件。石英晶体振荡器外壳要接地 (6) 用地线将时钟区圈起来,时钟线尽
所属分类:
其它
发布日期:2021-01-20
文件大小:64512
提供者:
weixin_38639089
降低噪声与电磁干扰的PCB设计24个窍门
电子设备的灵敏度越来越高,这要求设备的抗干扰能力也越来越强,因此PCB设计也变得更加困难,如何提高PCB的抗干扰能力成为众多工程师们关注的重点问题之一。本文将介绍PCB设计中降低噪声与电磁干扰的一些小窍门。 下面是经过多年设计总结出来的,在PCB设计中降低噪声与电磁干扰的24个窍门: (1) 能用低速芯片就不用高速的,高速芯片用在关键地方。 (2) 可用串一个电阻的办法,降低控制电路上下沿跳变速率。 (3) 尽量为继电
所属分类:
其它
发布日期:2021-01-19
文件大小:83968
提供者:
weixin_38582909
PCB设计:降低噪声与电磁干扰的24个窍门
电子设备的灵敏度越来越高,这要求设备的抗干扰能力也越来越强,因此PCB设计也变得更加困难,如何提高PCB的抗干扰能力成为众多工程师们关注的重点问题之一。本文将介绍PCB设计中降低噪声与电磁干扰的一些小窍门。 下面是经过多年设计总结出来的,在PCB设计中降低噪声与电磁干扰的24个窍门: (1) 能用低速芯片就不用高速的,高速芯片用在关键地方。 (2) 可用串一个电阻的办法,降低控制电路上下沿跳变速率。 (3) 尽量为继电器等提供某种形式的阻尼。 (4) 使用满足系统要求的频率时钟。 (
所属分类:
其它
发布日期:2021-01-19
文件大小:168960
提供者:
weixin_38551376
PCB设计中如何抑制电磁干扰,这里有几个准则及窍门!
电磁兼容性设计与具体电路有着密切的关系,为了进行电磁兼容性设计,设计者需要将辐射(从产品中泄漏的射频能量)减到,并增强其对辐射(进入产品中的能量)的易感性和抗干扰能力。而对于低频时常见的传导耦合,高频时常见的辐射耦合,切断其耦合途径是在设计时务必应该给予充分重视的。本文主要讲解PCB设计时要注意的地方,从而减低PCB板中的电磁干扰问题 PCB的设计原则 由于电路板集成度和信号频率随着电子技术的发展越来越高,不可避免的要带来电磁干扰,所以在设计PCB时应遵循以下原则,使电路板的电磁干扰
所属分类:
其它
发布日期:2021-01-19
文件大小:91136
提供者:
weixin_38694541
如何提高PCB抗干扰能力
电子设备的灵敏度越来越高,这要求设备的抗干扰能力也越来越强,因此PCB设计也变得更加困难,如何提高PCB的抗干扰能力成为众多工程师们关注的重点问题之一。 (1) 能用低速芯片就不用高速的,高速芯片用在关键地方。 (2) 可用串一个电阻的办法,降低控制电路上下沿跳变速率。 电子工程师如何降低噪声与电磁干扰,这里有30条实践经验(3) 尽量为继电器等提供某种形式的阻尼。 (4) 使用满足系统要求的频率时钟。 (5) 时钟产生器尽量靠近到用该时钟的器件。石英晶体振荡器外壳
所属分类:
其它
发布日期:2021-01-19
文件大小:64512
提供者:
weixin_38665804