点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 宏功能模块与IP
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
EDA 技术实用教程
目 录 第1 章 概述.......................................................................................................................... 1 1.1 EDA 技术及其发展................................................................................................ 1
所属分类:
硬件开发
发布日期:2009-08-24
文件大小:6291456
提供者:
sfhgky
Altera FPGA\CPLD设计(基础篇)-part1
第1章 FPGA/CPLD简介 1.1 可编程逻辑设计技术简介 1.1.1 可编程逻辑器件发展简史 1.1.2 可编程逻辑器件分类 1.2 FPGA/CPLD的基本结构 1.2.1 FPGA的基本结构 1.2.2 CPLD的基本结构 1.2.3 FPGA和CPLD的比较 1.3 FPGA/CPLD的设计流程 1.4 FPGA/CPLD的常用开发工具 1.5 下一代可编程逻辑设计技术展望 1.5.1 下一代可编程逻辑器件硬件上的四大发展趋势 1.5.2 下一代EDA软件设计方法发展趋势 1.6
所属分类:
硬件开发
发布日期:2009-10-14
文件大小:13631488
提供者:
love_liu
Altera FPGA\CPLD设计(基础篇)-part2
第1章 FPGA/CPLD简介 1.1 可编程逻辑设计技术简介 1.1.1 可编程逻辑器件发展简史 1.1.2 可编程逻辑器件分类 1.2 FPGA/CPLD的基本结构 1.2.1 FPGA的基本结构 1.2.2 CPLD的基本结构 1.2.3 FPGA和CPLD的比较 1.3 FPGA/CPLD的设计流程 1.4 FPGA/CPLD的常用开发工具 1.5 下一代可编程逻辑设计技术展望 1.5.1 下一代可编程逻辑器件硬件上的四大发展趋势 1.5.2 下一代EDA软件设计方法发展趋势 1.6
所属分类:
硬件开发
发布日期:2009-10-14
文件大小:7340032
提供者:
love_liu
ARM9 REHAT9
目录 第1章 安装Red Hat Linux 9 1.1 Linux操作系统简介 1.1.1 Linux的历史 1.1.2 Linux操作系统的特点 1.1.3 Linux操作系统的应用领域 1.1.4 常见的Linux发行版 1.2 准备安装Red Hat Linux 9 1.2.1 选择硬件平台 1.2.2 Red Hat的版本 1.2.3 检查Red Hat Linux 9的硬件需求 1.2.4 准备安装Red Hat Linux 9 1.3 安装Red Hat Linux 9 1.3.
所属分类:
Web服务器
发布日期:2010-06-02
文件大小:1048576
提供者:
warrenyan
EDA—EDA技术实用教程(pdf影印)
学习VHDL和FPGA的经典资料 第 1 章 概述 1.1 EDA 技术及其发展 1.2 EDA 技术实现目标 1.3 硬件描述语言VHDL 1.4 VHDL 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2
所属分类:
硬件开发
发布日期:2010-06-07
文件大小:8388608
提供者:
zt839486421
EDA—EDA技术实用教程
综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2 ASIC 及其设计流程 2.2.1 ASIC 设计方法 2.2.2 一般ASIC 设计的流程 2.3 常用EDA 工具 2.3.1 设计输入编辑器 2.3.2
所属分类:
硬件开发
发布日期:2010-11-19
文件大小:8388608
提供者:
sundyqt
全国大学生电子设计竞赛培训教程
很全很系统的电子设计竞赛教程 全国大学生电子设计竞赛训练教程 目 录 第1章电子设计竞赛题目与分析 1.1 全国大学生电子设计竞赛简介 1.1电子设计竞赛题目.doc(49 KB, 下载次数: 4829) 1.2 全国大学生电子设计竞赛命题原则及要求 1.2.1 命题范围 1.2.2 题目要求 1.2.3 题目类型 1.2.4 命题格式 1.2.5 征题办法 1.3 电子设计竞赛的题目分析 1.3.1 电源类题目分析 1.3.1 电源类题目分析.doc(110.5 KB, 下载次数: 7116
所属分类:
其它
发布日期:2014-05-11
文件大小:13631488
提供者:
u010102994
电子设计竞赛
1.1 全国大学生电子设计竞赛简介 1.2 全国大学生电子设计竞赛命题原则及要求 1.2.1 命题范围 1.2.2 题目要求 1.2.3 题目类型 1.2.4 命题格式 1.2.5 征题办法 1.3 电子设计竞赛的题目分析 1.3.1 电源类题目分析 1.3.2信号源类题目分析 1.3.3无线电类题目分析 1.3.4放大器类题目分析 1.3.5仪器仪表类题目分析 1.3.6数据采集与处理类题目分析 1.3.7控制类题目分析 第2章 电子设计竞赛基础训练 2.1 电子元器件的识别 2.1.1 电
所属分类:
其它
发布日期:2014-06-02
文件大小:10485760
提供者:
baidu_15309221
【EDA教程】宏功能模块与IP应用.pdf
【EDA教程】--宏功能模块与IP应用.pdf
所属分类:
硬件开发
发布日期:2008-12-08
文件大小:1048576
提供者:
kevyoung
关于在FPGA上建立SOPC的教程
第1章 概述 3 1.1 SOC与SOPC技术简介 3 1.1.1 SOC单片系统 3 1.1.2 SOPC及其技术 3 1.2 嵌入式系统简介 3 1.2.1 嵌入式系统的概念与组成 3 1.2.2 嵌入式系统的特点与应用 3 1.2.3 嵌入式系统的发展趋势 3 第2章 FPGA设计基础 4 2.1 Quartus II综述 4 2.1.1 软件特点 4 2.1.2 用户界面 4 2.2 Quartus II设计流程 7 2.3 流水灯的FPGA设计 8 2.4 使用嵌入式逻辑分析仪进行实
所属分类:
硬件开发
发布日期:2009-03-02
文件大小:4194304
提供者:
whyliao
FPGA开发之IP核:软核、硬核以及固核概念
IP核是具有知识产权核的集成电路芯核总称,是经过反复验证过的、具有特定功能的宏模块,与芯片制造工艺无关,可以移植到不同的半导体工艺中。到了SOC阶段,IP核设计已成为ASIC电路设计公司和FPGA提供商的重要任务,也是其实力体现。
所属分类:
其它
发布日期:2020-08-10
文件大小:57344
提供者:
weixin_38526823
集成电路中的FPGA开发之IP核:软核、硬核以及固核概念
IP(Intelligent Property)核是具有知识产权核的集成电路芯核总称,是经过反复验证过的、具有特定功能的宏模块,与芯片制造工艺无关,可以移植到不同的半导体工艺中。到了SOC阶段,IP核设计已成为ASIC电路设计公司和FPGA提供商的重要任务,也是其实力体现。对于FPGA开发软件,其提供的IP核越丰富,用户的设计就越方便,其市场占用率就越高。 IP(Intellectual Property)就是常说的知识产权。美国Dataquest咨询公司将半导体产业的IP定义为用于ASIC、
所属分类:
其它
发布日期:2020-10-19
文件大小:59392
提供者:
weixin_38691199
EDA/PLD中的拉普拉斯算子的FPGA实现方法
引 言 在图像处理系统中常需要对图像进行预处理。由于图像处理的数据量大,对于实时性要求高的系统,采用软件实现通常难以满足实时性的要求。Altera的QuartusⅡ作为一种可编程逻辑的设计环境,由于其强大的设计能力和直观易用的接口,越来越受到数字系统设计者的欢迎。QuartusⅡ支持Altera的IP核,包含了LPM/Megafunctions宏功能模块库,设计者只需要选取设置这些功能模块的相关参数就可以在程序中调用,从而使用户可以充分利用成熟的模块,大大简化了设计的复杂性,加快了设计速度
所属分类:
其它
发布日期:2020-11-10
文件大小:237568
提供者:
weixin_38640830
ST发布首款6Gb/s SATA硬盘驱动器MIPHY物理层接口IP模块
意法半导体(ST)近日发布首款支持新的6Gb/s SATA(串行先进技术连接)硬盘连接标准的MIPHY(多标准接口物理层)物理层接口。物理层宏单元对来自和发送到硬盘驱动器的数据执行高速串行化和解串行化转换功能,并提供一个用于连接数据链路层的20位宽并行接口。SATA 是目前最流行的硬盘驱动器(HDD)接口,SATA国际组织(SATA-IO)在旧金山举行的英特尔开发者论坛(IDF)上公布了新的接口标准,新标准把最大数据传输速率从3Gb/s提高到6Gb/s,ST在同一时间展示了新产品。
所属分类:
其它
发布日期:2020-11-18
文件大小:56320
提供者:
weixin_38709466
ST首款6Gb/s SATA硬盘驱动器MIPHY物理层接口IP模块问世
意法半导体(ST)近日发布首款支持新的6Gb/s SATA(串行先进技术连接)硬盘连接标准的MIPHY(多标准接口物理层)物理层接口。物理层宏单元对来自和发送到硬盘驱动器的数据执行高速串行化和解串行化转换功能,并提供一个用于连接数据链路层的20位宽并行接口。SATA 是目前最流行的硬盘驱动器(HDD)接口,SATA国际组织(SATA-IO)在旧金山举行的英特尔开发者论坛(IDF)上公布了新的接口标准,新标准把最大数据传输速率从3Gb/s提高到6Gb/s,ST在同一时间展示了新产品。
所属分类:
其它
发布日期:2020-11-18
文件大小:56320
提供者:
weixin_38625351
ST发布首款6Gbps SATA硬盘驱动器物理层接口IP模块
意法半导体(ST)近日发布首款支持新的6Gbps SATA(串行先进技术连接)硬盘连接标准的MIPHY(多标准接口物理层)物理层接口。物理层宏单元对来自和发送到硬盘驱动器的数据执行高速串行化和解串行化转换功能,并提供一个用于连接数据链路层的20位宽并行接口。SATA是目前最流行的硬盘驱动器(HDD)接口,SATA国际组织(SATA-IO)在旧金山举行的英特尔开发者论坛(IDF)上公布了新的接口标准,新标准把最大数据传输速率从3Gbps提高到6Gbps,ST在同一时间展示了新产品。 ST的6
所属分类:
其它
发布日期:2020-11-18
文件大小:58368
提供者:
weixin_38637884
ST测试65nm多标准硬盘驱动器物理层IP模块
ST宣布公司制造出65nm串行接口MIPHY(多接口PHY)物理层接口IP(知识产权)模块。ST设计这款宏单元旨在于将其与其它功能一起集成到支持3 Gbps和6 Gbps的移动和台式计算机串行ATA(SATA)硬盘驱动器(HDD)的低功耗系统芯片(SoC)内。 通过制造和验证这款65nm接口设计,ST正在为今年下半年系统芯片向65nm技术过渡做准备,以便与客户一起分享低功耗要求和更小的物理尺寸带来的好处。经过验证的IP模块将大幅度压缩新产品的上市时间,减少新的ASIC的开发成本。此外
所属分类:
其它
发布日期:2020-12-03
文件大小:55296
提供者:
weixin_38630358
通信与网络中的华为推出领先一代CDMA2000全IP基站系列
华为技术有限公司(“华为”)近日隆重发布领先一代CDMA2000全IP基站系列,包括室外宏基站3606AE、室内宏基站3606E、紧凑型宏基站3606C和软基站ODU3601CE等。该基站系列采用电信级IP宽带通用平台和模块化设计,全面支持全频段的EV-DO Rev. A网络部署,并具备向未来UMB?(超级移动宽带)网络平滑演进功能。 电信业竞争日趋激烈,如何在提高网络质量的同时,降低建网和维护成本,是全球电信运营商尤为关注的问题。IP网络相比传统网络具有更大的带宽、更高效的利用率,因此移
所属分类:
其它
发布日期:2020-11-30
文件大小:56320
提供者:
weixin_38719719
意法半导体成功制造出业内第一个新一代65nm串行接口MIPHY接口IP
意法半导体宣布公司成功地制造出业内第一个新一代65nm串行接口MIPHY(多接口PHY)物理层接口IP(知识产权)模块。ST设计这款宏单元旨在于将其与其它功能一起集成到支持3 Gbps和6 Gbps的移动和台式计算机串行ATA(SATA)硬盘驱动器(HDD)的低功耗系统芯片(SoC)内。 通过制造和验证这款65nm接口设计,ST正在为今年下半年系统芯片向65nm技术过渡做准备,以便与客户一起分享低功耗要求和更小的物理尺寸带来的好处。经过验证的IP模块将大幅度压缩新产品的上市时间,减少
所属分类:
其它
发布日期:2020-11-30
文件大小:59392
提供者:
weixin_38736018
拉普拉斯算子的FPGA实现方法
引 言 在图像处理系统中常需要对图像进行预处理。由于图像处理的数据量大,对于实时性要求高的系统,采用软件实现通常难以满足实时性的要求。Altera的QuartusⅡ作为一种可编程逻辑的设计环境,由于其强大的设计能力和直观易用的接口,越来越受到数字系统设计者的欢迎。QuartusⅡ支持Altera的IP核,包含了LPM/Megafunctions宏功能模块库,设计者只需要选取设置这些功能模块的相关参数就可以在程序中调用,从而使用户可以充分利用成熟的模块,大大简化了设计的复杂性,加快了设计速度
所属分类:
其它
发布日期:2021-01-19
文件大小:322560
提供者:
weixin_38663733
«
1
2
»