您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 二进制多字节定点数运算

  2. 二进制定点数运算,加减乘除,有符号运算,非常经典!
  3. 所属分类:C/C++

    • 发布日期:2009-08-03
    • 文件大小:7168
    • 提供者:june121457015
  1. 最佳精度定点运算的FPGA实现

  2. 多数通用的FPGA芯片仅支持整数和标准逻辑矢量的运算。而整数运算的数值表示的范围小、精度低,一般不能满足数字滤波器及数字控制器的计算精度要求,因此使得FPGA实现的高速数值计算、数值分析和信号处理等方面的应用受到了限制.为改善FPGA在数字信号处理方面的适应性问题,文中研究了如何用硬件描述语言来实现最佳精度定点数的数值运算算法,其中重点阐述了定点数的表示、定标、保持最佳精度的定点数运算法则以及如何用VHDL语言实现宽位最佳精度的定点加法器和乘法器,并扩展到定点减法器和除法器.
  3. 所属分类:硬件开发

    • 发布日期:2010-02-04
    • 文件大小:202752
    • 提供者:pingguopi
  1. 定点数转浮点运算

  2. 本软件实现定点数转化为浮点数的运算。
  3. 所属分类:专业指导

    • 发布日期:2007-12-14
    • 文件大小:473088
    • 提供者:hunzhiafei2008
  1. 关于浮点数的存储格式的问题

  2. 浮点数的存储格式 基于IEEE 754的浮点数存储格式 IEEE(Institute of Electrical and Electronics Engineers,电子电气工程师协会)在I985年制定的IEEE 754(IEEE Standard for Binary Floating-Point Arithmetic, ANSI/IEEE Std 754-1985 )二进制浮点运算规范,是浮点运算部件事实上的工业标准。 在计算机系统的发展过程中,曾经提出过多种方法表示实数,但是到目前为止使
  3. 所属分类:Microsoft

    • 发布日期:2011-05-16
    • 文件大小:166912
    • 提供者:wanglf1986
  1. 51汇编-二进制定点数运算.zip

  2. 51汇编-二进制定点数运算 一些常见的汇编语言编写的运算
  3. 所属分类:其它

    • 发布日期:2012-04-17
    • 文件大小:8192
    • 提供者:koko235235
  1. C语言浮点数运算

  2. 有些C语言书上说float型的有效位数是6~7位,为什么不是6位或者7位?而是一个变化的6~7位? 浮点数在内存中是如何存放的? float浮点数要比同为4字节的int定点数表示的范围大的多,那么是否可以使用浮点数替代定点数? 为什么float型浮点数9.87654321 > 9.87654322不成立?为何10.2 - 9的结果不是1.2,而是1.1999998?为何987654321 + 987.654322的结果不是987655308.654322? 如何才能精确比较浮点数真实的大
  3. 所属分类:C

    • 发布日期:2012-05-22
    • 文件大小:224256
    • 提供者:ifreecoding
  1. 计算机组成原理定点数、浮点数等运算方法复习

  2. 计算机组成原理定点数、浮点数等运算方法复习,包括原码、补码、移码等介绍,以及定点数、浮点数的加减乘等运算。
  3. 所属分类:专业指导

    • 发布日期:2013-08-31
    • 文件大小:4194304
    • 提供者:qiao1043
  1. 二进制算数运算教程

  2. 介绍机器数运算规则,学习机器数计算的同学用得着。
  3. 所属分类:讲义

    • 发布日期:2014-09-14
    • 文件大小:2097152
    • 提供者:xabcxyz
  1. DSP定点浮点运算介绍

  2. 主要介绍DSP定点数运算和浮点数运算的方法和概念
  3. 所属分类:C/C++

    • 发布日期:2016-05-22
    • 文件大小:273408
    • 提供者:hit2015spring
  1. LibFixMath

  2. 使用32位整数实现Q16.16(16位定点数)运算的数学库, MIT协议. libfixmath is a platform-independent fixed point maths library aimed at developers wanting to perform fast non-integer maths on platforms lacking a (or with a low performance) FPU. It offers developers a similar
  3. 所属分类:C

    • 发布日期:2017-07-13
    • 文件大小:333824
    • 提供者:houdw2006
  1. 数的定标-浮点运算转换成定点运算

  2. 详细总结了Q值在浮点数转换成定点数运算中的应用
  3. 所属分类:C

    • 发布日期:2017-08-27
    • 文件大小:292864
    • 提供者:ferguswyf
  1. DSP定标方法

  2. 【一片详细描述DSP定标方法的文章,做DSP的可以参考】 DSP芯片的定点运算 3.1  数 的 定 标 在定点DSP芯片中,采用定点数进行数值运算,其操作数一般采用整型数来表示。一个整型数的最大表示范围取决于DSP芯片所给定的字长,一般为16位或24位。显然,字长越长,所能表示的数的范围越大,精度也越高。如无特别说明,本书均以16位字长为例。 DSP芯片的数以2的补码形式表示。每个16位数用一个符号位来表示数的正负,0表示数值为正,1则表示数值为负。其余15位表示数值的大小。因此
  3. 所属分类:其它

  1. 【技术分享】FPGA实现除法运算

  2. 我们用软件编程的时候,用到除法的时候,一个/这样的除号就搞定了。但是如果用硬件来实现除法,又是怎么样实现的了。
  3. 所属分类:其它

    • 发布日期:2020-08-04
    • 文件大小:49152
    • 提供者:weixin_38565628
  1. DSP中浮点转定点运算--定点数的加减乘除运算

  2. 本文主要介绍DSP中定点数的加减乘除运算,很值得学习一下,需要的朋友可以参考一下。
  3. 所属分类:其它

    • 发布日期:2020-09-02
    • 文件大小:40960
    • 提供者:weixin_38712548
  1. DSP中浮点转定点运算--定点数模拟浮点数运算及常见的策略

  2. 本文主要讲解DSP中定点数模拟浮点数运算及常见的策略,具有参考价值,需要的朋友可以参考一下。
  3. 所属分类:其它

    • 发布日期:2020-09-02
    • 文件大小:47104
    • 提供者:weixin_38635794
  1. 基础电子中的16×16位定点数加、减法模块设计思路

  2. 程序实现两个16×16位有符号数加<减运算,其和或差用一个16位数表示。在子程序中,减法是通过对减数求补后再与被减数相加来实现的。因此,当程序从D_sub进入子程序时为减法,当从D_add进入子程序时为加法。   子程序的入口条件和出口条件如下。   入口条件:16位被加数/被减数存放在ACCBHI、ACCBL0中;   位加数/减数存放在ACCAHI、ACCALO中。   出口条件:16位和/差存放在ACCBHI和ACCBLO中。    来源:ks99
  3. 所属分类:其它

    • 发布日期:2020-11-14
    • 文件大小:22528
    • 提供者:weixin_38747592
  1. 单片机与DSP中的浮点数加减法模块设计思路

  2. 入口条件:被加数或被减数的尾数存放在ACCBHI、ACCBLO单元中,被加数或被减数的阶码存放在EXPB中。   加数或减数的尾数存放在ACCAHI、ACCALO单元中,加数或减数的阶码存放在EXPA中.   出口条件:和或差放在ACCBHI、ACCBLO单元中;   余数存放在ACCCHI、ACCCLO单元中.   浮点数减法程序将减数取补后,就可以转换为浮卢数加法运算。进行浮点数的加法运算时必须保证被加数和加数的阶码相等,着不相等,则必须先对阶使两数的阶码相等.然后刈对阶后的两个数的
  3. 所属分类:其它

    • 发布日期:2020-11-14
    • 文件大小:24576
    • 提供者:weixin_38635449
  1. DSP中浮点转定点运算–定点数模拟浮点数运算及常见的策略

  2. 4.定点数模拟浮点数运算及常见的策略   相信大家到现在已经大致明白了浮点数转换成定点数运算的概貌。其实,原理讲起来很简单,真正应用到实际的项目中,可能会遇到各种各样的问题。具我的经验,常见的策略有如下几条: 1)除法转换为乘法或移位运算 我们知道,不管硬件平台如果变换,除法运算所需要的时钟周期都远远多于乘法运算和加减移位运算,尤其是在嵌入式应用中,“效率”显得尤为重要。以笔者的经验,其实,项目中的很大一部分除法运算是可以转换成乘法和移位运算,效率还是有很大提升空间的。 2)查表计算 有些运算表
  3. 所属分类:其它

    • 发布日期:2020-12-31
    • 文件大小:49152
    • 提供者:weixin_38655309
  1. zynq hls定点数计算

  2. 在神经网络的fpga加速中,定点运算不仅比浮点运算更节省资源,还具有更快的速度,而且因为定点运算造成的神经网络的精度损失亦可忽略不计。本节介绍如何使用HLS进行定点运算以及如何与zynq cpu交互。 HLS中,有头文件ap_fixed.h,极大的方便了我们使用定点数,具体情况略。 HLS代码示例 #include #include typedef ap_fixed data_t; data_t fixed_test(volatile data_t *src1,volatile data_t
  3. 所属分类:其它

    • 发布日期:2021-01-06
    • 文件大小:45056
    • 提供者:weixin_38519387
  1. DSP中浮点转定点运算–定点数的加减乘除运算

  2. 3.定点数的加减乘除运算 简单的说,各种运算的原则就是先把待运算的数据放大一定的倍数,在运算的过程中使用的放大的数据,在最终需要输出结果的时候再调整回去。 举个例来说,有如下运算: 代码如下:… // coefs1 = 0.023423; coefs2=0.2131 float coefs1,coefs2; int result; … result = 34* coefs1+72* coefs2; … 代码的意思是,该模块需要输出一个整型的结果,但计算的过程中有浮点的运算。如果在定点的DSP中
  3. 所属分类:其它

    • 发布日期:2021-01-21
    • 文件大小:41984
    • 提供者:weixin_38524139
« 12 3 4 5 6 7 8 9 10 »