您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. ARM嵌入式系统开发典型模块(高清完整版)

  2. 第1部分 硬件典型模块 第1章 基于ARM的最小系统模块 3 1.1 嵌入式系统简介 3 1.1.1 嵌入式系统的概念 3 1.1.2 嵌入式系统的结构 3 1.1.3 嵌入式系统的特点 5 1.1.4 嵌入式系统的发展趋势 6 1.2 最小系统结构及框图 7 1.3 最小系统的电源设计 8 1.4 最小系统的时钟系统设计 14 1.5 最小系统的复位系统设计 17 1.6 最小系统的存储器系统设计 20 1.7 最小系统的软件设计 24 1.7.1 ARM嵌入式操作系统简介及选择 24 1.
  3. 所属分类:硬件开发

    • 发布日期:2014-10-25
    • 文件大小:8388608
    • 提供者:jsntghf
  1. FPGA自学笔记——设计与验证VIP版.pdf

  2. 开始有计划写这本书的时候, Altera 还叫 Altera, 还没有加入 Intel 的大家庭, Xilinx 的 ZYNQ 也才刚刚开始有人探索, Altera 大学计划第一次将亚洲创新大赛由传统的 SOPC 大赛 换成了 SOC 大赛,软核变硬核,性能翻几番。 那个时候,能出一本认认真真讲 FPGA 设计的 书, 会得到非常高的评价。 而我,则由于工作变动, 中间拖沓了半年,当半年后再来准备动 笔时,才恍然领悟到, Altera 即将成为 Intel 的可编程事业部, 基于嵌入式硬核的 S
  3. 所属分类:硬件开发

    • 发布日期:2019-09-03
    • 文件大小:16777216
    • 提供者:qq_30307853
  1. 嵌入式系统/ARM技术中的在FPGA上优化实现复数浮点计算

  2. 高性能浮点处理一直与高性能CPU相关联。在过去几年中,GPU也成为功能强大的浮点处理平台,超越了图形,称为GP-GPU(通用图形处理单元)。新创新是在苛刻的应用中实现基于FPGA的浮点处理。本文的重点是FPGA及其浮点性能和设计流程,以及OpenCL的使用,这是高性能浮点计算前沿的编程语言。   各种处理平台的GFLOP指标在不断提高,现在,TFLOP/s这一术语已经使用的非常广泛了。但是,在某些平台上,峰值GFLOP/s,即,TFLOP/s表示的器件性能信息有限。它只表示了每秒能够完成的理论
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:356352
    • 提供者:weixin_38693720
  1. 嵌入式系统/ARM技术中的 天啦鲁,这十余款创客设计居然由FPGA搞定

  2. 关注2:如何能用好FPGA?    这个问题和FPGA开发难度相关。        一般我们会认为创客可能缺乏软硬件基础,做相关开发会有难度。但没想到,对这个顾虑,汤立人先生反倒给出出人意料的答案,“我个人更看好创客的技术实力。很多创客来自初创型公司或完全是一个人,在这些公司中,个人的开发能力和项目控制能力往往更强,一般软件或硬件都会懂一些,会很适合FPGA的编程。当然更重要的是,对于赛灵思而言,目前全面推出的全可编程(All Programmable)器件,就更进一步降低了硬件编程的难度。因为
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:101376
    • 提供者:weixin_38744778
  1. 嵌入式系统/ARM技术中的一种基于FPGA的分布式光纤检测系统的设计

  2. 传统的光纤检测系统大都是基于MCU架构来实现的,虽然MCU系统或DSP处理器在数字信号处理方面功能强大,但难以完成大量实时数据的采集,因采样点少带来的测量误差会累积到测试结果。本设计基于光纤系统的检测原理,设计一种快速光纤检测系统。数据采集系统采用FPGA做数据处理,可以实现高速实时数据的采集。  光纤通信是用光纤作为传输介质,以光波作为载波来实现信息传输,从而达到通信目的的一种新通信技术。与传统的电气通信相比,光纤传感技术具有精度和灵敏度高、抗电磁干扰、寿命长、耐腐蚀、成本低、光纤传输损耗极低
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:196608
    • 提供者:weixin_38618540
  1. 嵌入式系统/ARM技术中的基于多核芯片S698PM的JTAG应用

  2. 摘 要:         经过几十年SoC系统设计技术的快速发展, SOC芯片内部频率越来越快,编写及运行程序越来越大。在测试及调试过程中,用传统UART串口下载及调试程序,在速度、打印等方面呈现出诸多不便;而且该端口在SOC/FPGA研发领域中不通用,而JTAG接口却圆满地解决了上述两个问题。         关键词:        系统级芯片(SOC);知识产权(IP);JTAG;S698PM多核芯片; AMBA总线;       Abstra
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:459776
    • 提供者:weixin_38640985
  1. 嵌入式系统/ARM技术中的嵌入式高速图像数据采集板设计方案

  2. 本文提出了一种基于FPGA+ARM的高速数据采集板的设计方案。该方案采用FPGA完成高速数据采集,通过ARM对FPGA进行控制管理。利用 DMA技术实现了FPGA与ARM之间的数据采集接口设计方案,并实现了Linux操作系统下FPGA设备的中断处理程序的开发。并通过设计千兆以太网接口实现了图像数据的实时远程传输。 1.概述 随着图像处理技术的快速发展,图像采集处理系统在提高工业生产自动化程度中的应用越来越广泛。本文结合实际系统中的前端图像处理和图像数据传输的需要,充分利用
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:109568
    • 提供者:weixin_38501810
  1. 一种基于FPGA的32位ALU设计

  2. 随着计算机技术和大规模集成电路技术的发展,在涉及计算机应用、通信、自动化等领域的电子系统设计工作中,现场可编程技术的运用正以惊人的速度上升。特别是随着VHDL等硬件描述语言综合工具功能和性能的提高,计算机中许多重要的元件,包括CPU都可基于FP(认(现场可编程门阵列)用硬件描述语言来设计和表达,如8051单片机、硬核嵌入式系统ARM、软核嵌入式系统Nios、高速缓存设计、数据采集板等,乃至整个计算机系统都可用FPGA来实现。CPU核是SoC和SOPC技术的核心,开发出具有自主知识产权的CPU核对
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:149504
    • 提供者:weixin_38547397
  1. 嵌入式系统/ARM技术中的实现基于ARM的嵌入式系统的可编程芯片系统方法

  2. 本白皮书讨论用于实现基于ARM 的嵌入式系统的Altera 可编程芯片系统(SoC) 方法。对于面临产品及时面市、成本、性能、设计重用和产品长寿命等苛刻要求的嵌入式系统开发人员而言,单芯片方案是非常有价值的方法。   引言   当今的嵌入式系统开发人员面临前所未有的挑战,努力向市场推出最具竞争力的产品。   直到最近,实现的大部分系统还局限于需要大量软件而且功耗非常高的多芯片系统或者昂贵的SoC ASIC.但是,越来越多的设计团队感到受市场压力以及资源限制的影响,这些方法的吸引力越来越低。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:326656
    • 提供者:weixin_38552305
  1. DSP中的基于DSP的JPEG图像压缩设计

  2. 一、引言   JPEG算法是一种数字图像压缩编码算法,具有压缩比例高、失真小的特点,并已被确定为国际标准。该标准被广泛应用于数码相机、监视系统、手机、可视电话等等诸多方面。它的应用与实现不仅限于PC机,更多的则是基于嵌入式系统。嵌入式系统有其体积小、成本低、可靠性高、速度快、环境适应性强等优点。嵌入式编码实现方式也比较多,有的采用专用集成芯片,有的基于FPGA,有的基于DSP,ARM。采用专用芯片的方式实现简单,技术成熟可靠,但灵活性以及可扩展性差。基于FPGA的方式,压缩算法纯硬件实现,并行
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:81920
    • 提供者:weixin_38692184
  1. 嵌入式系统/ARM技术中的利用PCI局部总线实现BIade Server的数据交换

  2. 摘要:通过对刀片服务器基本概念、主要组成以及内部架构的分析和研究,针对刀片与主板之间的高速通信需求,采用PCI总线作为系统的数据通信协议,给出了PCI局部总线的详细分析和设计流程,以及系统所采用的"PCI+FPGA+FLASH"方案的具体实现方法和步骤,最后给出了实际的测试验证结果,相关结论,对设计PCI通信系统具有较强的借鉴意义。   新一代机架式服务器Blade Server(刀片服务器),应用iSCSI协议,通过TCP/IP实现网络存储,利用Intemet,可将SCSI数据包传到地球上的
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:293888
    • 提供者:weixin_38604916
  1. 嵌入式系统/ARM技术中的基于FPGA 的ARM 并行总线研究与仿真

  2. 摘要:通过EP2C20Q240 器件和LPC2478 处理器,研究ARM 应用系统外部并行总线的工作原理和时序特性,以及在FPGA 中进行双向总线设计的原则,设计并实现了FPGA 并行总线.借助Quartus II 仿真工具,对FPGA 并行总线进行了时序仿真,并用SignalTap II 逻辑分析仪进行在线测试,验证设计的正确性.   0 引言   在数字系统的设计中,FPGA+ARM 的系统架构得到了越来越广泛的应用,FPGA 主要实现高速数据的处理;ARM 主要实现系统的流程控制.人机
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:184320
    • 提供者:weixin_38557727
  1. 显示/光电技术中的基于FPGA的多功能LCD显示控制器设计

  2. 在许多嵌入式系统应用领域,都需要友好的人机信息界面,传统的数码管或者发光二极管显示方式已经不能满足实际的显示需求,而LCD1602/LCD12864液晶显示模块具有低压微功耗、寿命长、显示信息量大、超薄等显着优点,被广泛应用于智能仪器、仪表等各种便携式电子信息产品上来实现数字、字符和图形的可视化信息显示。目前,针对 LCD1602/LCD12864 液晶模块的显控技术主要有两种方式,首先是基   于各种微处理器 (8051/ARM/NoisⅡ/SPCE061) 的微程序控制方式,这种软件组态的
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:90112
    • 提供者:weixin_38513565
  1. 嵌入式系统/ARM技术中的一种通用数据采集系统的设计方案

  2. 摘要:基于NI公司的智能FPGA板卡以及图形化编程软件LabVIEW,本文提出了一种通用数据采集系统的设计方案。该方案中所设计的系统与传统的数据采集系统相比结构简单、开发周期短、可靠性高、实时性好,并且对于不同应用场合,在FPGA逻辑单元足够多的情况下可以很简便地依据实际情况对其做相应调整,具有较强的通用性。   0 引言   数据采集是信号分析和处理的重要环节,在导弹半实物仿真过程中快速可靠的实验数据为提高仿真精度发挥着重要的作用。传统的数据采集系统各种数字、模拟信号相互交织,相应的外围电
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:344064
    • 提供者:weixin_38555616
  1. 嵌入式系统/ARM技术中的基于FPGA技术实现对嵌入式系统的在线监控

  2. 导读:本文旨在研究基于FPGA技术对嵌入式SoC系统进行在线监控的方法。设计了一个FPGA片上通信系统,该系统内部固化基于UART接口的Modbus通讯协议栈,可通过串口与PC上位机进行通信;且采用双口RAM作为与监控对象间共享的数据缓存区,通过中断机制实现数据的同步交换,既确保了监控数据的实时性,也避免了嵌入式系统因处理监控通信过程而带来性能损失。采用VHDL语言设计实现了通信系统的各组成部分,在Altera的cycloneII系列芯片开发板上验证了方案的可行性。     在SoC系统的
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:180224
    • 提供者:weixin_38678796
  1. 嵌入式系统/ARM技术中的基于NIOS II的导航系统平台的设计

  2. 摘要:介绍了一种新的基于NIOS II的导航系统的设计方案. NIOS是建立在FPGA 上的嵌入式微处理器软核, 由于它硬件设计上的灵活性和可裁减性,使得软件设计上“平台”的概念延伸到硬件设计中。本文就是把NIOS II硬件平台的方案,在导航系统计算机设计上进行了有益尝试,实践证明,本设计不但实现了预期功能,而且为以后在其他导航产品上快速的移植硬件和软件系统,提供了有力保证。   引言   目前广泛应用的MIMU/GPS组合导航系统的实现形式,依应用领域的不同而复杂多样,但是导航计算机板卡负
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:212992
    • 提供者:weixin_38575421
  1. 嵌入式系统/ARM技术中的基于一种通用SPI总线接口的FPGA设计与实现

  2. 一、引言   SPI串行通信接口是一种常用的标准接口,由于其使用简单方便且节省系统资源,很多芯片都支持该接口,应用相当广泛。SPI接口的扩展有硬件和软件两种方法, 软件模拟 SPI接口方法虽然简单方便, 但是速度受到限制,在高速且日益复杂的数字系统中,这种方法显然无法满足系统要求,所以采用硬件的方法实现最为切实可行。当前,基于主从处理器结构的系统架构已经成为一种主流(如 DSP+FPGA,MCU+FPGA等),FPGA是在 ASIC的基础发展出来的,它克服了专用 ASIC不够灵活的缺点。与其他
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:222208
    • 提供者:weixin_38694699
  1. EDA/PLD中的基于ARM+FPGA的重构控制器设计

  2. 可重构技术是指利用可重用的软硬件资源,根据不同的应用需求,灵活地改变自身体系结构的设计方法。常规SRAM工艺的FPGA都可以实现重构,利用硬件复用原理,本文设计的可重构控制器采用ARM核微控制器作为主控制器,以FPGA芯片作为协处理器配合主控制器工作。用户事先根据需求设计出不同的配置方案,并存储在重构控制器内部的存储器中,上电后,重构控制器就可以按需求将不同设计方案分时定位到目标可编程器件内,同时保持其他部分电路功能正常,实现在系统灵活配置,提高系统工作效率。   1 SVF格式配置文件  
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:174080
    • 提供者:weixin_38618540
  1. 嵌入式系统/ARM技术中的嵌入式高速多通道大缓存搭载AD+FPGA+PCIe的AD采集方案

  2. 高速多通道实时数据采集系统的方案在工业监控、环境监测等方面的应用非常广泛。随着科学技术的发展,数据采集技术正向着高精度、高速度、稳定可靠、集成化及实时系统的方向发展。并且通过搭载了最新的FPGA,使得产品的升级换代变得更加容易和便捷。   传统的基于数据采集、A/D转换产品,无论是系统体积、系统功耗、系统数据采集精度、系统处理能力以及产品更新升级等方面都不尽如人意,迫切需要一种能以较低的功耗和体积,实现高精度的数据采集、高性能的系统处理能力的嵌入式方案产品。   Avaldata公司
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:77824
    • 提供者:weixin_38698174
  1. 基于ARM+FPGA的重构控制器设计

  2. 可重构技术是指利用可重用的软硬件资源,根据不同的应用需求,灵活地改变自身体系结构的设计方法。常规SRAM工艺的FPGA都可以实现重构,利用硬件复用原理,本文设计的可重构控制器采用ARM核微控制器作为主控制器,以FPGA芯片作为协处理器配合主控制器工作。用户事先根据需求设计出不同的配置方案,并存储在重构控制器内部的存储器中,上电后,重构控制器就可以按需求将不同设计方案分时定位到目标可编程器件内,同时保持其他部分电路功能正常,实现在系统灵活配置,提高系统工作效率。   1 SVF格式配置文件  
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:216064
    • 提供者:weixin_38656103
« 12 3 4 5 6 7 8 9 10 »