点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 嵌入式系统/ARM技术中的Thumb状态下的寄存器
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
嵌入式课件
ARM9嵌入式系统设计基础教程ppt 第1章 嵌入式系统基础知识 1.1 嵌入式系统的定义和组成 1.1.1 嵌入式系统的定义 1.1.2 嵌入式系统发展趋势 1.1.3 嵌入式系统的组成 1.1.4 实时系统 1.2 嵌入式微处理器体系结构 1.2.1 冯•诺依曼结构与哈佛结构 1.2.2 精简指令集计算机 1.2.3 流水线技术 1.2.4 信息存储的字节顺序 1.3 嵌入式微处理器的结构和类型 1.3.1 嵌入式微控制器 1.3.2 嵌入式微处理器 1.3.3 嵌入式DSP处理器 1.3
所属分类:
嵌入式
发布日期:2012-04-06
文件大小:7340032
提供者:
lyjdqpi
嵌入式复习习题
嵌入式课程期末考试复习资料嵌入式系统的定义 答:1以应用为中心、以计算机技术为基础、软件硬件可裁剪、适应应用系统对功能、可靠性、成本、体积、功耗严格要求的专用计算机系统。 5.嵌入式处理器的分类 答:1嵌入式微处理器MPU 2嵌入式微控制器MCU 3 嵌入式DSP处理器 4嵌入式片上系统SOC 5 嵌入式可编程片上系统SOPC 4. ARM处理器有几种工作状态,各自的特点。工作状态之间如何进行转换,异常响应时,处理器处于何种状态。 答:ARM有两种工作状态: ①ARM状态,此时处理器执行32位
所属分类:
嵌入式
发布日期:2018-01-15
文件大小:94208
提供者:
weixin_38757985
CM3技术参考手册.pdf
Cortex-M3 技术参考手册 官方中文版 学习STM32内核必备目录 第4章存储器映射 35 4.1关于存储器映射 35 4.2Bit- banding.… ··+·+4···· .37 4.2.1直接访问别名区 42.2直接访问 bit-band区 38 4.3ROM存储器表 …·;·:······+········:·····;··· .39 5.1关」异常模型 5.2异常类型 53异常优先级 42 53.1优先级… 43 53.2优先级分组 5.4特权和堆栈……. 54.1堆栈 54
所属分类:
硬件开发
发布日期:2019-07-01
文件大小:1048576
提供者:
weixin_37928428
嵌入式系统/ARM技术中的Thumb状态下的寄存器
Thumb状态下的寄存器集是ARM状态下寄存器集的一个子集,程序可以直接访问8个通用寄存器(R7~R0)、程序计数器(PC)、堆栈指针(SP)、链接寄存器(LR)和CPSR。同时,在每一种特权模式下都有一组SP、I-R和SPSR。 图1说明了Thumb状态下的寄存器组织。 在Thumb状态下,高位寄存器R8~R15并不是标准寄存器集的一部分,但可使用汇编语言程序受限制地访问这些寄存器,将其用作快速的暂存器。使用带特殊变量的MOV指令,数据可以在低位寄存器和高位寄存器之间进行传送;高位
所属分类:
其它
发布日期:2020-11-13
文件大小:167936
提供者:
weixin_38506103
嵌入式系统/ARM技术中的FIQ异常的描述
1. FIQ (FastInterrupt Request) FIQ异常是为了支持数据传输或者通道处理而设计的。在ARM状态下,系统有足够的私有寄存器,从而可以避免对寄存器保存的需求,并减小了系统上下文切换的开销。 若将CPSR的F位置为1,则会禁止FIQ中断;若将CPSR的F位清零,则处理器会在指令执行时检查FIQ的输入。注意:只有在特权模式下才能改变F位的状态。可由外部通过对处理器上的nFIQ引脚输入低电平产生FIQ。 不管是在ARM状态还是在Thumb状态下进入FIQ模式
所属分类:
其它
发布日期:2020-11-13
文件大小:49152
提供者:
weixin_38680506
嵌入式系统/ARM技术中的ARM异常的响应及返回
1.对异常的响应 当一个异常出现以后,ARM微处理器会执行以下几步操作。 (1)将下一条指令的地址存入相应连接寄存器LR,以便程序在处理异常返回时能从正确的位置重新开始执行。若异常是从ARM状态进入的,则LR寄存器中保存的是下一条指令的地址(当前PC+4或PC+8,与异常的类型有关);若异常是从Thumb状态进入的,则在LR寄存器中保存当前PC的偏移量,这样,异常处理程序就不需要确定异常是从何种状态进入的。例如:在软件中断异常SWI产生时,指令MOV PC' R14_SVC总是返回到
所属分类:
其它
发布日期:2020-11-13
文件大小:36864
提供者:
weixin_38548704