您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 单片机应用技术选编(7)

  2. 内容简介    《单片机应用技术选编》(7) 选编了1998年国内50种科技期刊中有关单片机开发应用的文 章共510篇,其中全文编入的有113篇,摘要编入的397篇。全书共分八章,即单片机综合 应用技术;智能仪表与测试技术;网络、通信与数据传输;可靠性与抗干扰技术;控制系统 与功率接口技术;电源技术;实用设计;文章摘要。    本书具有重要实用价值,书中介绍的新技术、新器件以及单片机应用系统的软、硬件资 料有助于减少产品研制过程中的重复性劳动,提高单片机应用技术水平,是从事单片机应用 开发技
  3. 所属分类:硬件开发

    • 发布日期:2010-05-19
    • 文件大小:13631488
    • 提供者:zgraeae
  1. 基于Xscale和多DSP的智能视频监控系统的设计与实现

  2. : 设计了基于PXA270 Xscale处理器和多片TMS320DM642 DSP处理器的并行智能视频监控系统, 详细介绍了其体系结 构的特点,关键模块的硬件组成及工作原理,并通过在该系统上实现运动目标的实时跟踪算法验证了系统的设计性能。验 证结果表明, 该监控系统具有处理速度快、 接口丰富、 成本低廉、 可重构的特点, 适合应用于视觉导航、 安全监控等要求高速 视频图像处理的场合。
  3. 所属分类:其它

    • 发布日期:2011-05-10
    • 文件大小:910336
    • 提供者:aaaaaaboy
  1. 系统架构设计师考试全程指导

  2. 系统架构设计师考试全程指导 第1章 操作系统 1.1 操作系统的类型与结构 1.1.1 操作系统的类型 1.1.2 操作系统的结构 1.2 处理器管理 1.2.1 进程的状态 1.2.2 信号量与PV操作 1.2.3 死锁问题 1.2.4 管程与线程 1.3 文件管理 1.3.1 文件的逻辑组织 1.3.2 文件的物理组织 1.3.3 树形目录结构 1.3.4 存储空间管理 1.4 存储管理 1.4.1 地址变换 1.4.2 存储组织 1.4.3 存储管理 1.5 作业管理 1.5.1 作业的
  3. 所属分类:软考等考

    • 发布日期:2011-09-07
    • 文件大小:57671680
    • 提供者:bengtu04592003
  1. TS101的多DSP并行视频实时处理系统硬件设计

  2.  为了满足空中微型传感器双目视频导航图像数字化处理系统的实时需求,文中在介 绍了在并行处理技术应用背景的基础上,提出了一种基于TS101 的多数字信号处理器(DSP) 并行双通 道视频处理系统的解决方案,并给出了具体硬件实现。目前,该系统能够实现对双目视频图像的实时 采集、数字视频合成和实时存储,从而为双目视频图像导航的实时处理奠定了基础。
  3. 所属分类:硬件开发

    • 发布日期:2012-05-19
    • 文件大小:202752
    • 提供者:qaz987e
  1. 基于FPGA的嵌入式图像处理系统设计(中文版PDF)

  2. 《基于fpga的嵌入式图像处理系统设计》详细介绍了fpga(field programmable gatearray,现场可编程门阵列)这种新型可编程电子器件的特点,对fpga的各种编程语言的发展历程进行了回顾,并针对嵌入式图像处理系统的特点和应用背景,详细介绍了如何利用fpga的硬件并行性特点研制开发高性能嵌入式图像处理系统。作者还结合自己的经验,介绍了研制开发基于fpga的嵌入式图像处理系统所需要的正确思路以及许多实用性技巧,并给出了许多图像处理算法在fpga上的具体实现方法以及多个基于f
  3. 所属分类:硬件开发

    • 发布日期:2015-02-09
    • 文件大小:55574528
    • 提供者:johnllon
  1. 基于Tegra X1处理器的4K内窥镜图像处理算法研发

  2. 本文在搭载了两片TegraXI处理器的巧件平台上,利用GPU并行处理故术,研发了4K分辨率电子巧窥镜系统中的图像处理算法。算法的主要部分为实时的图像前端处埋,用于处埋内镜采集到的原始数据W供显示设备使用;另一部分为非实时的吐264视频编码,利用处理器GPU的剰余性能对部分重要数据进行编码及存储。本文首先根据CUDA编程模型W及TegraXl的具体硬件配置,为毎个模块单独设计了线程分配方案W提高程序的并行效率。其次,本文在优化方面使用共享内存减少了对全局内存数据的读写;通过调整各线程处理顺序减少
  3. 所属分类:图像处理

    • 发布日期:2018-07-04
    • 文件大小:6291456
    • 提供者:qirui24432
  1. 基于DSP和FPGA的并行处理系统硬件设计

  2. 数字信号处理技术已广泛应用于通信、雷达、声纳、遥感、图形图像处理和 语音处理等领域,对于越来越复杂的二维、三维甚至四维的图像处理,需要处理 系统能够运行复杂的算法。对于通信、雷达等高端设备需要在极短的时间内完成 信号的处理分析,对处理器性能要求越来越高,例如语音算法需要每秒完成几千 万到几亿次运算,视频和图像算法需要每秒完成几亿到几十亿次运算,而雷达信 号的处理算法更需要每秒完成几十亿到几百亿次运算 [1] 。这些算法复杂度高、实 时性强,而且部分算法必须采用浮点运算才能完成,因此需要设计具有
  3. 所属分类:硬件开发

    • 发布日期:2018-01-13
    • 文件大小:5242880
    • 提供者:drjiachen
  1. 基于FPGA的实时视频图像采集处理系统

  2. 随着社会的不断发展,视频图像采集处理技术在许多行业领域中扮演着非常重要的角色,如军事、安全监控、工业视觉等领域,而各行各业对于视频图像采集和处理技术的要求也越来越高。高速、实时性是主要发展趋势之一。目前,视频图像采集与处理技术的发展主要分为两类:一是基于PC在相关特定的PCIe采集板卡的基础上,通过软件对视频图像进行处理;二是利用相关的集成硬件如DSP、MCU、FPGA等对视频图像进行采集处理[1]。相对来讲后者的处理效果不如前者,但实时性好、体积小、方便使用,更适合于工业的需求。 FPGA现
  3. 所属分类:硬件开发

    • 发布日期:2018-11-29
    • 文件大小:181248
    • 提供者:armos
  1. I2C总线协议中文版.pdf

  2. 该文档介绍了I2C总线,是中文文档,非英文文档,对于看英文文档头大的读者是一个不错的选择广州周立功单片机发展有限公司Tel:(020)3873097638730977Fax:38730925htp:/v.zlgmcu.com 1.序 1.1版本1.0-1992 1992fC总线规范的这个版本有以下的修正 删除了用软件编程从机地址的內容。因为实现这个功能相当复杂,而且不被使用。 刖除了“低速模式”。实际上这个模式是整个PC总线规范的子集,不需要明确地详细说明 增加了快速樸式。它将位速率増加4倍到达
  3. 所属分类:其它

    • 发布日期:2019-09-04
    • 文件大小:872448
    • 提供者:wzc18743083828
  1. 视频并行处理系统分析与设计

  2. 视频数据处理的特点是数据量大,而且各种视频处理模块的数据交换频繁,实时性要求高。为了满足海量视频数据的处理,提出了一种利用非透明桥连接多个CPU桥连的硬件架构及其并行处理方法,实现视频的并行处理。本系统突破了单个高性能CPU的计算能力,大大提高了海量视频信号的处理能力;而且该处理方法不会单纯地依靠硬件技术如CPU处理速度等的发展,可以通过合理调节视频处理步骤来实现快速视频处理的功能。
  3. 所属分类:其它

    • 发布日期:2020-07-21
    • 文件大小:107520
    • 提供者:weixin_38539705
  1. 显示/光电技术中的基于CUDA技术的视频显示系统的设计与开发

  2. 摘要:NVIDIA 推出的CUDA(计算统一设备架构)是基于GPU 进行通用计算的开发平台,非常适合大规模的并行数据计算。在GPU 流处理器架构下用CUDA 技术实现编码并行化,并针对流处理器架构特点进行内存读写等方面的优化。   本文在此采用CUDA技术,实现了计算机桌面环境的多屏幕融合显示的纯软件拼接系统。该系统不但较以往单一的视频拼接系统功能更加强大,也较采用分屏器等硬件辅助的融合系统成本更低,适应性更强。目前实验表明,CUDA 技术在并行处理方面的优越性使得该系统画面实时处理快,互动展
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:152576
    • 提供者:weixin_38638312
  1. H.264视频解码器中帧内预测模块的硬件设计

  2. 提出一种能实时处理的H.264/AVC帧内预测硬件结构。通过对H.264/AVC各个预测模式的分析,设计了一个通用运算单元,提高了硬件资源的可重用性。采用4个并行运算单元计算预测值,对运算比较复杂的plane模式预处理,并设计模式预测器,加快了系统处理速度。硬件电路结构已通过RTL级仿真及综合,并在Altera公司的Cyclone II FPGA平台上进行了验证和测试。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:280576
    • 提供者:weixin_38747126
  1. 基于FPGA的实时图像处理实验平台设计

  2. 现场可编程门阵列FPGA(Field-Programmable Gate Array)是目前应用十分广泛的一种现场可编程逻辑器件,其性能优越,资源丰富,采用并行处理方式,在数字信号处理领域具有很大的优势。数字图像处理技术应用广泛,目前处理算法通常是由软件串行计算来完成,但由于实时图像数据量大,对于处理运算的速度要求高,因此利用FPGA来对实时图像进行硬件处理成为一个新的发展趋势。本文介绍了一种采用CMOS摄像头作为视频源输入,SDRAM作为帧缓冲器,FPGA作为主控器和图像处理模块,ADV712
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:535552
    • 提供者:weixin_38568031
  1. 基于DSP的视频采集系统设计

  2. 在研究基于DSP的视频监控系统时,考虑到高速实时处理及实用化两方面的具体要求,需要开发一种具有高速、高集成度等特点的视频图象信号采集系统,为此系统采用专用视频解码芯片和复杂可编程逻辑器件(CPLD)构成前端图象采集部分。设计上采用专用视频解码芯片,以CPLD器件作为控制单元和外围接口,以FIFO为缓存结构,能够有效地实现视频信号的采集与读取的高速并行,具有整体电路简单、可靠性高、集成度高、接口方便等优点,无需更改硬件电路,就可以应用于各种视频信号处理系统中。使得原来非常复杂的电路设计得到了极大的
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:163840
    • 提供者:weixin_38692122
  1. 工业电子中的图像采集压缩和高清分析并行处理的硬件系统设计

  2. 摘 要:将DSP与FPGA结合, 设计一种对CMOS图像传感器进行图像采集和处理的硬件系统。该系统能够在硬件层面把图像分路处理,一路直接压缩后传输,另一路循环存储到多帧高清图像存储区,便于软件分析,较好地解决了传输带宽不足与智能监控需要高分辨率图像进行分析处理的矛盾需求。该系统具有高清图像实时采集处理的优点和硬件平台通用性,可用不同硬件实现不同的图像分析处理。   0.引言   随着科学技术的发展和社会发展应用需求,人们对视频图像采集处理高清化,传输实时化和控制智能化的要求越来越高。高清视频
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:187392
    • 提供者:weixin_38528517
  1. 单片机与DSP中的基于四核DSP的视频交通检测系统设计

  2. 交通信息视频检测系统是通过图像分析的方式获取交通信息数据的设备,是智能交通系统ITS(Intelligent Transportation Systems) 的重要组成部分[1-2]。此系统以道路上方架设的摄像机作为传感器,将路面交通图像传到交通信息视频检测系统,对图像进行实时分析,提取出车辆运行交通信息数据(包括车流量、车速度、车辆密度等),通过一定的通信链路发给交通信息控制中心。此类系统具有准确度高、寿命长、易维护等优点。另外,大量的交通图像数据和不断发展的处理算法以及各种现实需求对硬件系统
  3. 所属分类:其它

    • 发布日期:2020-11-10
    • 文件大小:149504
    • 提供者:weixin_38735544
  1. 单片机与DSP中的MPEG-4实时编码器在ADSP-BF533上的实现

  2. 引言 MPEG-4视频编码技术可以在较小的带宽下传输高质量的视频数据,节省大量存储空间,但编码复杂度也较高,目前丰要有3种实现方案:在通用PC上编程实现;通过ASIC硬件实现以及使用通用DSP芯片实现。与前两者相比,通用DSP芯片实现方案具有以下优势:运算性能强;可升级性好,与PC类似,通用DSP芯片的功能仍是通过编程来实现的,能快速、方便地进行软件升级及添加新的功能,以适应技术发展和市场变化;成本低、功耗低、适应场合广泛。 系统硬件设计 编码系统处理核心为ADSP-BF533(以下简称B
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:190464
    • 提供者:weixin_38696336
  1. 基于FPGA的多路视频合成与去噪设计

  2. 在嵌入式视频处理领域,针对视频实时性要求高的特点,提出一种基于现场可编程门阵列(FPGA)的多路视频合成和去噪方法,包含四路视频合成一路视频的具体实现方案,以及对合成后的一路视频进行中值滤波的去噪算法,使用DDR2SDRAM作为视频的帧缓存,设计中值滤波算法的硬件结构和逻辑结构。系统设计采用Verilog语言进行描述,并在Xilinx的FPGA上进行逻辑综合和硬件测试。实验结果表明,该方法利用FPGA实现了硬件并行和流水线技术,可保证视频的实时处理。
  3. 所属分类:其它

    • 发布日期:2021-02-11
    • 文件大小:1048576
    • 提供者:weixin_38686041
  1. 图像采集压缩和高清分析并行处理的硬件系统设计

  2. 摘 要:将DSP与FPGA结合, 设计一种对CMOS图像传感器进行图像采集和处理的硬件系统。该系统能够在硬件层面把图像分路处理,一路直接压缩后传输,另一路循环存储到多帧高清图像存储区,便于软件分析,较好地解决了传输带宽不足与智能监控需要高分辨率图像进行分析处理的矛盾需求。该系统具有高清图像实时采集处理的优点和硬件平台通用性,可用不同硬件实现不同的图像分析处理。   0.引言   随着科学技术的发展和社会发展应用需求,人们对视频图像采集处理高清化,传输实时化和控制智能化的要求越来越高。高清视频
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:246784
    • 提供者:weixin_38640072
  1. 基于CUDA技术的视频显示系统的设计与开发

  2. 摘要:NVIDIA 推出的CUDA(计算统一设备架构)是基于GPU 进行通用计算的开发平台,非常适合大规模的并行数据计算。在GPU 流处理器架构下用CUDA 技术实现编码并行化,并针对流处理器架构特点进行内存读写等方面的优化。   本文在此采用CUDA技术,实现了计算机桌面环境的多屏幕融合显示的纯软件拼接系统。该系统不但较以往单一的视频拼接系统功能更加强大,也较采用分屏器等硬件辅助的融合系统成本更低,适应性更强。目前实验表明,CUDA 技术在并行处理方面的优越性使得该系统画面实时处理快,互动展
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:149504
    • 提供者:weixin_38737980