您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 正弦信号发生器[2005年电子大赛二等奖]

  2. 本系统设计一个正弦信号发生器,使用凌阳公司的16位单片机SPCE061A作为中央控制器,结合DDS芯片AD9850,产生0~15MHz频率可调的正弦信号,正弦信号频率设定值可断电保存;使用宽频放大技术,在50Ω负载电阻上使1K~10MHz范围内的正弦信号输出电压幅度VP-P=6V±1V;产生载波频率可设定的FM和AM信号;调制信号为1KHz的正弦波,调制信号的产生采用DDS技术,由CPLD和Flash ROM加上DAC进行直接数字合成;二进制基带序列码由CPLD产生,在100KHz固定载波频率
  3. 所属分类:硬件开发

    • 发布日期:2009-09-02
    • 文件大小:353280
    • 提供者:lyhwzsz1988
  1. 序列信号发生器的设计

  2. 了解序列信号发生器的原理,掌握原理图和语言描述的层次设计方法
  3. 所属分类:专业指导

    • 发布日期:2009-11-17
    • 文件大小:349184
    • 提供者:tzd529585047
  1. 波形与序列信号发生器设计实验

  2. 多谐振荡器 序列信号发生器 数模转换电路 555的应用 74LS194移位寄存器 EEPROM2864
  3. 所属分类:专业指导

    • 发布日期:2009-12-20
    • 文件大小:1048576
    • 提供者:cylong789
  1. 2PSK信号发生器的设计

  2.  FPGA具有可编程逻辑器件现场可编程的灵活性,又具有门陈列器件功能强、高集成度和高速度的优点,因此在要求功能越来越强,体积越来越小,功耗越来越低的现代通信系统设计中被越来越广泛的应用。本文讨论数字通信中2PSK,2FSK信号产生器的FPGA设计与实现。 从以下五个部分进行了介绍: 一. 总体方案的介绍 二. M序列的产生 三. 2PSK的调制原理方法及结果 四. 2PSK的解调原理方法及结果 五. 调试及结果
  3. 所属分类:硬件开发

    • 发布日期:2010-07-09
    • 文件大小:1048576
    • 提供者:wang851434959
  1. EDA实验报告_正弦信号发生器_序列检测器

  2. EDA最后一次实验报告内容_用 QuartusII 设计正弦信号发生器_序列检测器的VHDL设计.docEDA最后一次实验报告内容_用 QuartusII 设计正弦信号发生器_序列检测器的VHDL设计.docEDA最后一次实验报告内容_用 QuartusII 设计正弦信号发生器_序列检测器的VHDL设计.doc
  3. 所属分类:数据库

    • 发布日期:2011-04-21
    • 文件大小:718848
    • 提供者:ylimh_hmily
  1. 卷积码发生器的设计【维特比(Viterbi)译码】

  2. 本课程设计主要解决对一个卷积码序列进行维特比(Viterbi)译码输出,并通过Matlab软件进行设计与仿真,并进行误码率分析。根据线性幅度调制原理,设计一个AM调制系统,实现模拟混合加性噪声的情况下对模拟语音信号的调制、传输和解调的全过程。
  3. 所属分类:软件测试

    • 发布日期:2011-04-28
    • 文件大小:280576
    • 提供者:chxnin0011
  1. 设计一个以101100111000为周期的脉冲发生器

  2. 实验名称 设计一个以101100111000为周期的脉冲发生器 一 实验目的 1 学习设计N进制计数器; 2 掌握中规模集成电路数据选择器的工作原理及逻辑功能; 3 了解掌握序列信号发生器的工作原理及设计方法。
  3. 所属分类:专业指导

    • 发布日期:2011-12-06
    • 文件大小:29696
    • 提供者:wangfeifeihui
  1. 序列信号发生器的设计

  2. EDA技术及其应用《序列信号发生器的设计》,包括源文件。-EDA technology and its applications " sequence signal generator design, including source files
  3. 所属分类:其它

    • 发布日期:2012-10-31
    • 文件大小:620544
    • 提供者:iswzy
  1. EDA论文 序列信号发生器的设计

  2. 序列信号 VHDL EDA 仿真 MAX+PLUSⅡ
  3. 所属分类:嵌入式

    • 发布日期:2009-03-02
    • 文件大小:63488
    • 提供者:chen_jing1_17
  1. 2FSK无线收发机的设计

  2. 设计制作一个2FSK无线收发机,实现数字基带信号的无线传输。要求载频分别为:f1=13555kHz、f2=13565kHz;同时设计一个4位序列信号发生器,作为数字基带信号,传输速率为fs=1kbit/s;通信距离至少为5m;。
  3. 所属分类:硬件开发

    • 发布日期:2019-02-24
    • 文件大小:490496
    • 提供者:curry_answer
  1. 基于FPGA的m序列信号发生器设计

  2. m序列是最长线性反馈移位寄存器序列的简称,它是由带线性反馈的移位寄存器产生的周期最长的一种伪随机序列。是由移位寄存器、反馈抽头及模2加法器组成。m序列一旦反馈多项式及移位寄存器初值给定,则就是可以预先确定并且可以重复实现的序列,该特点使得m序列在数据白噪化、去白噪化、数据传输加密、解密等通信、控制领域使用广泛。因此,深入学习研究m序列具有重要的实际意义。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:57344
    • 提供者:weixin_38715772
  1. 一种伪噪声比特序列发生器的设计与实现

  2. 为了产生性能良好的伪噪声(PN)序列,提出了一种超混沌伪噪声比特序列发生器的设计与实现方法。设计中利用一个新的连续超混沌系统作为PN序列的随机信号源,建立了连续系统的离散和量化数学模型,在Simulink平台上借助于DSP Builder里的模块构建了该离散化模型的电路模型,利用FPGA芯片在实验中获得了数字混沌PN序列。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:74752
    • 提供者:weixin_38726007
  1. DSP中的VXI总线任意数字信号发生器的设计与实现

  2. VXI总线是VMEbus eXtensions for Instrumentation 的缩写。VXI主机箱有13个插槽,其中,零槽控制器为系统的管理者。VXI模块根据其本身的性质、特点和所支持的通信规程可以分为寄存器基、消息基、存储器和扩展模块四种类型。每个模块的地址空间有A16、A16/A24和A16/A32三种类型。   VXI总线测试平台是仪器测量领域的前沿技术,可以灵活地组建自动测试系统,其模块化、灵活性强、即插即用、数字吞吐能力强的特点使VXI总线测试平台的应用越来越广泛。   在自
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:228352
    • 提供者:weixin_38742647
  1. VXI总线任意数字信号发生器的设计与实现

  2. 在自动控制、智能检测、数字系统故障诊断领域,经常需要非周期性地产生任意编码的数字序列,作为激励信号源。基于VXI总线的任意数字信号发生器,是一个B尺寸、单槽、A16/D16、寄存器基模块,它能够产生任意编码的数字信号,8路数字信号均可独立地任意编辑,输出信号最小脉宽为25ns.采用Altera公司的FLEX系列的FPGA,可实现寄存器基接口电路和部分功能电路。用LabWindows/CVI软件设计了虚拟仪器软面板,界面友好,操作方便。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:267264
    • 提供者:weixin_38692707
  1. 元器件应用中的ADC中高精度转换序列发生器的设计

  2. 摘 要:在信号处理过程中,自然界的模拟信号首先要经过A/D转换器(ADC)变换成数字信号,送到DSP中。文章设计了一种高精度的转换序列发生器,能分别单独处理8位数据,并行后能处理16位数据。这意味着ADC每收到一个启动转换请求,模块可以自动执行多次转换。对于每一次转换,可以通过模拟多路开关选择16个可用输入通道中的任何一个。转换结束后,所选通道的转换结果被保存在相应的结果寄存器中。也可以对同一个通道采样多次,允许用户使用“过采样”,其较传统的单次采样转换结果提供了更高的精度。该设计为高精度DSP
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:406528
    • 提供者:weixin_38644233
  1. 模拟技术中的序列信号发生器

  2. 序列信号是指在同步脉冲作用下循环地产生一串周期性的二进制信号.能产生这种信号的逻辑器件就称为序列信号发生器.根据结构不同,它可分为反馈移位型和计数型两种.   1、移位型序列信号发生器   1.移位型序列信号发生器的组成   移位型序列信号发生器是由移位寄存器和组合电路两部分构成,组合电路的输出,作为移位寄存器的串行输入。由n位移位寄存器构成的序列信号发生器所产生的序列信号的最大长度为:P=2n   2.移位型序列信号发生器的设计(我们通过例题来说明)   例1.试设计一个000111
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:76800
    • 提供者:weixin_38681646
  1. 舞蹈机器人步进电机驱动电路和程序设计

  2. 舞蹈机器人步进电机驱动电路和程序设计 [ 作者:杨子夫 米良川 李德升 王云博 刘军 罗玉平 摘 要:介绍了舞蹈机器人步进电机驱动电路和程序设计。电路采用74373锁存,74LS244和ULN2003作电压和电流驱动,单片机AT89C52作工作脉冲序列信号发生器。程序设计基于中断服务和总线分时复用方式,实时更新各个电机的速度和方向。 关键词:单片机,中断服务,速度累加计数器,归一化速度 在中国科大首届机器人舞蹈比赛中(中央10台节目转播),我们用一个单片机控制多个步进电机指
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:99328
    • 提供者:weixin_38744270
  1. 通信与网络中的一种UWB脉冲发生器的设计与实现

  2. 引言传统数字通信是通过在信道中发送包含信息的模拟波形来实现通信的,而超宽带(UWB)通信是通过发送和检测极窄脉冲序列来实现通信。这种脉冲的脉宽只有1个多ns,有的甚至小到lns,并目.其带宽可以达到或者超过3GHz。 从本质上讲,产生ns级宽度短脉冲的信号源是UWB技术的前提条件。单个无载波窄脉冲信号有两个特点:是激励信号的波形为具有陡峭前后沿的单个短脉冲,是激励信号具有从直流到微波的很宽的频谱。目前产生脉冲源的两类方法为:1.光电方法,基本原理是利用光导开关的陡峭上升,下降沿获得脉冲信号,是
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:219136
    • 提供者:weixin_38683488
  1. 基于FPGA的地震计标定信号发生器的设计与实现

  2. 为配合地震计电磁信息采集系统对地震计进行标定,设计一款基于FPGA的地震计标定信号发生器。以Altera EP2C8T144C8型 FPGA和16位串行DAC芯片DAC8560为核心,利用直接数字频率合成技术、m序列生成技术等产生地震计标定所需信号,设计电路对信号进行偏置、滤波、数字程控调幅、电压电流转换以输出特定的电压、电流信号。使用Verilog HDL语言实现系统软件。将标定信号发生器应用于实验室开发的地震电磁信息采集系统,结果表明,系统可产生地震计标定所需正弦波、方波、伪随机二进制信号,
  3. 所属分类:其它

    • 发布日期:2021-01-31
    • 文件大小:578560
    • 提供者:weixin_38746951
  1. 序列信号发生器

  2. 序列信号是指在同步脉冲作用下循环地产生一串周期性的二进制信号.能产生这种信号的逻辑器件就称为序列信号发生器.根据结构不同,它可分为反馈移位型和计数型两种.   1、移位型序列信号发生器   1.移位型序列信号发生器的组成   移位型序列信号发生器是由移位寄存器和组合电路两部分构成,组合电路的输出,作为移位寄存器的串行输入。由n位移位寄存器构成的序列信号发生器所产生的序列信号的长度为:P=2n   2.移位型序列信号发生器的设计(我们通过例题来说明)   例1.试设计一个00011101
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:98304
    • 提供者:weixin_38728183
« 12 3 4 »