您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 数字系统综合设计 eda 模拟中央人民广播电台报时电路

  2. 模拟中央人民广播电台报时电路 1、实验要求: 1.1 计时器运行到59分49秒开始报时,每鸣叫1s就停叫1s,共鸣叫6响;前5响为低音,频率为750HZ,最后1响为高音,频率为1KHz; 1.2要有分秒显示
  3. 所属分类:专业指导

    • 发布日期:2009-06-08
    • 文件大小:139264
    • 提供者:alangdangjia
  1. 数字系统仿真与VHDL设计

  2. 复杂数字系统是现代电子系统最重要的组成部分,培养学生掌握九十年代后期先进的设计技术关系到我国电子和信息工业的发展。复杂数字系统的硬件描述语言建模、仿真和综合技术是设计高性能数字信号处理电路的关键技术。本课程主要讲述这种设计方法。
  3. 所属分类:嵌入式

    • 发布日期:2009-06-14
    • 文件大小:76800
    • 提供者:WCGSBSGYXB
  1. 电子系统综合设计 systemview

  2. 实验一 软件练习 实验三 滤波器及线性系统的设计 实验二 建立一个简单的仿真系统 实验四 AM、DSB、SSB调制系统的仿真 实验五 AM超外差收音机的仿真 实验六 间接法窄带调频与解调 实验七 一阶PLL实现FM解调器 实验八 数字锁相频率合成器的仿真 实验九 2ASK、2FSK、2PSK数字信号的载波传输及解调
  3. 所属分类:嵌入式

    • 发布日期:2009-11-07
    • 文件大小:762880
    • 提供者:yexiaoni
  1. 数字逻辑课程设计报告

  2. 目 录 第一章 系统概述 1 1.1项目目的 1 1.2项目范围 1 第二章 设计要求与内容 2 2.1 设计要求 2 2.2 设计内容 2 第三章 设计方案 3 3.1 总体框图 3 3.2 定时器设计 3 3.3控制器的设计 4 3.4 总电路图 6 第四章 简单元器件 7 第五章 仿真与实现 8 结束语 10 参考文献 11 第一章 系统概述 1.1项目目的 运用和掌握所学的《数字逻辑与数字系统》的基本知识,使用电脑EWB仿真技术,独立完整地设计交通灯电路,以及仿真和调试等的综合能力。
  3. 所属分类:交通

    • 发布日期:2009-11-24
    • 文件大小:169984
    • 提供者:zhishuiruoya
  1. 彩灯控制器设计随着电子技术的发展,当前数字系统的设计正朝着速度快,容量大,体积小,重量轻的方向发展。推动该潮流迅猛发展的引擎就是日趋进步和完善的ASIC设计技术。目前数字系统的设计可以直接面向用户需求,根据系统的行为和功能要求,自上至下地逐

  2. 随着电子技术的发展,当前数字系统的设计正朝着速度快,容量大,体积小,重量轻的方向发展。推动该潮流迅猛发展的引擎就是日趋进步和完善的ASIC设计技术。目前数字系统的设计可以直接面向用户需求,根据系统的行为和功能要求,自上至下地逐层完成相应的描述,综合,优化,仿真与验证,直到生成器件。上述设计过程除了系统行为和功能描述以外,其余所有的设计过程几乎都可以用计算机来自动完成,也就是说做到了电子设计自动化(EDA)。这样做可以大大地缩短系统的设计周期,以适应当今品种多,批量小的电子市场的需求,提高产品的
  3. 所属分类:嵌入式

    • 发布日期:2010-05-28
    • 文件大小:381952
    • 提供者:hyl847308532
  1. 数字逻辑课程设计三路抢答器

  2. 一、设计题目 三路抢答器设计 二、设计目的 数字系统课程设计是一门独立课程、有独立学分的实践性教学环节,同“数字逻辑与数字系统”理论讲授课程有密不可分的关系,起着相辅相成的作用,也是在“数字逻辑与数字系统”课的基础上,进一步深化的实践环节。其主要目的是通过指导学生循序渐进地独立完成数字电路的设计任务,加深学生对理论知识的理解,提高学生的动手能力,独立分析、解决问题能力,协调能力和创造性思维能力。提高学生在数字电路应用方面的实践技能,树立严谨的科学作风,培养学生综合运用理论知识解决实际问题的能力
  3. 所属分类:专业指导

    • 发布日期:2010-07-04
    • 文件大小:612352
    • 提供者:iijhy
  1. Verilog_HDL综合设计实践

  2. Verilog HDL是一种硬件描述语言(HDL:Hardware Discr iption Language),是一种以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图、逻辑表达式,还可以表示数字逻辑系统所完成的逻辑功能。 Verilog HDL和VHDL是目前世界上最流行的两种硬件描述语言,都是在20世纪80年代中期开发出来的。前者由Gateway Design Automation公司(该公司于1989年被Cadence公司收购)开发。两种HDL均为IEEE标准。
  3. 所属分类:C/C++

    • 发布日期:2011-04-22
    • 文件大小:2097152
    • 提供者:liumaomao880603
  1. ARM开发之电子设计集成系统级设计--[千锋培训]

  2. 文档介绍了概述,高速数字系统PCB板解决方案,传统的物理规则驱动,全新的电气规则驱动:互连综合,黄金工具组合及设计流程,混合信号设计解决方案,传统的串行设计,新颖的并行设计,工具标准化和第三方工具集成,派生技术
  3. 所属分类:硬件开发

    • 发布日期:2011-09-01
    • 文件大小:99328
    • 提供者:coolabcboy
  1. Verilog 数字系统设计

  2. Verilog 数字系统设计—RTL综合、测试平台与验证
  3. 所属分类:嵌入式

    • 发布日期:2011-11-11
    • 文件大小:35651584
    • 提供者:xdylang1004
  1. 数字系统设计与VerilogHDL

  2. 本书系统介绍了数字系统设计相关的知识,主要内容包括:EDA技术、FPGA/CPLD器件、Vefilog硬件描述语言等。本书以Quartus II、Synplify Pro/Synplify软件为平台,以Verilog-1995和Verilog-2001为语言标准,以可综合的设计为重点,以大量经过验证的数字设计实例为依据,系统阐述了数字系统设计的方法与技术,对设计优化做了探讨。
  3. 所属分类:电信

    • 发布日期:2012-10-01
    • 文件大小:14680064
    • 提供者:wdz201206245
  1. 数字系统综合-数字滤波器设计方法

  2. 数字系统综合-数字滤波器设计方法 数字系统综合-数字滤波器设计方法
  3. 所属分类:专业指导

    • 发布日期:2008-09-06
    • 文件大小:124928
    • 提供者:Augusdi
  1. Verilog数字系统设计(课件)

  2. 上海交大的Verilog数字系统设计课程资料,综合成一个文件。 详细介绍了Verilog和FPGA的相关原理及应用知识。
  3. 所属分类:硬件开发

    • 发布日期:2013-12-02
    • 文件大小:13631488
    • 提供者:u012209790
  1. verilog数字系统设计-rtl综合、测试平台与验证

  2. verilog数字系统设计-rtl综合、测试平台与验证,相当实用的工具书
  3. 所属分类:嵌入式

    • 发布日期:2014-04-22
    • 文件大小:35651584
    • 提供者:xiangzhijie
  1. VerilogHDL数字系统设计

  2. 对数字信号进行算术运算和逻辑运算的电路称为数字电路(Digital Circuit),或数字系统(Digital System)。由于具有逻辑运算和逻辑处理功能,所以数字电路有时也称为数字逻辑电路(Digital Logic Circuit)。数字系统设计(Digital Design)1 过去40年,数字系统经历了巨大改进和提高,单个芯片中包含的晶体管的数目呈现指数规律增长。一块普通芯片内可能包含成百上千,甚至上百万个晶体管。而且芯片体积变得越来越小,速度变得越来越快,成本不断降低,功能越来
  3. 所属分类:硬件开发

    • 发布日期:2015-03-26
    • 文件大小:8388608
    • 提供者:yuexianqingshan
  1. 夏宇闻-verilogHDL数字系统设计教程第2和3版

  2. 夏宇闻老师的经典verilog书籍资料,包括【_Verilog HDL入门(第三版)夏宇闻】、【Verilog HDL数字设计与综合 夏宇闻译(第二版)】、【Verilog数字系统设计教程(第2版)】、【Verilog数字系统设计教程 第3版 sample】、【夏宇闻-Verilog经典教程】共五本书籍
  3. 所属分类:硬件开发

    • 发布日期:2018-05-28
    • 文件大小:72351744
    • 提供者:erisay
  1. 夏宇闻-verilogHDL数字系统设计教程第2和3版

  2. 夏宇闻老师的经典verilog书籍资料,包括【_Verilog HDL入门(第三版)夏宇闻】、【Verilog HDL数字设计与综合 夏宇闻译(第二版)】、【Verilog数字系统设计教程(第2版)】、【Verilog数字系统设计教程 第3版 sample】、【夏宇闻-Verilog经典教程】共五本书籍
  3. 所属分类:硬件开发

    • 发布日期:2018-08-08
    • 文件大小:72351744
    • 提供者:qq_42815176
  1. 简易CPU综合设计制作

  2. 简易计算机系统综合设计 连贯运用《数字逻辑》所学到的知识,熟练掌握EDA工具的使用方法,为学习好后续《计算机原理》课程做铺垫。
  3. 所属分类:其它

    • 发布日期:2020-05-09
    • 文件大小:4194304
    • 提供者:weixin_41244908
  1. SIMADYN D全数字系统在中板四辊主轧机改造上的开发与应用.pdf

  2. SIMADYN D全数字系统在中板四辊主轧机改造上的开发与应用pdf,SIMADYN D全数字系统在中板四辊主轧机改造上的开发与应用PN16 S:2 图 SIMADYN D系统硬件配置图 1〉—去△组整流柜晶闸管触发脉冲 2〉—去丫组整流柜晶闸管触发脉冲 3>从SA6C来的同步电源检测 5〉接操作面板OP2 该套控制系统主要包括CPU中央处理器模板PM16和两块 PG16,通讯缓冲板MM11,触发脉冲转换板SE20.2,IO板EMl1, 通讯接口板CS7以及机架间通讯板CS12(22)
  3. 所属分类:其它

    • 发布日期:2019-10-11
    • 文件大小:180224
    • 提供者:weixin_38744153
  1. 基于VHDL的数字系统层次化设计方法

  2. 通过对数字频率计系统的设计,介绍了基于VHDL语言的数字系统层次化设计方法。首先将数字系统按功能划分为不同的模块,各模块电路的设计通过VHDL语言编程实现,然后建立顶层电路原理图。使用MAX+PLUS II开发软件完成设计输入、编译、逻辑综合和功能仿真,最后在CPLD上实现数字系统的设计。结果表明,使用这种设计方法可以大大地简化硬件电路的结构,具有可靠性高、灵活性强等特点。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:215040
    • 提供者:weixin_38701340
  1. 基于VHDL的数字系统层次化设计方法

  2. 通过对数字频率计系统的设计,介绍了基于VHDL语言的数字系统层次化设计方法。首先将数字系统按功能划分为不同的模块,各模块电路的设计通过VHDL语言编程实现,然后建立顶层电路原理图。使用MAX+PLUS II开发软件完成设计输入、编译、逻辑综合和功能仿真,最后在CPLD上实现数字系统的设计。结果表明,使用这种设计方法可以大大地简化硬件电路的结构,具有可靠性高、灵活性强等特点。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:215040
    • 提供者:weixin_38728555
« 12 3 4 5 6 7 8 9 10 ... 47 »