您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA技术多功能数字钟系统的设计

  2. 本设计为通过EDA仿真软件MAX+PLUSII设计一个多功能数字钟,并下载到硬件中实现。本系统的设计电路由计时电路、动态显示电路、闹钟电路、控制电路、显示电路等部分组成。本系统采用动态显示的原理在数码管上显示12小时计时的时刻,具有清零、保持、校时、报时的功能,并在此基础上增加了闹铃、秒表、12小时制计时、A/P显示等功能。
  3. 所属分类:嵌入式

    • 发布日期:2009-05-15
    • 文件大小:521216
    • 提供者:liujilong8
  1. 数字时钟的LED点阵显示的设计与制作_我的毕业设计

  2. 随着科学技术的快速发展,LED点阵显示技术将在实际生活中的应用越来越广。本文设计了一套16*64点阵数字时钟显示系统,该系统是一种基于AT89S52单片机为核心的低成本、微型化的数字显示系统,它根据人眼视觉暂留原理, 以DS12887为时钟芯片, 应用单片机技术和动态扫描技术来显示时间日期等信息。该系统主要由主控制器模块、实时时间模块、显示扫描模块和上位机模块等四个模块构成。设计利用MC-51单片机系统的I/O口,使用标准RS232串口方式与上位机通信,使用读写外数据存储器方式采集和修改时间数
  3. 所属分类:硬件开发

    • 发布日期:2009-12-25
    • 文件大小:5242880
    • 提供者:zhaozhi0810
  1. 数字时钟的LED点阵显示的设计与制作-我的毕业论文

  2. 随着科学技术的快速发展,LED点阵显示技术将在实际生活中的应用越来越广。本文设计了一套16*64点阵数字时钟显示系统,该系统是一种基于AT89S52单片机为核心的低成本、微型化的数字显示系统,它根据人眼视觉暂留原理, 以DS12887为时钟芯片, 应用单片机技术和动态扫描技术来显示时间日期等信息。该系统主要由主控制器模块、实时时间模块、显示扫描模块和上位机模块等四个模块构成。设计利用MC-51单片机系统的I/O口,使用标准RS232串口方式与上位机通信,使用读写外数据存储器方式采集和修改时间数
  3. 所属分类:硬件开发

    • 发布日期:2009-12-25
    • 文件大小:5242880
    • 提供者:zhaozhi0810
  1. (数字电子技术)多功能数字钟的设计

  2. 1、设计一个24小时数字钟。 2、能手动校正时、分。 3、整天报时:在59分51、53、55、57秒时输出750Hz音频信号,在59分59秒时输出1KHz信号,结束时刻为整点。 4、闹钟系统。
  3. 所属分类:专业指导

    • 发布日期:2010-03-09
    • 文件大小:537600
    • 提供者:huaqiang26
  1. 单片机多功能数字钟系统

  2. /****************************************************************************************** 名称:功能完备的数字钟 共有6种工作模式:正常计时、按键调时、按键调分、按键调秒、闹钟调时、 闹钟调秒,按设置键切换工作模式。 本数字钟能够自动在显示时间与显示温度之间进行切换,切换过程如下: 显示时间15S——>显示温度5S——>显示时间15S——>显示温度5S……………… 如此循环! ***
  3. 所属分类:硬件开发

    • 发布日期:2010-04-24
    • 文件大小:53248
    • 提供者:loujiayu
  1. 数字闹钟 设计方案 报告书

  2. 该设计方案是以8051单片机为核心,采用LCD液晶屏幕显示系统,辅以闹钟模块,温度采集模块、日期提醒、键盘时间调整预设置等模块,所构建的数字时钟系统,能动态显示实时时钟的时、分、秒,数据显示(误差限制在30每天),对闹铃方式与温度调节模块进行了重点设计 实现SB0、SB1、SB2、SB3四个键实现时钟正常显示,调时,及闹钟时间设置。本系统设计大部分功能有软件来实现,使电路简单明了,系统稳定性也得大大提高
  3. 所属分类:硬件开发

    • 发布日期:2010-04-28
    • 文件大小:2097152
    • 提供者:txianhua
  1. 基于Multisim系统的数字钟课程设计

  2. 基本要求: 1. 设计一个有“时”、“分”、“秒”(23小时59分59秒)显示且有校时功能的电子钟。 2. 用中小规模集成电路组成电子钟,并在Multisim中进行组装、调试。 3. 画出框图和逻辑电路图,写出设计、实验总报告。 扩展功能: 1. 闹钟系统(上午7点59分发出闹时信号,持续时间为1min) 2. 整电报时.在59分51秒,53秒,55秒,57秒输出500Hz音频信号,在59分59秒输出1kHz信号,音响持续1秒,在1kHZ音响结束时刻为整点.
  3. 所属分类:专业指导

    • 发布日期:2010-05-11
    • 文件大小:739328
    • 提供者:liyuesimon
  1. 基于DS12887时钟芯片的时钟闹钟系统

  2. 是共阴的 看电路结构 只能驱动那种一个LED组成的 估计就1寸以内的吧 功能:使用DS12887作为时钟的发生和保持电路,DS12887内部集成晶振和电池,断电情况下可运行10年左右;同时其内部有128字节非易失性 RAM,可以保持时钟和闹钟信息;主控电路为AT89S52,p1口用作4位一体数码管的动态显示,p0,p2口作为读写DS12887总线,同时使用了 /WR和/RD,p3.0的LED来实现每秒的闪烁,p3.1控制闹钟显示LED,p2口虽用作地址总线,但只使用了p2.7连接至DS1288
  3. 所属分类:嵌入式

    • 发布日期:2010-09-10
    • 文件大小:118784
    • 提供者:sfmwd
  1. 基于VHDL的数字闹钟设计

  2. 基于VHDL的数字闹钟设计 EDA技术和硬件描述语言VHDL的基础知识,通过对工程实例的系统分析、程序设计和仿真,深入细致地讨论了它们在数字系统设计中的广泛应用
  3. 所属分类:嵌入式

    • 发布日期:2011-01-15
    • 文件大小:378880
    • 提供者:duncan1120
  1. 基于FPGA的闹钟系统设计

  2. 本文就是用VHDL语言来描述一个基于FPGA的数字闹钟系统的设计。该数字闹钟系统具备准确计时,时间校准, 定时闹钟等功能。
  3. 所属分类:专业指导

    • 发布日期:2011-03-17
    • 文件大小:2097152
    • 提供者:mu7xuan
  1. 数字电子钟实验报告有完整电路图

  2. 目录 数字电子钟系统设计摘要 1.1数字电子钟摘要………………………………………..3 1.2本文关键词……………………………………………..3 第二章 数字电子中系统具体设计过程与实现 2.1.技术指标…………………………………………….....4 2.2系统设计……………………………………………….4 2.2.1 系统框图……………………………………….6 2.2.2 方案论证……………………………………...7 2.3单元电路………………………………………………..8 2.3.1 分频器
  3. 所属分类:电信

    • 发布日期:2011-05-10
    • 文件大小:2097152
    • 提供者:xatuljt
  1. 基于FPGA的数字闹钟系统的设计的开题报告

  2. 本设计是基于FPGA的数字闹钟系统,其主要内容是实现一个24小时的数字闹钟
  3. 所属分类:专业指导

    • 发布日期:2012-03-10
    • 文件大小:43008
    • 提供者:xuan_yan_xuan
  1. 数字逻辑电路课程设计报告 课题:数字钟

  2. 基本要求 1) 设计一个有“时”、“分”、“秒”(23h59m59s)十进制显示,“秒”使用发光二极管闪烁显示,同时成为小时与分钟的显示分隔。 2)具有校时电路,对当前时间进行校时。具有校时、校分、校秒功能。 3) 用中小规模集成电路组成电子钟,并在实验箱上进行组装、调试。 4)画出框图和逻辑电路图,写出设计、实验总结报告。 4)选做 a)闹钟系统 b) 整点报时功能。在59分59秒时输出1000Hz信号,音响持续1秒,在1000Hz音响结束时刻为整点。 5)提示: 由石英晶体振荡器、分频器、
  3. 所属分类:专业指导

    • 发布日期:2008-09-24
    • 文件大小:1048576
    • 提供者:zsyf33078
  1. 数字电路课程设计 数字钟设计

  2. 基本要求 1) 设计一个有“时”、“分”、“秒”(23h59m59s)十进制显示,“秒”使用发光二极管闪烁显示,同时成为小时与分钟的显示分隔。 2)具有校时电路,对当前时间进行校时。具有校时、校分、校秒功能。 3) 用中小规模集成电路组成电子钟,并在实验箱上进行组装、调试。 4)画出框图和逻辑电路图,写出设计、实验总结报告。 4)选做 a)闹钟系统 b) 整点报时功能。在59分59秒时输出1000Hz信号,音响持续1秒,在1000Hz音响结束时刻为整点。 5)提示: 由石英晶体振荡器、分频器、
  3. 所属分类:专业指导

    • 发布日期:2008-09-24
    • 文件大小:480256
    • 提供者:zsyf33078
  1. 数字闹钟实现

  2. 基于SOPC技术实现数字闹钟,本实验指导书演示了NiosII系统的硬件设计,软件设计,能实现一个电子钟功能。 本实验在前面实验的基础上,同学已经能熟练的使用QuartusII软件和模块化输入方法。 本实验主要包括SOPC Builder,NiosII IDE,QuartusII的使用,主要目的在于指导同学学习如何定制一个NiosII硬件系统和如何在此基础上编写软件程序。
  3. 所属分类:其它

    • 发布日期:2014-04-26
    • 文件大小:359424
    • 提供者:qq_14919353
  1. verilog多功能数字钟

  2. 完整齐全目 录 1、绪论 1 2、VERILOG HDL的基础知识 2.1 VERILOG HDL 概述 2 2.1.1 VERILOG HDL的发展历史 2 2.1.2 VERILOG HDL的主要功能 2 3、多功能数字钟的设计 8 3.1设计任务 8 3.2 多功能数字钟功能概述 10 3.3多功能数字钟系统框图 10 3.4详细功能及状态描述 3 3.5 参考模块设计 10 3.5.1 主控制模块maincontrol 10 3.3.2. 时间及其设置模块timepiece_main
  3. 所属分类:嵌入式

    • 发布日期:2014-07-10
    • 文件大小:606208
    • 提供者:clever_man
  1. 单片机音乐闹钟程序

  2. 它采用C语言对系统的各功能模块进行编程实现,并且系统具有键盘控制功能,方便校对时间。
  3. 所属分类:C

    • 发布日期:2014-12-23
    • 文件大小:11264
    • 提供者:zclijinfa
  1. MSP430F6638数字钟系统源代码

  2. 本系统以MSP430f6638口袋实验板(以下简称单片机)作为数据处理和控制的核心,辅以UIBOARD进行操作和点阵液晶显示时间,实现数字钟。使用单片机的XT2CLK高频时钟源可以提供4MHZ~32MHZ的震荡频率,经过两次8分频得到频率较低的时钟信号;采用定时器定时器 Timer_A和Timer_B,Timer_B使用增计数模式实现1S计时,同时采用定时器 Timer_A快速扫描按键,实现计时、修改时间和日期、设定闹钟等功能。利用蔡勒公式准确计算星期,简化算法流程。使用单片机上的温度传感器以
  3. 所属分类:硬件开发

    • 发布日期:2018-07-31
    • 文件大小:145408
    • 提供者:qq_42263796
  1. msp430使用OLED实现数字钟.zip

  2. 本次实验使用msp430及一块扩展板实现数字钟系统,扩展板上有一块OLED屏幕与4x4矩阵键盘,此外还有一些led指示灯。 此外该系统还实现了设置时间日期,自动计算星期等等功能。此外还有5个闹钟,闹钟是用右上角的led指示灯显示的。
  3. 所属分类:C

    • 发布日期:2020-01-07
    • 文件大小:14680064
    • 提供者:qq_45467083
  1. 数字电子钟(基于Multisim14.0).rar

  2. (1)具有"秒"、"分"、"时"计时的功能,小时计数器按 24 小时制计时。 (2)具有校时的功能,能够对"分"和"小时"进行调整。 (3)扩展:闹钟系统和数字万年历系统。
  3. 所属分类:其它

    • 发布日期:2020-07-11
    • 文件大小:1048576
    • 提供者:Berial__
« 12 3 4 5 6 7 8 9 10 »