您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于EDA技术的多功能数字时钟的ASIC设计

  2. 采用EDA技术设计了一个在FPGA芯片上实现的数字时钟,它可以显示年、月、日、时、分、秒、星期,并且可以设定闹钟和整点报时.数字时钟的输入设备是一个4×4的编码键盘,输出设备是用于显示的15个七段数码管、若干LED指示灯及蜂鸣器,数字时钟的内部功能模块可以分为三个部分:综合计时电路、显示控制电路、调整控制电路.其中综合计时电路用于完成各种计时功能,显示控制电路用于完成计时结果的显示,调整控制电路用于调整计时系统的有关参数.
  3. 所属分类:硬件开发

    • 发布日期:2009-05-30
    • 文件大小:268288
    • 提供者:armxing
  1. FIR数字滤波器的理论和设计

  2. 数字滤波器正在迅速地代替传统的由R、L、C元件和运算放大器组成的模块滤波器并且日益成为DSP的一种主要处理环节。FPGA也在逐渐取代ASIC和PDSP,用作前端数字信号处理的运算(如:FIR滤波、CORDIC算法或FFT)。
  3. 所属分类:硬件开发

    • 发布日期:2009-08-12
    • 文件大小:1048576
    • 提供者:nongfut
  1. A Short Introduction to ASIC Design Flow in AMIS Library

  2. 介绍了ASIC设计的后端 希望对你有用 Contents(部分) 1 Overview 2 1.1 Setting Up Environment . . . . . . . . . . . . . . . . . . . . . . . 2 2 Algorithm Modelling 2 3 RTL Coding 2 3.1 Style and Tricks . . . . . . . . . . . . . . . . . . . . . . . . . . . 2 3.2 DesignWa
  3. 所属分类:Java

    • 发布日期:2010-01-12
    • 文件大小:161792
    • 提供者:mxic2008
  1. FPGA设计:一个ASIC设计流程实例

  2. FPGA设计流程实例,挺详细的 本文的第1 章简要介绍了深亚微米数字集成电路的设计流程。从第2 章开始我们将分 章节详细介绍各个主要步骤。第2 章介绍系统行为级仿真方法。第3 章介绍行为级综合和 模型编译。第4 章解释了综合的概念,介绍了逻辑综合的实现及讨论了几个常见问题的解 决方法。第5 章解决了版图后仿真的实现问题,阐述了各种技术库的生成,比较了系统行 为级仿真和综合后仿真的区别。第6 章介绍了Formal Verification 和其他辅助工具的应 用。第7 章详细讲述了自动化布局布线
  3. 所属分类:嵌入式

    • 发布日期:2010-04-12
    • 文件大小:2097152
    • 提供者:liurui1030
  1. 一个ASIC设计流程实例

  2. 本文的第1 章简要介绍了深亚微米数字集成电路的设计流程。从第2 章开始我们将分 章节详细介绍各个主要步骤。第2 章介绍系统行为级仿真方法。第3 章介绍行为级综合和 模型编译。第4 章解释了综合的概念,介绍了逻辑综合的实现及讨论了几个常见问题的解 决方法。第5 章解决了版图后仿真的实现问题,阐述了各种技术库的生成,比较了系统行 为级仿真和综合后仿真的区别。第6 章介绍了Formal Verification 和其他辅助工具的应 用。第7 章详细讲述了自动化布局布线方法,解决了clock tree
  3. 所属分类:嵌入式

    • 发布日期:2010-06-13
    • 文件大小:4194304
    • 提供者:xuri2012
  1. 数字逻辑电路的ASIC设计(共4个分卷)

  2. 数字逻辑电路的ASIC设计(共4个分卷).part4.rar
  3. 所属分类:专业指导

    • 发布日期:2010-07-22
    • 文件大小:912384
    • 提供者:s1an23456
  1. 数字逻辑电路的ASIC设计(共4个分卷).part3.rar

  2. 数字逻辑电路的ASIC设计(共4个分卷).part3.rar
  3. 所属分类:专业指导

    • 发布日期:2010-07-22
    • 文件大小:1048576
    • 提供者:s1an23456
  1. 数字逻辑电路的ASIC设计(共4个分卷).part2.rar

  2. 数字逻辑电路的ASIC设计(共4个分卷).part2.rar
  3. 所属分类:专业指导

    • 发布日期:2010-07-22
    • 文件大小:1048576
    • 提供者:s1an23456
  1. 数字体温计芯片设计 适用论文写作参考

  2. 一篇硕士论文,关键:数字体温计, ASIC, 热敏电阻线性化校正, 脉冲调节模块, 全定制设计, 版型设计
  3. 所属分类:PHP

    • 发布日期:2011-03-14
    • 文件大小:2097152
    • 提供者:hjc584211314hjc
  1. 日本名家电路系列之数字逻辑电路ASIC设计

  2. 本书为日本名家系列电路之数字逻辑电路ASIC设计,包括逻辑电路详解,逻辑压缩,组合逻辑电路设计等内容
  3. 所属分类:嵌入式

    • 发布日期:2011-03-24
    • 文件大小:13631488
    • 提供者:feiyi_2001
  1. 数字逻辑电路的asic设计

  2. 数字逻辑电路的asic设计_小林芳直_(日)
  3. 所属分类:嵌入式

    • 发布日期:2011-05-01
    • 文件大小:6291456
    • 提供者:c87628
  1. 数字图像处理在车牌识别中的应用

  2. 数字信号处理的算法需要利用计算机或专用处理设备如数字信号处理器(DSP)和专用集成电路(ASIC)等。数字信号处理技术及设备具有灵活、精确、抗干扰强、设备尺寸小、造价低、速度快等突出优点,这些都是模拟信号处理技术与设备所无法比拟的。
  3. 所属分类:C++

    • 发布日期:2011-09-20
    • 文件大小:68608
    • 提供者:hanping_2010
  1. 一个ASIC设计流程实例

  2. 本文介绍了基于标准单元库的深亚微米数字集成电路的自动化设计流程。此流程从 设计的系统行为级描述或RTL 级描述开始,依次通过系统行为级的功能验证,设计综合, 综合后仿真,自动化布局布线,到最后的版图后仿真
  3. 所属分类:硬件开发

    • 发布日期:2011-11-27
    • 文件大小:2097152
    • 提供者:uestcnn
  1. Verilog HDL与数字ASIC设计基础.pdf

  2. Verilog HDL与数字ASIC设计基础.pdfVerilog HDL与数字ASIC设计基础.pdf
  3. 所属分类:WindowsPhone

    • 发布日期:2012-05-28
    • 文件大小:10485760
    • 提供者:q123456789098
  1. 基于EDA的数字频率计系统设计

  2. 基于EDA的数字频率计系统设计 摘 要:本课题设计了一种具有多种功能和多种测量精度的数字频率计系统,采用VHDL硬件描述语言编程,并用FPGA实现。本设计选择以FPGA集成芯片为核心器件,以触发器和计数器为核心,由信号输入、放大、整形、计数、数据处理和数据显示等功能模块组成。因此,本课题的研究结合了FPGA控制、七段数码管字符显示和波形的整形放大等相关知识。设计平台为Altera公司的Quartus II 8.0软件,采用Altera公司的Cyclone系列FPGA实现。 本文详细介绍了数字频
  3. 所属分类:嵌入式

    • 发布日期:2012-08-06
    • 文件大小:1048576
    • 提供者:liupingtoday
  1. FIR数字滤波器的FPGA实现研究

  2. 如今,FPGA已成为数字信号处理系统的核心器件,尤其在数字通信、网络、视频和图像处理等领域。现在的FPGA不仅包含查找表、寄存器、多路复用器、分布式块存储器,而且还嵌入专用的快速加法器、乘法器和输入,输出设备。FPGA具有实现高速并行运算的能力,因而成为高性能数字信号处理的理想器件。此外,与专用集成电路(ASIC)相比,FPGA具有可重复编程的优点。   根据单位脉冲响应的不同,数字滤波器主要分为有限脉冲响应(FIR)和无限脉冲响应(IIR)2大类。在同样的设计要求下,IIR方式计算工作量较小
  3. 所属分类:硬件开发

    • 发布日期:2012-12-11
    • 文件大小:505856
    • 提供者:noodles5320
  1. Verilog数字系统设计教程(夏宇闻)

  2. verilog是ASIC设计人员常用到的语言,在国内使用非常广泛。这本书详细介绍了使用verilog语言进行IC开发,以及验证需要注意的技术。
  3. 所属分类:硬件开发

    • 发布日期:2012-12-23
    • 文件大小:24117248
    • 提供者:warkingg
  1. [VerilogHDL与数字ASIC设计基础].罗杰.高清文字版(Part1)

  2. 本资料的权威性不必多说,非常经典,想了解的可以百度一下。另外本资料因为总文件太大,拆分成两个压缩文件Part1, Part2. 需要将两个分别下载后才能完整的解压缩。两部分都已上传。
  3. 所属分类:讲义

    • 发布日期:2014-12-26
    • 文件大小:41943040
    • 提供者:sixhaveone
  1. [VerilogHDL与数字ASIC设计基础].罗杰.高清文字版(part2)

  2. 本资源为part2. Part1请在本人上传资源中下载。本资料对于学习verilog HDL和ASIC设计具有非常重要的参考价值。
  3. 所属分类:讲义

    • 发布日期:2014-12-26
    • 文件大小:37748736
    • 提供者:sixhaveone
  1. 我对IC设计流程的一些理解(数字IC部分)

  2. 在进行通用型数字Asic设计时需要注意代码的风格,因为代码风格的好坏直接影响到综合软件的效果,风格规范的代码可以得到性能更高的芯片电路。另外,在写代码时还要注意尽量使用可综合的代码和能够避免系统出现毛刺与亚稳态的电路描述方法。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:74752
    • 提供者:weixin_38631729
« 12 3 4 5 6 7 8 9 10 ... 25 »