点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 数控分频器
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
组成原理数控分频器及其应用报告
组成原理 课程设计报告 数控分频器及其应用
所属分类:
专业指导
发布日期:2009-06-19
文件大小:285696
提供者:
yykable
EDA实验报告 实验五六
EDA实验报告(实验五 8位数码扫描显示电路的VHDL设计、 实验六 数控分频器的VHDL设计)
所属分类:
专业指导
发布日期:2009-11-01
文件大小:238592
提供者:
linlin0307
数控分频器VHDL程序
在CLK输入750KHZ的频率信号;输出FOUT接蜂鸣器,由KEY2/KEY3控制输入8位预置数并在数码管1~2上显示。
所属分类:
硬件开发
发布日期:2009-12-07
文件大小:748544
提供者:
dingkani
有关EDA各种实验程序
1位全加器VHDL文本输入设计 2选1多路选择器VHDL设计 含异步清0和同步时钟使能的4位加法计数器 7段数码显示译码器设计 数控分频器的设计 用状态机实现序列检测器的设计 用状态机对A原理图输入设计含LPM的电路 DC0809的采样控制电路实现 硬件电子琴电路设计 循环冗余
所属分类:
专业指导
发布日期:2009-12-13
文件大小:244736
提供者:
MYP244871933
EDA实验报告CK-1
EDA实验实验报告CK-1 【实验10】数控分频器的设计 1、实验目的:学习数控分频器的设计、分析和测试方法。 2、实验原理:数控分频器的功能就是当在输入端给定不同输入数据时,将对输入的时钟信号有不同的分频比,例6-22的数控分频器就是用计数值可并行预置的加法计数器设计完成的,方法是将计数溢出位与预置数加载输入信号相接即可。 3、实验内容1:根据图6-23的波形提示,分析例6-22中的各语句功能、设计原理、逻辑功能,并详述进程P_REG和P_DIV的作用。
所属分类:
网络攻防
发布日期:2009-12-17
文件大小:1048576
提供者:
jimsion2
EDA设计数控分频器
数控分频器的功能就是当在输入端给定不同输入数据时,将对输入的时钟信号有不同的分频比,附录5-1的数控分频器就是用计数值可并行预置的加法计数器设计完成的,方法是将计数溢出位与计数溢出位加载输入信号相接即可。
所属分类:
专业指导
发布日期:2010-01-12
文件大小:21504
提供者:
zjp649527
数控分频器的设计 杭电
数控分频器的设计 杭州电子科技大学 数控分频器的设计
所属分类:
专业指导
发布日期:2010-05-21
文件大小:74752
提供者:
abc519516
EDA实验数控分频器实验报告
实验报告包括代码编译截图,仿真波形;电路图,下载截图等等
所属分类:
嵌入式
发布日期:2010-11-15
文件大小:164864
提供者:
jwf891114
实验二 数控分频器的设计
根据频率的定义和频率测量的基本原理,测定信号的频率必须有一个脉宽位1秒的输入信号脉冲计数允许信号;1秒计数结束后,计数值锁入锁存器的锁存信号和为下一次测频计数周期做准备的计数器清零信号。这3个信号由测频控制信号发生器TESTCTL产生,它的设计要求是,TESTCTL的计数使能信号输出CNT_EN能产生一个1秒脉宽的周期信号,并对频率计的每一计数器CNT10的ENA使能端进行同步控制。当CNT_EN高电平时,允许计数;当CNT_EN低电平时停止计数,并保持所计的脉冲数。在停止计数期间,首先需要一
所属分类:
专业指导
发布日期:2010-12-08
文件大小:281600
提供者:
XUQIWEN1
EDA实验报告_序列检测器__七段数码显示译码__数控分频_全加器
EDA实验报告_序列检测器__七段数码显示译码__数控分频_全加器
所属分类:
专业指导
发布日期:2010-12-11
文件大小:1048576
提供者:
lapter123456
基于EDA技术的数控分频器设计.pdf
基于EDA技术的数控分频器设计.pdf
所属分类:
专业指导
发布日期:2011-01-01
文件大小:206848
提供者:
shine0048
数控分频器课程实验设计
数控分频器课程实验设计数控分频器课程实验设计数控分频器课程实验设计数控分频器课程实验设计
所属分类:
其它
发布日期:2011-04-05
文件大小:108544
提供者:
wxf890815
基于VHDL的数控分频器
基于VHDL的数控分频器,可自主改变代码中的分频系数
所属分类:
其它
发布日期:2011-04-26
文件大小:436
提供者:
xxgdew
数控分频器
数控分频器的 设计
所属分类:
专业指导
发布日期:2012-01-03
文件大小:1048576
提供者:
ypj147258
数控分频器
本功能通过调用锁相环,可以实现任意分频系数的分频电路,操作简单使用。
所属分类:
硬件开发
发布日期:2012-04-24
文件大小:2097152
提供者:
zhou704849623
基于EDA 数控分频器的设计
数控分频器的功能就是当在输入端给定不同输入数据时,将对输入的时钟信号有不同的分频比,附录5-1的数控分频器就是用计数值可并行预置的加法计数器设计完成的,方法是将计数溢出位与预置数加载输入信号相接即可。
所属分类:
硬件开发
发布日期:2012-06-02
文件大小:55296
提供者:
mfs1184396251
乐曲硬件演奏电路设计_3
随着EDA技术的进展,基于可编程的数字电子系统设计的完整方案越来越受到人们的重视。与利用微处理器(CPU或MCU)来实现乐曲演奏相比,以纯硬件完成乐曲演奏电路的逻辑要复杂得多,如果不借助于功能强大的EDA工具和硬件描述语言,仅凭传统的数字逻辑技术,即使最简单的演奏电路也难以实现。如何使用EDA工具设计电子系统是人们普遍关心的问题。本设计重点介绍用杭州康芯电子有限公司生产的KX_7C5EE+家庭实验开发板,利用数控分频器设计硬件乐曲演奏电路(电子琴),使读者初步了解VerilogHDL硬件描述语
所属分类:
硬件开发
发布日期:2012-06-17
文件大小:777216
提供者:
hunningtu_lq
数控分频器的设计
用quatuⅡ基于VHDL语言完成数控分频器的设计
所属分类:
软件测试
发布日期:2014-04-14
文件大小:149504
提供者:
u014705457
论文:基于VHDL的数控分频器设计及应用
数控分频器的输出信号频率为输入数据的函数。用传统的方法设计 ,其设计过程和电路都比较复杂 ,且设计成 果的可修改性和可移植性都较差。基于 VHDL 的数控分频器设计 ,整个过程简单、 快捷 ,极易修改 ,可移植性强。他可利用 并行预置数的加法计数器和减法计数器实现。广泛应用于电子仪器、 乐器等数字电子系统中。
所属分类:
专业指导
发布日期:2008-11-29
文件大小:204800
提供者:
laviequev
元器件应用中的基于FPGA的通用数控分频器的设计与实现
摘要:本文首先介绍了各种分频器的实现原理,并在FPGA开发平台上通过VHDL文本输入和原理图输入相结合的方式,编程给出了仿真结果。最后通过对各种分频的分析,利用层次化设计思想,综合设计出了一种基于FPGA的通用数控分频器,通过对可控端口的调节就能够实现不同倍数及占空比的分频器。 1.引言 分频器是数字系统中非常重要的模块之一,被广泛应用于各种控制电路中。在实际中,设计人员往往需要将一个标准的频率源通过分频技术以满足不同的需求。常见的分频形式主要有:偶数分频、奇数分频、半整数分频、小数
所属分类:
其它
发布日期:2020-10-20
文件大小:224256
提供者:
weixin_38625143
«
1
2
3
»