点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 时钟信号
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
高速时钟信号抖动的ADC测量技术研究
高速时钟信号抖动的ADC测量技术研究~~~~~~~~~~~~~~~~~~~~~~~~~~~
所属分类:
其它
发布日期:2011-04-03
文件大小:4194304
提供者:
grife
常见时钟信号解决方案
许多模拟电路需要一种时钟信号,或者要求能在一定时间后执行某项任务。对于这样的应用,有各种各样适用的解决方案。1、555定时器对于简单的时序任务,可以使用标准的555电路。使用555电路和适当的外部组件,可以执行许多不同的任务。然而,使用相当广泛的555定时器有一个缺点,就是设置不太精确。555定时器通过给外部电容充电和检测电压阈值来工作。这种电路很容易制作,但它的精度很大程度上取决于其电容的实际值。2、晶体振荡器晶体振荡器适用于精度要求较高的应用。它们的精度可能很高,但它们有一个缺点:可靠性。参
所属分类:
其它
发布日期:2020-07-13
文件大小:94208
提供者:
weixin_38708461
布线工程师如何充分掌控时钟信号?
在数字电路设计中,时钟信号是一种在高态与低态之间振荡的信号,决定着电路的性能。在应用中,逻辑可能在上升沿、下降沿触发,或同时在上升沿和下降 沿触发。由于溢出给定时钟域的案例极多,故有必要插入缓冲器树来充足地驱动逻辑。时钟树通常带有布线工程师必须满足的延迟、歪曲率、最小功率及信号完整性 要求。
所属分类:
其它
发布日期:2020-07-22
文件大小:82944
提供者:
weixin_38584058
SD数据和时钟信号过冲问题解决
本文是关于SD数据和时钟信号过冲问题解决。
所属分类:
其它
发布日期:2020-07-21
文件大小:71680
提供者:
weixin_38747087
跨时钟域的数据传递方法——针对2个同源的时钟信号
本文介绍跨时钟域的数据传递方法,是针对2个同源的时钟信号,大家一起看下。
所属分类:
其它
发布日期:2020-07-20
文件大小:36864
提供者:
weixin_38625599
adc0809时钟信号作用
adc0809时钟信号作用 ADC0809一般是500KHZ的频率。用单片机如果I/O口有多的话最好用挂总线的方式进行绝对寻址的方式。 ADC0809所需的500kHz的时钟信号,由什么样的电路提供,最好给个电路图。 可以直接由控制器产生,由其内部定时器实现,这样简化外部电路。......
所属分类:
其它
发布日期:2020-07-18
文件大小:26624
提供者:
weixin_38737283
一种FPGA时钟信号自激产生的方法
现今的FPGA设计大多采用时序逻辑,需要时钟网络才能工作,通常情况下,时钟通过外部晶体振荡器产生。虽然大多数情况下使用外部晶振是最好的选择,然而,石英晶振对温度漂移敏感,且易碎,对于一些恶劣场合,如导引头制导电路,温度骤变和高速振荡使得应尽量避免使用晶体振荡器。本文主要研究如何通过FPGA内部延迟单元构建闭合组合逻辑链产生自激振荡,从而产生时钟信号,并通过内部PLL锁相环获得倍分频时钟的方法。该方法可用于应避免使用时钟的场合下代替外部晶体振荡器使用。
所属分类:
其它
发布日期:2020-07-31
文件大小:63488
提供者:
weixin_38702726
数字定时: 时钟信号、抖动、迟滞和眼图
了解时钟信号的数字定时以及诸如抖动、漂移、上升时间、下降时间、稳定时间、迟滞和眼图等常用术语。 本教程是仪器基础教程系列的一部分。
所属分类:
其它
发布日期:2020-07-29
文件大小:98304
提供者:
weixin_38688956
用反相器74HC04和晶振做晶体振荡电路产生时钟信号
本文介绍了一种使用74HC04和晶振做成晶体振荡电路产生时钟信号的方法。
所属分类:
其它
发布日期:2020-08-03
文件大小:38912
提供者:
weixin_38694674
如何实现高速时钟信号的差分布线?
在高速设计中,如何解决信号的完整性问题?差分布线方式是如何实现的?对于只有一个输出端的时钟信号线,如何实现差分布线?
所属分类:
其它
发布日期:2020-08-14
文件大小:46080
提供者:
weixin_38529486
RC时钟信号产生电路
本文主要介绍的是RC时钟信号产生电路
所属分类:
其它
发布日期:2020-08-13
文件大小:29696
提供者:
weixin_38645335
MSP430的3种时钟信号
本文主要介绍了MSP430的3种时钟信号
所属分类:
其它
发布日期:2020-08-21
文件大小:31744
提供者:
weixin_38638647
基于MAXII570高精度同步时钟信号在分布式录波器中的实现
同步时钟信号是分布式录波器系统任务顺利完成的关键。介绍一种利用可编程CPLD器件实现性能优良的分布式同步信号源。通过高度集成,将IRIG-B(DC)解码器以及系统的各种同步逻辑电路集成在一个MAXII570芯片中,构成一个高精度同步系统,从而达到最佳同步效果。
所属分类:
其它
发布日期:2020-08-31
文件大小:187392
提供者:
weixin_38696582
多核DSP的多路同步时钟信号设计
多核数字信号处理器(DSP)具有丰富的外设接口,每个外设接口具有各自独立的参考时钟。由于多核DSP具有较快的数据处理能力,对外设接口的时钟要求较高。当多个接口协同工作时,对时钟的同步要求较高。本文介绍了多核数字信号处理器丁MS320C6678的时钟设计,通过时钟芯片CDCM6208提供多路不同工作频率的时钟信号到DSP,文中介绍了时钟芯片的初始化和设置以及详细的软硬件设计方法。
所属分类:
其它
发布日期:2020-08-30
文件大小:211968
提供者:
weixin_38529239
基于MS320C6678的多路同步时钟信号设计
多核数字信号处理器(DSP)具有丰富的外设接口,每个外设接口具有各自独立的参考时钟。由于多核DSP具有较快的数据处理能力,对外设接口的时钟要求较高。当多个接口协同工作时,对时钟的同步要求较高。本文介绍了多核数字信号处理器丁MS320C6678的时钟设计,通过时钟芯片CDCM6208提供多路不同工作频率的时钟信号到DSP,文中介绍了时钟芯片的初始化和设置以及详细的软硬件设计方法。
所属分类:
其它
发布日期:2020-08-29
文件大小:218112
提供者:
weixin_38708361
显示/光电技术中的液晶显示器像素时钟信号DCLK
只要是数字信号处理电路,就必须有时钟信号。在液晶面板中,像素时钟是一个非常重要的时钟信号。像素时钟信号的频率与液晶面板的工作模式有关,液晶面板分辨率越高,像素时钟信号的频率也越高。在一行内,像素时钟的个数与液晶面板一行内所具有的像素数量相等。例如,对于1024×768的液晶面板,一行有1024个像素,则在一行中(对应于有效视频区间)像素时钟的个数也是1024个。 无论对TTL接口液晶面板,还是对LVDS接口面板,像素时钟信号都有以下两个方面的作用: (1)指挥RGB信号按顺序传输。像素时钟信
所属分类:
其它
发布日期:2020-11-12
文件大小:47104
提供者:
weixin_38671048
安森美NB3N3001 PLL时钟产生器带来抖动小于皮秒的LVPECL时钟信号
高能效电源管理解决方案供应商安森美半导体(ON Semiconductor)日前宣布扩充高性能时钟产生器产品系列,推出采用锁相环(PLL)技术的新系列PureEdge产品,带来抖动少于皮秒(ps)的LVPECL高质量时钟信号。 目前PureEdge系列率先推出的器件为NB3N3001和NB3N3011,产生100MHz、106.25MHz以及212.5MHz,抖动少于皮秒(ps)的LVPECL高质量时钟信号,这些器件相当适合光纤通道和串行ATA(SATA)应用。和标准晶振器比较,新Pure
所属分类:
其它
发布日期:2020-11-27
文件大小:73728
提供者:
weixin_38709466
midi2clk:基于stm32的设备,可将USB midi时钟转换为物理DIN同步脉冲时钟信号-源码
midi2clk:基于stm32的设备,可将USB midi时钟转换为物理DIN同步脉冲时钟信号
所属分类:
其它
发布日期:2021-02-15
文件大小:60416
提供者:
weixin_42131861
利用单光源光电振荡器实现多波长光脉冲与电时钟信号产生
提出了一种利用单光源光电振荡器(OEO)结构实现多波长光脉冲输出的方案。通过一个直调光源和光谱切片技术在OEO腔内可以产生不同中心波长的光脉冲和电时钟信号。腔内多个波长通道自然形成的多环路结构可以有效地抑制信号边模。在5 GHz频率的实验演示中, 该系统产生了脉宽约10 ps, 抖动1 ps的单波长脉冲、20 GHz(4×5 GHz)的时分复用脉冲与波/时分复用脉冲。所得到电时钟信号的相位噪声在频偏10 kHz处为-113 dBc/Hz,边模抑制比为100 dBc/Hz。
所属分类:
其它
发布日期:2021-02-12
文件大小:3145728
提供者:
weixin_38606019
自启动的非归零/归零码和光电时钟信号发生器及码型转换
采用双波长注入一包含伪随机码发生器与相位调制器的光电振荡器可以同时得到非归零(NRZ)码,归零(RZ)码以及光,电时钟信号输出。该方案使用了光域耦合的双环路结构,在不增加有源器件的条件下实现边模抑制。相位调制器用于反馈调制并同时实现占空比可调的非归零码到归零码的转换。双波长的注入排除了编码信号在振荡器中引入的非时钟频率成分。实验给出了10 Gb/s工作速率下的结果,得到了抖动为637 fs的光信号输出。转换得到的归零码信号占空比约为33%。输出电时钟信号的相位噪声在频偏10 kHz处为-109
所属分类:
其它
发布日期:2021-02-12
文件大小:736256
提供者:
weixin_38689338
«
1
2
3
4
5
6
7
8
9
10
...
50
»