您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 超级单片机开发工具v

  2. !!!超级单片机开发工具!!! 单片机开发过程中用到的多功能工具,包括热敏电阻RT值--HEX数据转换;3种LED编码;色环电阻计算器;HEX/BIN 文件互相转换;eeprom数据到C/ASM源码转换;CRC校验生成;串口调试,带简单而实用的数据分析功能;串口/并口通讯监视等功能. 用C++ Builder开发,无须安装,直接运行,不对注册表进行操作。纯绿色软件。 1. 模拟/数字转换表计算 本功能主要用于准备用于查表计算的 R/T 表格,主要用于温度、浊度等模拟量的测量,根据电路分压电阻的
  3. 所属分类:硬件开发

    • 发布日期:2009-07-23
    • 文件大小:1048576
    • 提供者:qiuruhu
  1. DXP example(多目录含源码)

  2. 1. Example Example文件夹下共有12个子文件夹,分别存放了第2、3、5、6、7和8章的实例文件。将Example文件夹拷贝到硬盘的“D:\”目录下, 使用Protel DXP打开每个子文件夹下的“*.PrjPCB”文件即可。每个子文件夹为一个工程,其名称和书中正文所提到的名称相同。 下面以第6~8章为例进行说明。 第6章 第6章共有4个实例,实例文件分别存放在Exa601、Exa602、Exa603和Exa604文件夹中。 文件夹:Exa601 这 个文件夹中有两个文件,是演示
  3. 所属分类:嵌入式

    • 发布日期:2009-11-11
    • 文件大小:642048
    • 提供者:watson243671
  1. DXP教程 PCB实例

  2. 光盘使用方法: 1. Example Example文件夹下共有12个子文件夹,分别存放了第2、3、5、6、7和8章的实例文件。将Example文件夹拷贝到硬盘的“D:\”目录下, 使用Protel DXP打开每个子文件夹下的“*.PrjPCB”文件即可。每个子文件夹为一个工程,其名称和书中正文所提到的名称相同。 下面以第6~8章为例进行说明。 第6章 第6章共有4个实例,实例文件分别存放在Exa601、Exa602、Exa603和Exa604文件夹中。 文件夹:Exa601 这个文件夹中有两
  3. 所属分类:嵌入式

    • 发布日期:2009-12-21
    • 文件大小:427008
    • 提供者:lihaijinhappy
  1. uboott移植实验手册及技术文档

  2. 实验三 移植U-Boot-1.3.1 实验 【实验目的】 了解 U-Boot-1.3.1 的代码结构,掌握其移植方法。 【实验环境】 1、Ubuntu 7.0.4发行版 2、u-boot-1.3.1 3、FS2410平台 4、交叉编译器 arm-softfloat-linux-gnu-gcc-3.4.5 【实验步骤】 一、建立自己的平台类型 (1)解压文件 #tar jxvf u-boot-1.3.1.tar.bz2 (2)进入 U-Boot源码目录 #cd u-boot-1.3.1 (3)创
  3. 所属分类:Flash

    • 发布日期:2010-01-28
    • 文件大小:2097152
    • 提供者:yequnanren
  1. 计算机网络&计算机网络

  2. 序言 前言 第1章 引言 1.1 计算机网络的产生和发展 1.2 计算机网络的功能 1.3 计算机网络分类 1.3.1 局域网 1.3.2 城域网 1.3.3 广域网 1.3.4 互联网 1.3.5 无线网 1.4 网络体系结构 1.4.1 协议分层 1.4.2 服务类型 1.4.3 服务原语 1.5 ISO/OSI参考模型 1.5.1 参考模型 1.5.2 模型评价 1.6 本书的结构 第一部分 数据通信 第2章 数据通信基础知识 2.1 基本概念 2.1.1 信号与通信 2.1.2 模拟通
  3. 所属分类:网络基础

    • 发布日期:2010-02-22
    • 文件大小:2097152
    • 提供者:jk983294
  1. 计算机网络(汲及内容全面)

  2. 序言 前言 第1章 引言 1.1 计算机网络的产生和发展 1.2 计算机网络的功能 1.3 计算机网络分类 1.3.1 局域网 1.3.2 城域网 1.3.3 广域网 1.3.4 互联网 1.3.5 无线网 1.4 网络体系结构 1.4.1 协议分层 1.4.2 服务类型 1.4.3 服务原语 1.5 ISO/OSI参考模型 1.5.1 参考模型 1.5.2 模型评价 1.6 本书的结构 第一部分 数据通信 第2章 数据通信基础知识 2.1 基本概念 2.1.1 信号与通信 2.1.2 模拟通
  3. 所属分类:网络基础

    • 发布日期:2010-03-02
    • 文件大小:2097152
    • 提供者:aierda
  1. 【理论学习班】无线电电子电路制作(图解趣味电子制作)

  2. 如果您看到本PDF,请发邮件给 21504965@qq.com,让我知道我的付出没有白费。谢谢! 自制GPS群:19504537 (电台(短波)+GPS(GPRS选配)+陀螺仪(MEMS)) 本项目征集 志愿者: 1、工程师:硬件/软件/模具(外壳) 2、VC:疑似头脑简单型。本项目暂时看不到盈利的希望。 3、测试者。喜欢户外的同学,测试产品,写测试报告,提供产品的建议和意见。 缘起:当户外邂逅工程师 现实中,难于让人理解自己,于是开始了户外活动。 一番辗转,来到了磨房。 由于方向感差,借助G
  3. 所属分类:硬件开发

    • 发布日期:2010-05-03
    • 文件大小:14680064
    • 提供者:wb49163
  1. 【理论学习班】无线电电子电路制作(图解趣味电子制作) 带OCR识别后的版本

  2. 比这个帖子多了 OCR识别后的 结果。 http://download.csdn.net/source/2312218 无线电电子电路制作(图解趣味电子制作) 如果您看到本PDF,请发邮件给 21504965@qq.com,让我知道我的付出没有白费。谢谢! 自制GPS群:19504537 (电台(短波)+GPS(GPRS选配)+陀螺仪(MEMS)) 本项目征集 志愿者: 1、工程师:硬件/软件/模具(外壳) 2、VC:疑似头脑简单型。本项目暂时看不到盈利的希望。 3、测试者。喜欢户外的同学,测
  3. 所属分类:硬件开发

    • 发布日期:2010-05-04
    • 文件大小:10485760
    • 提供者:wb49163
  1. EDA课件1_TCH

  2. 用VHDL/VerilogHDL语言开发PLD/FPGA的完整流程为: 1.文本编辑:用任何文本编辑器都可以进行,也可以用专用的HDL编辑环境。通常VHDL文件保存为.vhd文件,Verilog文件保存为.v文件。 2.逻辑综合:将源文件调入逻辑综合软件进行综合,即把语言综合成门级网表文件的形式。逻辑综合软件会生成.edf(edif)的EDA工业标准文件。 3.功能仿真:将门级网表文件调入HDL仿真软件进行功能仿真,检查逻辑功能是否正确(也叫前仿真,对简单的设计可以跳过这一步,只在布线完成以后
  3. 所属分类:嵌入式

    • 发布日期:2011-01-01
    • 文件大小:7340032
    • 提供者:w491609442
  1. ISCAS89的Verilog文件

  2. ISCAS89所包含的经典电路.v文件,为学习故障诊断,测试向量研究的学者提供实验平台。您会发现很多论文急于次作为实验,如:《时序电路测试向量融合算法》
  3. 所属分类:硬件开发

  1. Mathcad电路求解.pdf

  2. 背景: 对于不熟悉Mathcad(由Mathsoft公司开发,注意不要与Matlab或Mathematica混淆)的人来说,它可以视为一种通用的数学分析工具,带有WYSIWYG(What You See Is What You Get, 所见即所得)的公式录入,数字化和符号化两种工作模式;它的公式分析和处理由与Maple类似的“数学处理器” 处理引擎完成。公式的输入简单自然,与通常课本上的写法一致,类似FORTRAN的语法规则简单易用。Mathcad就像数学分析的一把“瑞士军刀”,能综合处理函
  3. 所属分类:电子政务

    • 发布日期:2011-07-28
    • 文件大小:506880
    • 提供者:sudiangold
  1. SHA-256 Verilog实现

  2. 做随机数时用的后处理电路,是最经典的实现算法,只有.v文件(单独sha模块),深度流水优化过的暂不上传,有需要留言。
  3. 所属分类:硬件开发

    • 发布日期:2017-09-21
    • 文件大小:4096
    • 提供者:sinat_32559823
  1. 生成gold序列和m序列的Verilog代码实现和电路原理图实现的模块

  2. 里面有分别用电路原理图和Verilog代码写的生成golg序列和m序列的模块,是.v和.bdf文件,可以直接拿来使用,对于通信和电子专业的同学有很大的参考意义,毕设时候写的。
  3. 所属分类:专业指导

    • 发布日期:2019-04-12
    • 文件大小:3072
    • 提供者:swordjun
  1. Virtex-4FPGA器件实现DDRSDRAM控制器的完整教程.pdf

  2. DDR 器件需要每 7.8 µs 刷新一次。要求自动刷新计数器的电路放置在控制器内。控制器将 DCM 的 CLKDV 输出用于刷新计数器。该输出提供自动刷新计数器需要的低频率时钟。要节省 DCM 的 CLKDV 输出使用的 BUFG,设计人员可以使用 DCM 的高频 CLK0 输出或 DCM 的 CLK/4 输出 (用于 IDELAY 电路)作为时钟来驱动刷新计数器。如果自动刷新电路的时钟改 变,mem_interface_top_parameters_0.v 文件中的 max_ref_cou
  3. 所属分类:其它

    • 发布日期:2019-07-23
    • 文件大小:415744
    • 提供者:weixin_39840924
  1. 分压电路_系列电阻选择器_零库存挑战.rar

  2. 功能说明:  本程序为电子设计人员设计串联分压电路时,挑选电阻之用,您可以根据公司已有库存与输出阻值列表对比来挑选电阻,从而达到减少电阻库存编号的目的。  本程序附带极限误差计算(可用于对量产误差进行原理性验证)  支持E6, E12, E24, E48, E96, E192全系列电阻  导出到Excel功能:在Excel文件中集成有排序宏,选择电阻非常方便 使用方法:  输入以下参数(可选): 1. Vin(V),Vout(V), 2. 选择输出允许误差(V) 3. 选择电阻系列(
  3. 所属分类:嵌入式

    • 发布日期:2019-08-25
    • 文件大小:53248
    • 提供者:yingang2009
  1. 基于Arduino的飞鼠控制器Esp8266射频通讯稳定流畅软硬件开源

  2. 该项目有些重设计,包括了嵌入式的硬件设计,软件设计,wifi开发,陀螺仪数据采集 ,数据稳定,Java运行robot类模拟HID设备等技术;项目中分为硬件电路设计文件夹和代码设计文件件,同时包含了相关的毕业论文,该项目为我的毕业设计,设计开放,实际运行效果很好,如有商业化需求,请联系 本人18123939181 演示视频:https://www.youtube.com/watch?v=2WWDfWxnWMY
  3. 所属分类:C++

    • 发布日期:2019-07-13
    • 文件大小:17825792
    • 提供者:oliangyu
  1. 双闭环直流调速系统仿真,带物理模型slx文件

  2. 已知铣床主拖动电机晶闸管供电的双闭环直流调速系统如图2-1所示,整流装置采用三相桥式电路,基本数据如下: •直流电动机:额定电枢电压=220V,额定电枢电流=55A,额定转速=1000r/min,电动机电动势系数Ce=0.1925Vmin/r,允许过载倍数λ=1.5; •晶闸管装置放大系数:Ks=44;整流装置平均滞后时间常数=0.00167s, •电枢回路总电阻:R=1.0Ω; •时间常数:电枢回路电磁时间常数=0.017s,电力拖动系统机电时间常数Tm=0.075s; •电枢电流反馈系数:β
  3. 所属分类:专业指导

    • 发布日期:2020-06-25
    • 文件大小:576512
    • 提供者:weixin_44710960
  1. 电压参考:基于LM399的10 V15 V亚ppm稳定参考-源码

  2. LM399亚ppm参考电压 该存储库包含用于我们的激光驱动器的亚ppm温度系数负电压基准的KiCAD PCB项目文件。 关于 根文件夹包含KiCAD文件和材料明细表,而gerber文件位于文件夹中。 电路说明 该电路利用出色的LM399基准电压源,可输出-10 V或-15 V的放大电压。由于绝对值并不重要,因此稳定度至关重要,因此无法调整输出电压。 输出电压将比齐纳正电压低10 V / 15V。 该设计是一个自偏置电路,这意味着齐纳二极管偏置电流是由齐纳电压产生的,因此与基准电压一样稳定(忽
  3. 所属分类:其它

    • 发布日期:2021-02-26
    • 文件大小:6291456
    • 提供者:weixin_42138788
  1. 3D-Redstone-Simulator:一个Web应用程序,用于在类似于Minecraft的3D环境中模拟红石电路(布尔逻辑)-源码

  2. 3D红石模拟器 一个Javascr ipt实验,用于在类似的3D环境中模拟Minecraft的红石逻辑。 请注意,在开发过程中,上面的链接并不总是将您带到可用的发行版,如果您希望下载最新的并自己运行,则该实验不需要构建,可以直接使用。 发布 v 0.1-性能可行性发布 v 0.2-基本块区分 v 0.3-碰撞检测和块选择 v 0.4-库存,快捷栏和程序地形生成 v 0.5-ES6重写和Voxel AO实施 这是给谁的 这是使开发红石装置更容易的实验。 如何在本地运行此仓库 如果已安装PH
  3. 所属分类:其它

    • 发布日期:2021-02-04
    • 文件大小:78643200
    • 提供者:weixin_42131414
  1. firrtl:RTL的灵活中间表示-源码

  2. RTL的灵活内部表示形式 Firrtl是设计为用于编写电路级转换的平台的数字电路的中间表示(IR)。 该存储库由一组转换(用Scala编写)组成,这些转换简化,验证,转换或发出其输入电路。 通过将这些转换链接在一起,然后将最终电路写入文件来构造Firrtl编译器。 有关Firrtl中间表示形式的详细说明,请参见的文档“ Firrtl语言”。 Wiki页面和教程 有用的信息在我们的Wiki上,位于: 在编写自己的转换之前,需要阅读一些重要页面: 要编写Firrtl转换,请从此处的教程开始:
  3. 所属分类:其它

    • 发布日期:2021-02-01
    • 文件大小:1048576
    • 提供者:weixin_42117032
« 12 3 4 5 »