您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 秒表系统设计.doc

  2. 好东西啊秒表系统设计——用AT89C51设计一个2位LED数码显示“秒表”,显示时间为00~99秒,每秒自动加一。另设计一个“开始”按键和一个“复位”按键。
  3. 所属分类:C

    • 发布日期:2009-06-04
    • 文件大小:48128
    • 提供者:wdcjhh2009
  1. C语言电子秒表系统设计

  2. 用的是C语言,而不是汇编语言,想要做微机原理课程设计的同学请不要下,大家注意!
  3. 所属分类:C

    • 发布日期:2009-06-17
    • 文件大小:277504
    • 提供者:zhuxiao09190
  1. 电子秒表 电子秒表 课程设计

  2. 一 设计内容与要求 ……………………………………… 1 二 设计思想 ……………………………………………… 1 三 设计所用芯片及工作原理 …………………………… 1 四 系统连线图 …………………………………………… 3 五 连线图说明 …………………………………………… 六 程序流程图 …………………………………………… 5 七 程序源代码 …………………………………………… 7 八 设计过程中遇到的问题及解决方法…………………… 九 设计心得 ………………… …………………………… 9
  3. 所属分类:嵌入式

    • 发布日期:2009-07-18
    • 文件大小:95232
    • 提供者:calalxh
  1. 用AT89C51设计秒表系统

  2. 用AT89C51设计一个2位LED数码显示“秒表”,显示时间为00~99秒,每秒自动加一。另设计一个“开始”按键和一个“复位”按键。
  3. 所属分类:C

    • 发布日期:2009-10-22
    • 文件大小:48128
    • 提供者:feixuezhong
  1. 秒表/时钟计时器的设计

  2. 单片机具有体积小,成本低,抗干扰能力强,面向控制,可以实现分机各分布式控制等优点。本秒表/时钟设计就是利用单片机的上述优点,采用目前市场上性能价格比较高的MCS-52单片机设计而成的最小系统。它在实际生活中具有广泛的应用。例如:工业生产中的定时启停自动化设备、学校中上下课铃定时控制、农村广播站每天早中晚广播的自动定时控制均可采用本仪器。
  3. 所属分类:硬件开发

  1. 基于VHDL的简易数字秒表的设计

  2. 1、能进行正常的时、分、秒计时功能,分别由6个数码管显示24小时、60分钟、60秒钟的计数器显示。 2、能利用实验系统上的按键实现“校时”“校分”功能: ⑴按下“SA”键时,计时器迅速递增,并按24小时循环,计满23小时后回“00”; ⑵按下“SB”键时,计分器迅速递增,并按59分钟循环,计满59分钟后回“00”,但不向“时”进位; ⑶按下“SC”键时,秒清零; ⑷要求按下“SA”、“SB”或“SC”时均不产生数字跳变(SA”、“SB”、“SC”按键是有抖动的,必须对其消除抖动处理)。 3、能
  3. 所属分类:其它

    • 发布日期:2010-01-05
    • 文件大小:265216
    • 提供者:wzl880820
  1. 基于单片机多功能秒表的设计

  2. 多功能秒表系统采用AT89C51单片机为中心器件,利用其定时器/计数器定时和记数的原理,结合显示电路、电源电路、LED数码管以及键盘电路来设计计时器。将软、硬件有机地结合起来,使得系统能够实现两位LED显示,显示时间为00~99秒,每秒自动加1,能正确地进行加1,快加,可以同时记录4个相对独立的时间
  3. 所属分类:硬件开发

    • 发布日期:2011-01-02
    • 文件大小:267264
    • 提供者:a525708240
  1. 数字电路课程设计有关数字秒表的设计与仿真

  2. 2.1 方案一:基于单片机系统实现数字秒表 利用C51单片机控制外围电路,通过编程定时计数,数码管显示,以及软件编程方法实现防抖动开关控制清零,启动,记录。从而实现数字秒表功能。 优点:实现的外围硬件电路设计简单,利用C语言编程的可移植性较强。 缺点:对C语言的编程能力要求高,需要重复调试程序来实现数字秒表的基本功能,调试电路的工作量大。
  3. 所属分类:电信

    • 发布日期:2011-07-06
    • 文件大小:1048576
    • 提供者:ttxxcc1114
  1. 嵌入式秒表课程设计代码与报告.doc

  2. 3.1 程序设计、调试:要求画出程序框图,设计出全部程序并给出程序设计说明和程序注释,并在实验系统上调试通过。 3.2 课程设计说明书:a、本次课程设计的目的和意义。b、设计报告:字数约2000~3000字(不包括程序清单),内容包括:○1设计题目;○2系统的主要功能、作用以及主要技术性能指标;○3总体设计方案、工作和组成原理(框图)或设计说明、采用的技术路线等;○4系统设计:接口电路设计,程序设计(程序框图和程序清单及注释)其他有关的理论分析和计算;○5设计总结:对整个设计工作过程进行归纳和
  3. 所属分类:硬件开发

    • 发布日期:2012-01-11
    • 文件大小:227328
    • 提供者:xiaolenghan
  1. 基于VHDL电子秒表系统的设计与实现

  2. 基于VHDL电子秒表系统的设计与实现,课程设计的文档
  3. 所属分类:硬件开发

    • 发布日期:2012-07-08
    • 文件大小:695296
    • 提供者:henren555
  1. 单片机秒表课程设计-C语言

  2. 单片机秒表课程设计 2010 年12月10日 目录 1 课程设计的目的和任务 1.1 单片机秒表课程设计的概述 1.2 课程设计思路及描述 1.3 课程设计任务和要求 2 硬件与软件的设计流程 2.1 系统硬件方案设计 2.2 软件方案设计 3 程序编写流程及课程设计效果 3.1 源程序及注释 3.2 原理图分析 3.3 课程设计效果 4 参考文献
  3. 所属分类:C

    • 发布日期:2012-11-11
    • 文件大小:9216
    • 提供者:std_nxd
  1. 湖北文理学院电工1011班XXX、XXX、XXX秒表的设计(电子系统设计)

  2. 这是湖北文理学院物电学院电子信息工程专业大三下的课程设计项目之一——秒表的设计,该文件含设计图、仿真图、PCB图、论文等全部文件。
  3. 所属分类:专业指导

    • 发布日期:2013-07-11
    • 文件大小:7340032
    • 提供者:ioqytx
  1. 51单片机简易秒表的设计(仿真图、程序)

  2. 1.一个精度为0.1s的秒表系统。 2.有启动按钮、暂停按钮及清零按钮。 3每到一秒钟有声音提醒功能,可通过按钮打开及关闭该提醒音。 压缩包中包含proteus仿真图、hex文件和C语言源代码,代码中写有详尽的注释,一看就能懂
  3. 所属分类:C/C++

    • 发布日期:2016-12-23
    • 文件大小:23552
    • 提供者:oqqmoon1234
  1. 基于51单片机的数字秒表课程设计、毕业设计论文

  2. 1、通过本次课程设计可以灵活运用单片机的基础知识,依据课程设计内容,能够完成从硬件电路图设计,到电路搭建焊接,再到软件编程及系统调试实现系统功能,完成课程设计,加深对单片机基础知识的理解,并灵活运用,将各门知识综合应用。  2、本次课程设计还可以通过上网查询器件资料,培养对新知识新技术的独立的学习能力和应用能力。 3、在这次课程设计中,我们运用到了很多一切所学的知识和一些很有用的软件和工具,如keil4编程软件、Proteus仿真软件、Visio软件、等。 4、通过独立完成一个小的数字秒表系统
  3. 所属分类:硬件开发

    • 发布日期:2018-07-20
    • 文件大小:408576
    • 提供者:royhomer
  1. 秒表系统设计 将实例中的秒表和数码管显示控制器进行模块化设计,设计一个实际中用到的秒表系统 上传模块化设计程序结果和仿真结果

  2. 秒表系统设计 将实例中的秒表和数码管显示控制器进行模块化设计,设计一个实际中用到的秒表系统上传模块化设计程序结果和仿真结果
  3. 所属分类:其它

    • 发布日期:2020-06-11
    • 文件大小:4194304
    • 提供者:qq_36045093
  1. 单片机与DSP中的基于ADPCM的数字语音存储与回放系统设计方案(二)

  2. 4 程序设计   系统软件部分由单片机的C51语言和FPGA的Ver-ilogHDL语言组成。其中,单片机主要完成用户输入输出处理和系统的控制,FPGA主要完成需要严格时序控制(如数据采集、频谱显示)以及大规模数据计算(如FFT、ADPCM 编码)等。整个系统的设计中模块化思想贯穿始终,采用菜单键选择所用功能,系统流程图如图10 所示。      5方案测试与结果   5.1 测试仪器   测试仪器包括直流稳压稳流电源,型号为SG1733SB3A;60M 数字存储示波器,型号为Tekt
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:123904
    • 提供者:weixin_38732519
  1. 单片机多功能秒表课程设计报告.doc

  2. 基于51单片机控制的多功能秒表系统,完整的课程设计报告,可以直接下载。注意:本课程设计报告仅供参考,请学生不要照样抄袭!!
  3. 所属分类:讲义

    • 发布日期:2020-10-19
    • 文件大小:302080
    • 提供者:caocao686165
  1. 基于FPGA的数字秒表设计与实现

  2. 在Quartus II软件平台的基础上,基于VHDL语言及图形输入,采用FPGA设计了一款数字秒表,同时,给出了数字秒表系统设计方案及各个功能模块的设计原理。通过对系统进行编译、仿真,并下载到Cyclone系列EP2C5Q208C8器件中进行测试,结果表明,本设计能实现计时显示、启停、复位及计时溢出报警功能。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:215040
    • 提供者:weixin_38608866
  1. EDA/PLD中的基于FPGA的数字秒表的设计

  2. 应用VHDL语言设计数字系统,很多设计工作可以在计算机上完成,从而缩短了系统的开发时间,提高了工作效率。本文介绍一种以FPGA为核心,以VHDL为开发工具的数字秒表,并给出源程序和仿真结果。   1 系统设计方案   1.1 系统总体框图   数字秒表主要有分频器、计数模块、功能控制模块、势能控制模块和显示输出模块组成。系统框图如图1所示。   本次的设计仿真选用以EPlC6Q240芯片为核心的FPGA开发板,该开发板提供了较完善的外围周边电路和信号接口,并提供了一块4位7段数码
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:342016
    • 提供者:weixin_38741195
  1. 基于FPGA的数字秒表的设计

  2. 应用VHDL语言设计数字系统,很多设计工作可以在计算机上完成,从而缩短了系统的开发时间,提高了工作效率。本文介绍一种以FPGA为,以VHDL为开发工具的数字秒表,并给出源程序和仿真结果。   1 系统设计方案   1.1 系统总体框图   数字秒表主要有分频器、计数模块、功能控制模块、势能控制模块和显示输出模块组成。系统框图如图1所示。   本次的设计仿真选用以EPlC6Q240芯片为的FPGA开发板,该开发板提供了较完善的外围周边电路和信号接口,并提供了一块4位7段数码管的扩展
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:501760
    • 提供者:weixin_38506138
« 12 3 4 5 6 7 8 9 10 »