点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 简单CPU的逻辑设计
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
微机课程设计
第一章(1分填空) 电子计算机的发展:电子管计算机、晶体管计算机、中小规模集成电路计算机、超大规模集成电路计算机、人工智能计算机 计算机按性能和价格分为巨型机、大型机、小型机、微型机 CPU由算术逻辑部件和控制部件两大主要部分组成,实现运算功能和控制功能。 微型计算机以微处理器为核心,由微处理器、存储器、输入输出设备和系统总线组成。 微型计算机系统以微型计算机为主体,配上系统软件和外设以后形成的。 第二章(5分填空,1个名词解释,1个简答,1个判断,1个分析) 8086从功能上分为两部分:总线
所属分类:
专业指导
发布日期:2004-10-15
文件大小:184320
提供者:
xxgcdzjs
汇编教程 非常详细 说明的非常清楚 学汇编很好的教程
汇编教程 非常详细 说明的非常清楚 学汇编很好的教程 课程介绍 第1章 预备知识 1.1 汇编语言的由来及其特点 1 机器语言 2 汇编语言 3 汇编程序 4 汇编语言的主要特点 5 汇编语言的使用领域 1.2 数据的表示和类型 1 数值数据的表示 2 非数值数据的表示 3 基本的数据类型 1.3 习题 第2章 CPU资源和存储器 2.1 寄存器组 1 寄存器组 2 通用寄存器的作用 3 专用寄存器的作用 2.2 存储器的管理模式 1
所属分类:
硬件开发
发布日期:2009-05-13
文件大小:1048576
提供者:
xamcsdn2
汇编语言程序设计教程
课程介绍 第1章 预备知识 1.1 汇编语言的由来及其特点 1 机器语言 2 汇编语言 3 汇编程序 4 汇编语言的主要特点 5 汇编语言的使用领域 1.2 数据的表示和类型 1 数值数据的表示 2 非数值数据的表示 3 基本的数据类型 1.3 习题 第2章 CPU资源和存储器 2.1 寄存器组 1 寄存器组 2 通用寄存器的作用 3 专用寄存器的作用 2.2 存储器的管理模式 1 16位微机的内存管理模式 2 32位微机的内存管理模式 2.3 习题
所属分类:
硬件开发
发布日期:2007-08-30
文件大小:1048576
提供者:
kathrein
汇编程序设计教程.chm
这个chm来自网上: http://www.mdjx.net/course/hep/huibianyuyan/course.htm 课程介绍 第1章 预备知识 1.1 汇编语言的由来及其特点 1 机器语言 2 汇编语言 3 汇编程序 4 汇编语言的主要特点 5 汇编语言的使用领域 1.2 数据的表示和类型 1 数值数据的表示 2 非数值数据的表示 3 基本的数据类型 1.3 习题 第2章 CPU资源和存储器 2.1 寄存器组 1 寄存器组 2 通
所属分类:
硬件开发
发布日期:2009-06-13
文件大小:1048576
提供者:
beizidream
简单cpu设计(控制器+运算器)
完成的工作主要包括:指令系统的设计,FPGA-CPU的整体结构设计及其细化,逻辑设计的具体实现(VHDL语言程序的编写),软件模拟,以及硬件调试。
所属分类:
硬件开发
发布日期:2010-09-30
文件大小:4194304
提供者:
liwen7881687
cpu模型机课程设计.zip
台模型计算机的设计 一、教学目的、任务与实验设备 1. 教学目的 (1)融会贯通本课程各章节的内容,通过知识的综合运用,加深对计算机系统各模块的工作原理及相互联系的认识,加深计算机工作中“时间—空间”概念的理解,从而清晰地建立计算机的整机概念。 (2)学习设计和调试计算机的基本步骤和方法,提高使用软件仿真工具和集成电路的基本技能。 (3)培养科学研究的独立工作能力,取得工程设计与组装调试的实践和经验。 2.设计与调试任务 (1)按给定的数据格式和指令系统,在所提供的器件范围内,设计一台微程序控
所属分类:
嵌入式
发布日期:2010-12-07
文件大小:1048576
提供者:
for_you
汇编语言程序设计(chm格式)
汇编语言 chm格式 课程介绍 第1章 预备知识 1.1 汇编语言的由来及其特点 1 机器语言 2 汇编语言 3 汇编程序 4 汇编语言的主要特点 5 汇编语言的使用领域 1.2 数据的表示和类型 1 数值数据的表示 2 非数值数据的表示 3 基本的数据类型 1.3 习题 第2章 CPU资源和存储器 2.1 寄存器组 1 寄存器组 2 通用寄存器的作用 3 专用寄存器的作用 2.2 存储器的管理模式 1 16位微机的内存管理模式 2
所属分类:
硬件开发
发布日期:2011-01-03
文件大小:1048576
提供者:
liyuzhangab
简单CPU的逻辑设计毕业设计(论文)
简单CPU的逻辑设计 毕业设计 。简单CPU的逻辑设计 毕业设计。
所属分类:
硬件开发
发布日期:2011-10-19
文件大小:15728640
提供者:
pllc200700
简单CPU的设计
数字逻辑电路实验: lab15 简单CPU的设计实验包含代码,截图,报告等
所属分类:
硬件开发
发布日期:2011-11-01
文件大小:1048576
提供者:
luonew91
简单单总线结构CPU的实现
1) 支持算术运算、逻辑运算、存储器读写、寄存器间数据传送等几类指令; 2) 支持立即数寻址、直接寻址、隐含寻址、寄存器寻址等几种基本数据寻址方式和顺序寻址、跳跃寻址方式; 3) 支持10条以上的指令; 4) 能运行由自己设计的指令系统构成的一段程序,程序执行功能正确。
所属分类:
硬件开发
发布日期:2012-03-24
文件大小:4194304
提供者:
creazyapple
第八章 可综合的VerilogHDL设计实例 --简化的RISC CPU设计简介--
前言 在前面七章里我们已经学习了VerilogHDL的基本语法、简单组合逻辑和简单时序逻辑模块的编写、 Top-Down设计方法、 还学习了可综合风格的有限状态机的设计, 其中EEPROM读写器的设计实质上是一 个较复杂的嵌套的有限状态机的设计,它是根据我们完成的实际工程项目设计为教学目的改写而来 的,可以说已是真实的设计 在豆丁上下载要10块软妹币! csdn上也要5分。但,我认为知识是自由的,需要就拿走吧,免费!
所属分类:
其它
发布日期:2017-08-04
文件大小:48
提供者:
qq_27365043
自己动手写CPU
《自己动手写CPU(含CD光盘1张)》使用Verilog HDL 设计实现了一款兼容MIPS32指令集架构的处理器——OpenMIPS。OpenMIPS 处理器具有两个版本,分别是教学版和实践版。教学版的主要设计思想是尽量简单,处理器的运行情况比较理想化,与教科书相似,便于使用其进行教学、学术研究和讨论,也有助于学生理解课堂上讲授的知识。实践版的设计目标是能完成特定功能,发挥实际作用。 《自己动手写CPU(含CD光盘1张)》分为三篇。第一篇是理论篇,介绍了指令集架构、Verilog HDL的相
所属分类:
嵌入式
发布日期:2018-04-24
文件大小:87031808
提供者:
artist_l
CPU的逻辑电路设计方法.rar
本书详细介绍CPU的逻辑电路设计方法并给出实际的逻辑电路以及功能模拟结果。全书共分十章,首先从数字逻辑和CPU逻辑电路设计开始,以MIPS体系结构中比较典型的指令为样板,讨论了单周期和多周期的CPU设计技术;然后,讨论了系统控制协处理器的设计;最后讨论了较为复杂的存储管理设计技术、中断和例外管理设计技术和流水线CPU设计技术。书中还用MIPS汇编语言编写了用于CPU测试的简单程序,对所设计的CPU逻辑电路进行功能模拟,以验证CPU逻辑电路的正确性。这些电路和程序以及测试波形图均在书中给出。
所属分类:
其它
发布日期:2019-07-23
文件大小:14680064
提供者:
weixin_39840387
简单16位CPU硬件逻辑设计.zip
使用quartus制作简单的单周期16位CPU设计。 单周期CPU的特点是每条指令的执行需要一个时钟周期,一条指令执行完再执行下一条指令。 该设计中包括控制单元、运算单元和存储单元,组成部件有:寄存器堆、存储器、控制器、PC 计数器、ALU 运算器以及几个数据选择器 MUX,实现了ADD,LW,SW,J,MOV,JUMP(间接跳)六条指令。
所属分类:
专业指导
发布日期:2020-04-29
文件大小:4194304
提供者:
m0_46795297
一个非常简单的CPU的设计.rar
一个教学用的简单的8位的4条指令的CPU的逻辑电路设计,一个教学用的简单的8位的4条指令的CPU的逻辑电路设计
所属分类:
嵌入式
发布日期:2020-09-15
文件大小:389120
提供者:
u011763775
EDA/PLD中的基于FPGA 的UART 扩展总线设计和应用
摘要:现在嵌入式系统的功能越来越集合化,需要控制大量外设。外设模块普遍采用UART作为通信接口,但是通常处理器都会自带一个UART串口。实际应用中一个串口往往不够用,需要对系统进行扩展。本文所介绍的就是以FPGA为实现方式的UART扩展总线设备的逻辑设计以及相关的驱动程序的设计。 1 引言 在嵌入式领域,由于UART 具有操作简单、工作可靠、抗干扰强、传输距离远(组成 485 网络可以传输1,200 米以上),设计人员普遍认为UART 是从CPU 或微控制器向系统的 其他部分传输数据
所属分类:
其它
发布日期:2020-11-09
文件大小:174080
提供者:
weixin_38724349
嵌入式系统/ARM技术中的一款32位嵌入式CPU的定点加法器设计
摘要:根据一块32位嵌入式CPU的400MHz主频的要求,结合该CPU五级流水线结构,并借鉴各种算法成熟的加法器,提出了一种电路设计简单、速度快、功耗低、版图面积小的32位改进定点加法器的设计方案,为后续浮点加法器的设计提供了很好的铺垫。 关键词:借鉴 改进 定点 加法器从CPU的指令执行频率上看,算术逻辑单元、程序计数器、协处理器是CPU中使用频率最多的模块,而加法器正是这些模块的核心部件,几乎所有的关键路径都与之有关,因而设计一种通用于这些模块的加法器是整个CPU设计中关键的一步。为此
所属分类:
其它
发布日期:2020-12-10
文件大小:83968
提供者:
weixin_38680764
嵌入式系统/ARM技术中的一款32位嵌入式CPU的定点加法器设
从CPU的指令执行频率上看,算术逻辑单元、程序计数器、协处理器是CPU中使用频率最多的模块,而加法器正是这些模块的核心部件,几乎所有的关键路径都与之有关,因而设计一种通用于这些模块的加法器是整个CPU设计中关键的一步。为此,笔者根据32位CPU的400MHz主频的要求,结合CPU流水线结构,借鉴各种算法成熟的加法器,提出一种电路设计简单、速度快、功耗低、版图面积小的32位改进定点加法器的设计方案。 1 设计思想 对于高性能CPU中使用的加法器,速度显然是第一位的,所以考
所属分类:
其它
发布日期:2020-12-08
文件大小:272384
提供者:
weixin_38727453
数字:数字逻辑设计器和电路模拟器-源码
数字的 Digital是一种易于使用的数字逻辑设计器和电路模拟器,设计用于教育目的。 及安装 无需安装,只需解压缩Digital.zip文件即可。 在Windows机器上,可以执行EXE文件,在Linux上,可以启动Shell脚本,而在MacOS上,可以直接启动JAR文件。 要运行Digital,需要 (至少为JRE 8)。 如果在系统上启动Digital时遇到任何问题,请尝试从命令行运行Digital: java -jar Digital.jar 特征 这些是Digital的主要功能:
所属分类:
其它
发布日期:2021-02-13
文件大小:13631488
提供者:
weixin_42120405
基于FPGA 的UART 扩展总线设计和应用
摘要:现在嵌入式系统的功能越来越集合化,需要控制大量外设。外设模块普遍采用UART作为通信接口,但是通常处理器都会自带一个UART串口。实际应用中一个串口往往不够用,需要对系统进行扩展。本文所介绍的就是以FPGA为实现方式的UART扩展总线设备的逻辑设计以及相关的驱动程序的设计。 1 引言 在嵌入式领域,由于UART 具有操作简单、工作可靠、抗干扰强、传输距离远(组成 485 网络可以传输1,200 米以上),设计人员普遍认为UART 是从CPU 或微控制器向系统的 其他部分传输数据
所属分类:
其它
发布日期:2021-01-19
文件大小:203776
提供者:
weixin_38666114
«
1
2
3
4
5
6
7
8
9
10
»