您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于AT89C51单片机设计的简易智能机器人

  2. 基于AT89C51单片机设计的简易智能机器人,随着微电子技术的不断发展,微处理器芯片的集成程度越来越高,单片机已可以在一块芯片上同时集成CPU、存储器、定时器/计数器、并行和串行接口、看门狗、前置放大器、A/D转换器、D/A转换器等多种电路,这就很容易将计算机技术与测量控制技术结合,组成智能化测量控制系统。这种技术促使机器人技术也有了突飞猛进的发展,目前人们已经完全可以设计并制造出具有某些特殊功能的简易智能机器人。
  3. 所属分类:硬件开发

    • 发布日期:2009-07-07
    • 文件大小:90112
    • 提供者:ZBJDSBJ
  1. 基于ARM1138的简易温控系统的实现

  2. 温度控制在很多时候都会用到,在这个系统中我们通过利用EasyARM1138中的自带的温度传感器,将采集的模拟温度电压经过AD转换成数字信号,然后根据温度传感器的温度转换关系将其转成温度值,然后通过SPI总线输出在LCD上实时显示。在系统设计时,我们用到实验板上的两个按键,按键1为系统设置按键,按键2为系统实时显示及监视按键。在按键1中设置系统的最大及最小温度,然后作为系统监视的参考值,一旦在按键2按下时如果芯片的CPU温度值大于或小于设定的值时,则会引起蜂鸣器的鸣叫,以此提示用户。 基于以上的
  3. 所属分类:硬件开发

    • 发布日期:2009-10-30
    • 文件大小:166912
    • 提供者:www_liping_com
  1. 单片机简易(数字钟论文)

  2. 一 摘要 单片计算机即单片微型计算机。(Single-Chip Microcomputer ),是 集CPU ,RAM ,ROM , 定时,计数和多种接口于一体的微控制器。他体积小,成本低,功能强,广泛应用于智能产 品和工业自动化上。而51 单片机是各单片机中最为典型和最有代表性的一种。这次毕业设 计通过对它的学习,应用,从而达到学习、设计、开发软、硬的能力。 二 说明 系统由AT89C51、LED 数码管、按键、发光二极管等部分构成,能实现时间的调整、定 时时间的设定,输出等功能。系统的功能
  3. 所属分类:硬件开发

    • 发布日期:2009-12-31
    • 文件大小:206848
    • 提供者:oycxcom
  1. 16位和8位CPU设计VHDL

  2. 用VHDL编的简易CPU,可完成加减乘法移位等功能。里面有一个8位和一个16位的CPU设计方案。并且有完整的设计文档,特别适合学生的设计使用
  3. 所属分类:专业指导

    • 发布日期:2010-03-24
    • 文件大小:1048576
    • 提供者:hu0000000000
  1. 基于FPGA的CPU设计简介

  2. 基于FPGA的CPU设计简介,里面详细介绍了简易cpu的设计方法和例子,这个cpu是基于FPGA的嵌入式开发。
  3. 所属分类:硬件开发

    • 发布日期:2010-12-01
    • 文件大小:557056
    • 提供者:x275004975
  1. 嵌入式课程设计 华东交通大学

  2. 题目一:基于μc/os-Ⅱ的多任务实现 一、 基本要求(必做) 以实验二十二为基础,做如下的改进。 1) 求出四路通道的平均值,并绘制在显示屏上(平均值应该象其他通道的值一样,可以根据实时采集值的变化而变化)。 2) 报警,在超出阈值时报警一次,如果此后此通道的值不变则不再报警,若此通道的值被调小为小于阈值而后又被调为大于阈值,则再次报警一次。 3) 结合实验十八,设置时间和日期初值,并实时显示在LCD上(同各通道的值同屏显示)。并能够在整点的时候发声提示。 二、 提高要求(选做) 在基本要求
  3. 所属分类:C

    • 发布日期:2010-12-17
    • 文件大小:7340032
    • 提供者:huzunqing
  1. 4bit8运算的简易CPU

  2. 很明显 哥不坑爹 用QUARTUS设计 密码是作者名称
  3. 所属分类:专业指导

    • 发布日期:2011-01-06
    • 文件大小:4194304
    • 提供者:wind0chan
  1. 基于Tomasulo算法的32位RISC带Cache的流水线CPU设计

  2. 清华大学电子系微机原理课程设计题目。4人合作完成。 包含CPU的VHDL、Verilog源代码、仿真文件、波形结果、系统框图、实验报告、以及一个简易汇编器的源代码和可执行文件。 Quartus仿真实现了32位RISC微处理器,支持数据处理(包括乘除法),数据传送,子程序调用,中断及跳转。时序仿真主频可达70MHz。 采用Tomasulo算法处理指令流水中的数据相关,并提出了一种对Tomasulo就够的改进。设计了Cache结构提高访存效率。
  3. 所属分类:嵌入式

    • 发布日期:2011-01-24
    • 文件大小:3145728
    • 提供者:xumo0611
  1. 组成原理CPU课程设计

  2. 嗯..花了完完整整一周半的时间设计的纯软件实现CPU简易功能。对于时序部分还不算完善,但是再花点功夫应该能改进。并且在完成课设时,只需要将主存储器从FPGA中引出,其余的所有部件都下载到了FPGA中。
  3. 所属分类:嵌入式

    • 发布日期:2011-03-26
    • 文件大小:2097152
    • 提供者:lnisre
  1. 简易CPU之verilog设计(原创)

  2. 当年交的单周期CPU设计作业,现在看来挺烂的 好的先不发
  3. 所属分类:硬件开发

    • 发布日期:2011-09-08
    • 文件大小:3145728
    • 提供者:peterrk
  1. 基于VHDL的简易CPU设计(详细实验报告)

  2. 基于VHDL的简易CPU设计(内附详细实验报告)
  3. 所属分类:硬件开发

    • 发布日期:2013-03-24
    • 文件大小:2097152
    • 提供者:xuzhenqi787
  1. 基于硬件描述语言的简易CPU设计

  2. 基于硬件描述语言的简易CPU设计
  3. 所属分类:专业指导

    • 发布日期:2014-05-09
    • 文件大小:668672
    • 提供者:u011097472
  1. 简易cpu设计

  2. 基于vhdl实现了一个简单cpu,内部帮助文档有指令集说明,以及硬件的顶层设计图
  3. 所属分类:硬件开发

    • 发布日期:2015-12-09
    • 文件大小:2097152
    • 提供者:weizhuangkun
  1. verilog hdl数字系统设计及仿真—光盘资料,作者于斌

  2. 资料中含有的是书籍《 verilog hdl数字系统设计及仿真》中的所有代码,方便学习者使用quartus II和modelsim联调进行功能和时序仿真。 其中不仅包括常见功能电路的HDL模型代码,如锁存器与触发器、编码器与译码器、寄存器、计数器、分频器、乘法器、存储单元。 同时还有完整设计实例的代码,如异步FIFO、三角函数计算器、简易cpu模型的全部verilog代码。
  3. 所属分类:硬件开发

    • 发布日期:2016-02-10
    • 文件大小:3145728
    • 提供者:lee_shuai
  1. 基于状态机的简易RISC CPU设计

  2. 基于状态机的简易RISC CPU设计,包括夏宇闻老师Verilog数字系统设计中的文档说明和源码,很详细哟
  3. 所属分类:硬件开发

    • 发布日期:2017-11-01
    • 文件大小:752640
    • 提供者:pieces_thinking
  1. 8位简易CPU设计 EDA课程必备

  2. 8位简易CPU设计,电子信息工程专业必学!很有用!
  3. 所属分类:专业指导

    • 发布日期:2008-12-21
    • 文件大小:443392
    • 提供者:huxiaotianxia
  1. 基于cycloneIII EP3C144C7的异步串行接口电路 电子琴 电子琴 16位简易CPU

  2. 基于cycloneIII EP3C144C7的异步串行接口电路 电子琴 电子琴 16位简易CPU,参考现代数字系统实验及设计(第二版)
  3. 所属分类:嵌入式

    • 发布日期:2018-04-10
    • 文件大小:10485760
    • 提供者:qq_16231155
  1. 计算机组成原理课设-简易CPU设计(代码+报告)

  2. 计算机组成原理课程设计——一个简易CPU的设计与实现,包括完整代码和大报告(设计说明书)
  3. 所属分类:嵌入式

    • 发布日期:2018-05-15
    • 文件大小:2097152
    • 提供者:yang_yang121
  1. 简易CPU综合设计制作

  2. 简易计算机系统综合设计 连贯运用《数字逻辑》所学到的知识,熟练掌握EDA工具的使用方法,为学习好后续《计算机原理》课程做铺垫。
  3. 所属分类:其它

    • 发布日期:2020-05-09
    • 文件大小:4194304
    • 提供者:weixin_41244908
  1. 简易计算机系统(CPU)综合设计设计报告及工程文件(VHDL).zip

  2. 按照给定的数据通路、数据格式和指令系统,使用 EDA 工具设计一台用硬连线逻辑控制的简易计算机。利用QuartusII平台,通过VHDL语言设计完成了一个简易CPU
  3. 所属分类:专业指导

    • 发布日期:2020-07-21
    • 文件大小:5242880
    • 提供者:hyl1181
« 12 3 4 5 6 »