您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 高速PCB设计指南1-8

  2. 高速PCB设计指南之(一~八 )目录 2001/11/21 CHENZHI/LEGENDSILICON 一、 1、PCB布线 2、PCB布局 3、高速PCB设计 二、 1、高密度(HD)电路设计 2、抗干扰技术 3、PCB的可靠性设计 4、电磁兼容性和PCB设计约束 三、 1、改进电路设计规程提高可测性 2、混合信号PCB的分区设计 3、蛇形走线的作用 4、确保信号完整性的电路板设计准则 四、 1、印制电路板的可靠性设计 五、 1、DSP系统的降噪技术 2、POWERPCB在PCB设计中的应用
  3. 所属分类:硬件开发

    • 发布日期:2009-05-07
    • 文件大小:215040
    • 提供者:snowflack
  1. 高速PCB设计指南,不用我多介绍的了!!!!!!!!!

  2. 高速PCB设计指南。不用我多介绍的了!!!!!!!!! 高速PCB设计指南之(一~八 )目录 2001/11/21 CHENZHI/LEGENDSILICON 一、 1、PCB布线 2、PCB布局 3、高速PCB设计 二、 1、高密度(HD)电路设计 2、抗干扰技术 3、PCB的可靠性设计 4、电磁兼容性和PCB设计约束 三、 1、改进电路设计规程提高可测性 2、混合信号PCB的分区设计 3、蛇形走线的作用 4、确保信号完整性的电路板设计准则 四、 1、印制电路板的可靠性设计 五、 1、DSP
  3. 所属分类:硬件开发

    • 发布日期:2009-05-12
    • 文件大小:229376
    • 提供者:mayp
  1. 高速PCB设计原则及技巧指南

  2. 目录 一、 1、PCB布线 2、PCB布局 3、高速PCB设计 二、 1、高密度(HD)电路设计 2、抗干扰技术 3、PCB的可靠性设计 4、电磁兼容性和PCB设计约束 三、 1、改进电路设计规程提高可测性 2、混合信号PCB的分区设计 3、蛇形走线的作用 4、确保信号完整性的电路板设计准则 四、 1、印制电路板的可靠性设计 五、 1、DSP系统的降噪技术 2、POWERPCB在PCB设计中的应用技术 3、PCB互连设计过程中最大程度降低RF效应的基本方法 六、 1、混合信号电路板的设计准则
  3. 所属分类:硬件开发

    • 发布日期:2009-07-16
    • 文件大小:214016
    • 提供者:rwliubin
  1. 高速PCB设计指南,共8章

  2. 高速PCB设计指南,共8章 一、 1、PCB布线 2、PCB布局 3、高速PCB设计 二、 1、高密度(HD)电路设计 2、抗干扰技术 3、PCB的可靠性设计 4、电磁兼容性和PCB设计约束 三、 1、改进电路设计规程提高可测性 2、混合信号PCB的分区设计 3、蛇形走线的作用 4、确保信号完整性的电路板设计准则 四、 1、印制电路板的可靠性设计 五、 1、DSP系统的降噪技术 2、POWERPCB在PCB设计中的应用技术 3、PCB互连设计过程中最大程度降低RF效应的基本方法 六、 1、混合
  3. 所属分类:硬件开发

    • 发布日期:2009-09-15
    • 文件大小:215040
    • 提供者:wangshuli1
  1. 高速PCB设计指南 PCB 制造工艺综述

  2. 一、 1、PCB布线 2、PCB布局 3、高速PCB设计 二、 1、高密度(HD)电路设计 2、抗干扰技术 3、PCB的可靠性设计 4、电磁兼容性和PCB设计约束 三、 1、改进电路设计规程提高可测性 2、混合信号PCB的分区设计 3、蛇形走线的作用 4、确保信号完整性的电路板设计准则 四、 1、印制电路板的可靠性设计 五、 1、DSP系统的降噪技术 2、POWERPCB在PCB设计中的应用技术 3、PCB互连设计过程中最大程度降低RF效应的基本方法 六、 1、混合信号电路板的设计准则 2、分
  3. 所属分类:硬件开发

    • 发布日期:2009-10-04
    • 文件大小:397312
    • 提供者:chencjm
  1. 高速PCB设计简明教程

  2. 一、1、PCB布线 2、PCB布局 3、高速PCB设计 二、1、高密度(HD)电路设计 2、抗干扰技术 3、PCB的可靠性设计 4、电磁兼容性和PCB设计约束 三、1、改进电路设计规程提高可测性 2、混合信号PCB的分区设计 3、蛇形走线的作用 4、确保信号完整性的电路板设计准则 四、1、印制电路板的可靠性设计 五、1、DSP系统的降噪技术 2、POWERPCB在PCB设计中的应用技术 3、PCB互连设计过程中最大程度降低RF效应的基本方法 六、1、混合信号电路板的设计准则 2、分区设计 3、
  3. 所属分类:硬件开发

    • 发布日期:2009-11-10
    • 文件大小:214016
    • 提供者:markhwa
  1. 高速PCB设计大全&PCB 设计漫谈

  2. 高速PCB设计指南之(一~八 )目录 2001/11/21 CHENZHI/LEGENDSILICON 一、 1、PCB布线 2、PCB布局 3、高速PCB设计 二、 1、高密度(HD)电路设计 2、抗干扰技术 3、PCB的可靠性设计 4、电磁兼容性和PCB设计约束 三、 1、改进电路设计规程提高可测性 2、混合信号PCB的分区设计 3、蛇形走线的作用 4、确保信号完整性的电路板设计准则 四、 1、印制电路板的可靠性设计 五、 1、DSP系统的降噪技术 2、POWERPCB在PCB设计中的应用
  3. 所属分类:硬件开发

    • 发布日期:2010-01-04
    • 文件大小:1048576
    • 提供者:gzgazwx1314
  1. 高速PCB设计指南(共8章)

  2. 高速PCB设计指南之(一~八 )目录 2001/11/21 CHENZHI/LEGENDSILICON 一、 1、PCB布线 2、PCB布局 3、高速PCB设计 二、 1、高密度(HD)电路设计 2、抗干扰技术 3、PCB的可靠性设计 4、电磁兼容性和PCB设计约束 三、 1、改进电路设计规程提高可测性 2、混合信号PCB的分区设计 3、蛇形走线的作用 4、确保信号完整性的电路板设计准则 四、 1、印制电路板的可靠性设计 五、 1、DSP系统的降噪技术 2、POWERPCB在PCB设计中的应用
  3. 所属分类:硬件开发

    • 发布日期:2010-01-08
    • 文件大小:229376
    • 提供者:mianzhuce
  1. 高速PCB设计指南、protel99se教程

  2. protel99se教程、高速PCB设计指南 高速PCB设计指南 一、 1、PCB布线 2、PCB布局 3、高速PCB设计 二、 1、高密度(HD)电路设计 2、抗干扰技术 3、PCB的可靠性设计 4、电磁兼容性和PCB设计约束 三、 1、改进电路设计规程提高可测性 2、混合信号PCB的分区设计 3、蛇形走线的作用 4、确保信号完整性的电路板设计准则 四、 1、印制电路板的可靠性设计 五、 1、DSP系统的降噪技术 2、POWERPCB在PCB设计中的应用技术 3、PCB互连设计过程中最大程度
  3. 所属分类:硬件开发

    • 发布日期:2010-01-16
    • 文件大小:966656
    • 提供者:zhimujun
  1. PCB设计规范2010最新版-很清晰!

  2. 第一篇 PCB布线 第二篇 PCB布局 第三篇 高速PCB设计 第四篇 电磁兼容性和PCB设计约束 第五篇 高密度(HD)电路的设计 第六篇 抗干扰部分 第七篇 印制电路板的可靠性设计-去耦电容配置 第八篇 .... 第九篇 改进电路设计规程提高可测试性 第十篇 混合信号PCB的分区设计 第十一篇 蛇形走线有什么作用? 第十二篇 确保信号完整性的电路板设计准则 第十三篇 印制电路板的可靠性设计 第十四篇 磁场屏蔽 第十五篇 设备内部的布线 第十六篇 屏蔽电缆的接地 第十七篇 如何提高电子产品的
  3. 所属分类:硬件开发

    • 发布日期:2011-01-06
    • 文件大小:906240
    • 提供者:allankevinliu
  1. PCB设计规范

  2. 第一篇 PCB布线 第二篇 PCB布局 第三篇 高速PCB设计 第四篇 电磁兼容性和PCB设计约束 第五篇 高密度(HD)电路的设计 第六篇 抗干扰部分 第七篇 印制电路板的可靠性设计-去耦电容配置 第八篇 .... 第九篇 改进电路设计规程提高可测试性 第十篇 混合信号PCB的分区设计 第十一篇 蛇形走线有什么作用? 第十二篇 确保信号完整性的电路板设计准则 第十三篇 印制电路板的可靠性设计 第十四篇 磁场屏蔽 第十五篇 设备内部的布线 第十六篇 屏蔽电缆的接地 第十七篇 如何提高电子产品的
  3. 所属分类:硬件开发

    • 发布日期:2012-08-17
    • 文件大小:906240
    • 提供者:b13470019405
  1. 高速PCB设计指南

  2. 一、 1、PCB布线 2、PCB布局 3、高速PCB设计 二、 1、高密度(HD)电路设计 2、抗干扰技术 3、PCB的可靠性设计 4、电磁兼容性和PCB设计约束 三、 1、改进电路设计规程提高可测性 2、混合信号PCB的分区设计 3、蛇形走线的作用 4、确保信号完整性的电路板设计准则 四、 1、印制电路板的可靠性设计 五、 1、DSP系统的降噪技术 2、POWERPCB在PCB设计中的应用技术 3、PCB互连设计过程中最大程度降低RF效应的基本方法 六、 1、混合信号电路板的设计准则 2、分
  3. 所属分类:硬件开发

    • 发布日期:2015-11-10
    • 文件大小:229376
    • 提供者:vrmmo
  1. 高速PCB设计指南全版

  2. 高速PCB设计指南 一、 1、PCB布线 2、PCB布局 3、高速PCB设计 二、 1、高密度(HD)电路设计 2、抗干扰技术 3、PCB的可靠性设计 4、电磁兼容性和PCB设计约束 三、 1、改进电路设计规程提高可测性 2、混合信号PCB的分区设计 3、蛇形走线的作用 4、确保信号完整性的电路板设计准则 四、 1、印制电路板的可靠性设计 五、 1、DSP系统的降噪技术 2、POWERPCB在PCB设计中的应用技术 3、PCB互连设计过程中最大程度降低RF效应的基本方法 六、 1、混合信号电路
  3. 所属分类:硬件开发

    • 发布日期:2008-11-20
    • 文件大小:230400
    • 提供者:sunwensky
  1. 高速PCB设计指南.rar

  2. 高速PCB设计指南之(一~八 )目录 2001/11/21 CHENZHI/LEGENDSILICON 一、 1、PCB布线 2、PCB布局 3、高速PCB设计 二、 1、高密度(HD)电路设计 2、抗干扰技术 3、PCB的可靠性设计 4、电磁兼容性和PCB设计约束 三、 1、改进电路设计规程提高可测性 2、混合信号PCB的分区设计 3、蛇形走线的作用 4、确保信号完整性的电路板设计准则 四、 1、印制电路板的可靠性设计 五、 1、
  3. 所属分类:专业指导

    • 发布日期:2020-02-10
    • 文件大小:212992
    • 提供者:drjiachen
  1. 蛇形走线在PCB设计中作用

  2. PCB上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,蛇形走线的主要作用是补偿“同一组相关”信号线中延时较小的部分,这些部分通常是没有或比其它信号少通过另外的逻辑处理;最典型的就是时钟线,通常它不需经过任何其它逻辑处理,因而其延时会小于其它相关信号。
  3. 所属分类:其它

    • 发布日期:2020-07-19
    • 文件大小:48128
    • 提供者:weixin_38740596
  1. 蛇形走线在PCB设计中的作用

  2. PCB上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,蛇形走线的主要作用是补偿“同一组相关”信号线中延时较小的部分,这些部分通常是没有或比其它信号少通过另外的逻辑处理;最典型的就是时钟线,通常它不需经过任何其它逻辑处理,因而其延时会小于其它相关信号。
  3. 所属分类:其它

    • 发布日期:2020-08-09
    • 文件大小:48128
    • 提供者:weixin_38686658
  1. 蛇形走线在PCB设计中的作用

  2. PCB上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,蛇形走线的主要作用是补偿“同一组相关”信号线中延时较小的部分,这些部分通常是没有或比其它信号少通过另外的逻辑处理;最典型的就是时钟线,通常它不需经过任何其它逻辑处理,因而其延时会小于其它相关信号。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:39936
    • 提供者:weixin_38608726
  1. PCB技术中的蛇形走线在PCB设计中的作用

  2. PCB上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,蛇形走线的主要作用是补偿“同一组相关”信号线中延时较小的部分,这些部分通常是没有或比其它信号少通过另外的逻辑处理;最典型的就是时钟线,通常它不需经过任何其它逻辑处理,因而其延时会小于其它相关信号。     高速数字PCB板的等线长是为了使各信号的延迟差保持在一个范围内,保证系统在同一周期内读取的数据的有效性(延迟差超过一个时钟周期时会错读下一周期的数据),一般要求延迟差不超过1/4时钟周期,单位长度的线延迟差也是固定的,延迟跟
  3. 所属分类:其它

    • 发布日期:2020-11-26
    • 文件大小:50176
    • 提供者:weixin_38663029
  1. 蛇形走线在PCB设计中的作用

  2. PCB上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,蛇形走线的主要作用是补偿“同一组相关”信号线中延时较小的部分,这些部分通常是没有或比其它信号少通过另外的逻辑处理;典型的就是时钟线,通常它不需经过任何其它逻辑处理,因而其延时会小于其它相关信号。     高速数字PCB板的等线长是为了使各信号的延迟差保持在一个范围内,保证系统在同一周期内读取的数据的有效性(延迟差超过一个时钟周期时会错读下一周期的数据),一般要求延迟差不超过1/4时钟周期,单位长度的线延迟差也是固定的,延迟跟线
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:49152
    • 提供者:weixin_38727825
  1. 谈经验:PCB设计11个注意事项

  2. 1、在原理图库制作的时候注意管脚的定义以及封装的名字   在封装库的制作时,注意原理图管脚要一一对应;若管脚不对应,在得到PCB图的时候会出现元器件孤立现象。   2、PCB上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,蛇形走线的主要作用是补偿“同一组相关”信号线中延时较小的部分,这些部分通常是没有或比其它信号少通过另外的逻辑处理;典型的就是时钟线,通常它不需经过任何其它逻辑处理,因而其延时会小于其它相关信号。   因为应用场合不同具不同的作用,如果蛇形走线在电脑板中出现,
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:68608
    • 提供者:weixin_38655810
« 12 »