点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 视频编码电路
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
GM7121C_视频编码电路SAA7121
视频编码电路主要实现接收8 位CCIR656 格式的YUV 数据,(例如MPEG 解码数据), 并编码成亮度Y 和色度信号C,以及合成CVBS 信号,经过D/A 转换后输出。基本的编码 功能包括副载波产生,色差信号调制,同步信号内插。 主要应用在视频处理,军事图像处理。
所属分类:
硬件开发
发布日期:2012-02-29
文件大小:1048576
提供者:
wqyliu1987
ewb multisim 仿真实例电路图全集
多年收集的ewb和multisim电子电路仿真实例文件,压缩后有50多兆。 文件列表 ├─仿真实验 │ 555.ms10 │ Circuit1.ms10 │ Circuit2.ms10 │ CLOCK.ms10 │ FileList.txt │ 实验2.ms10 │ 实验3-一阶有源低通滤电路.ms10 │ 实验3-减法运算电路.ms10 │ 实验3-反相加法运算电路.ms10 │ 实验3-反相比例运算电路.ms10 │ 实验3-反相积分运算电路.ms10 │ 实验3-微分运算电路.ms10
所属分类:
专业指导
发布日期:2015-10-21
文件大小:55574528
提供者:
freedom366
GM7121C_视频编码电路SAA7121.pdf
GM7121C_视频编码电路SAA7121.pdf
所属分类:
C
发布日期:2016-01-20
文件大小:1048576
提供者:
qq_29292673
i.MAX6硬件电路设计.rar
M6708-T系列是 广州致远电子有限公司精心推出 广州致远电子有限公司精心推出 的一款 基于 Freescale公司i.MX6系列处理器 系列处理器 的工控 核心 板。标配处理器为 Cortex Cortex ™-A9 简单双核 ,主频 ,主频 800 MHzMHz ,内置 ,内置 512MB或1GB DDR 3可选内存 ,标配 4GB eMMC存储。 该产品 集成了大量外设接口,包括千兆以太网、 音频集成了大量外设接口,包括千兆以太网、 音频集成了大量外设接口,包括千兆以太网、 音频集成了大
所属分类:
硬件开发
发布日期:2020-03-04
文件大小:63963136
提供者:
zxy00289501
高性能的视频采集电路图
本文介绍的是一款高性能的视频采集电路。该系统选用的视频解码器为高性能视频A/D转换器SAA7111.该器件采用3.3 V的CMOS电路,高度集成模拟前端和数字视频编码器;包括2路模拟视频处理通道,1个时钟产生电路,1个自动箝位和自动增益控制电路,1个多制式数字解码器,1个亮度/对比度/饱和度控制电路,以及色彩空间矩阵。SAA7111输出为16位。
所属分类:
其它
发布日期:2020-08-09
文件大小:147456
提供者:
weixin_38661939
基于DSP的H.264编码器的电路设计
详细介绍了以TMS320DM6446DSP为核心的视频编码系统的硬件设计,并重点研究了H.264编码器在以TMS320DM 6446为目标的CCS平台上的移植和优化工作。
所属分类:
其它
发布日期:2020-08-26
文件大小:314368
提供者:
weixin_38629391
基于FPGA的AVS帧内预测电路设计
提出了一种AVS高清视频编码器帧内预测模块硬件结构。通过对AVS帧内预测各个预测模式的分析,设计了帧内预测编码流水线结构和模式预测运算单元电路。根据各预测模式的编码运算关系,合理安排流水线结构,采用8 bit数据并行流水处理,实现了高清视频帧内预测实时编码。将除Plane模式之外的其他预测模式采用同一硬件电路来实现,对运算比较复杂的Plane模式单独设计了硬件结构,节省了硬件资源。
所属分类:
其它
发布日期:2020-08-31
文件大小:311296
提供者:
weixin_38660327
单片机与DSP中的基于DSP的H.264编码器的电路设计
1 引言 H.264是ITU-T的视频编码专家组(VCEG)和ISO/IEC的活动图像专家组(MPEG)联合制定的视频压缩标准。它在H.263/H.263++的基础上发展,在继承所有编码压缩技术优点的同时引入许多全新的编码技术和网络适配层NAL的概念,从而拥有更高的编码效率和更好的网络适配性。为从低码率的实时通信系统或无线环境到高码率的HDTV和数字存储系统提供一个优良的视频压缩编码通用工具。但H.264标准优异的性能表现是以编码运算复杂度和运算量大为代价,在通用的PC机平台实现会占用较大
所属分类:
其它
发布日期:2020-10-21
文件大小:258048
提供者:
weixin_38636655
基于DSP的H.264编码器的电路设计
H.264是ITU-T的视频编码专家组(VCEG)和ISO/IEC的活动图像专家组(MPEG)联合制定的视频压缩标准。它在H.263/H.263++的基础上发展,在继承所有编码压缩技术优点的同时引入许多全新的编码技术和网络适配层NAL的概念,从而拥有更高的编码效率和更好的网络适配性。
所属分类:
其它
发布日期:2020-10-19
文件大小:250880
提供者:
weixin_38717359
基于FPGA的AVS帧内预测电路设计
提出了一种AVS高清视频编码器帧内预测模块硬件结构。通过对AVS帧内预测各个预测模式的分析,设计了帧内预测编码流水线结构和模式预测运算单元电路。根据各预测模式的编码运算关系,合理安排流水线结构,采用8 bit数据并行流水处理,实现了高清视频帧内预测实时编码。将除Plane模式之外的其他预测模式采用同一硬件电路来实现,对运算比较复杂的Plane模式单独设计了硬件结构,节省了硬件资源。
所属分类:
其它
发布日期:2020-10-17
文件大小:301056
提供者:
weixin_38631197
8位视频输入编码电路GM7121特性与应用
GM7121视频编码电路可将8位CCIR656格式的YCbCr数据(例如MPEG解码数据)编码成亮度Y和色度信号C,以及合成CVBS信号,并经过D/A转换后输出。产品内部包括副载波产生、色差信号调制、同步信号内插、D/A等功能模块。 特性 ●电源电压:3.3V ●工作频率:27MHz ●输入高低电平:兼容TTL电平 ●NTSC/PAL制式编码 ●可支持8位MPEG解码数据:ITU-BT656或CCIR 656格式 ●3路数模转换(2倍的过采样,10位的精
所属分类:
其它
发布日期:2020-11-04
文件大小:50176
提供者:
weixin_38618540
EDA/PLD中的H.264中二进制化编码器的FPGA实现
1 引言 随着数字电视及视频会议的发展以及应用,H.264由于其更高的压缩比、更好的图像质量和良好的网络适应性而备受关注。 基于上下文的自适应二进制算术编码(CABAC)则作为H.264编码器系统的最后一环,对整个编码性能影响较大。CABAC充分考虑视频流的相关性.能适应信号统计特性的变化,容易达到渐进性能,编码速度较高,但复杂度大,这造成单纯用软件编码难以达到很高的性能,特别是对于高清晰度视频(HDTV)不能实现实时编码,这就需要硬件加速或设计专门的硬件编码电路。 目前,已有
所属分类:
其它
发布日期:2020-11-09
文件大小:130048
提供者:
weixin_38551046
显示/光电技术中的与图像编码器相连的具有画面分割功能的模块设计
作者Email: cuiwj181sohu.com 摘要:一般画面分割器将分割后的数字图像转换成复合视频信号输出,若要和图像编码器相连,实现数字图像编码,还得进行模数变换和视频解码,因此视频信号经历了二次AD和DA转换以及视频信号的编解码,不但增加了成本和复杂度,还降低了图像质量。论文提出了将图像分割电路与数字图像压缩编码电路有机地结合在一起的设计方案和实现方式,简化了电路,提高了图像清晰度。 关键词: 画面分割 视频编码 图像监控 在图像传输时,特别是在图像监
所属分类:
其它
发布日期:2020-12-10
文件大小:78848
提供者:
weixin_38565818
通信与网络中的单片集成编码器SAA7185及其应用
摘要:SAA7185是PHILIPS公司推出的内含10-bit DACs的数字视频编码器。它集D/A和编码于一身,并可以对输入的16比特YUV方式、CCIR656格式和MPEG格式等数据进行编码及D/A转换数字到模拟的转换,以输出PAL制式、NTSC制式的复合视频信号(CVBS)或S-Video方式的Y/C分量信号和复合全电视信号。因此,SAA7185可广泛应用于VCD小影碟机、放映机和数字电视等许多系统中。文中详细介绍了它的结构特点、引脚功能和工作原理,给出了它的典型应用电路。 关键
所属分类:
其它
发布日期:2020-12-10
文件大小:91136
提供者:
weixin_38674675
基于新一代标准(H.264)的实时视频压缩
论文首先提出了利用并行处理来提高帧内块间预测的速度。在实时多媒 体情况下,计算复杂性成为一个主要约束,所以人们努力探索快速算法进行 块间预测。许多现存的“快速”块间预测算法通过减少参考数量来降低计算 量,视频编码器计算复杂性的降低影响解码后视频的质量。H.264算法中的 全局搜索与所有模式计算和比较,所以理所当然能选出最好的模式。我们用 并行处理来解决这个问题,因为并行算法大量节省了时间,同时提高处理问 题的能力。我们选择FPGA(现场可编程门阵列)作为并行处理平台。 FPGA这样的电路是并行的
所属分类:
其它
发布日期:2009-04-11
文件大小:1048576
提供者:
chouchong117
高清AVS视频编码器中速率失真优化模式决策的算法分析和架构设计
AVS视频编码标准中存在丰富的帧内和帧间预测模式速率失真优化模式决策可以充分利用这种灵活性来提高时空预测效率并最大化编码效率。但是,由于巨大的吞吐负担,实现复杂性非常高针对这项工作,针对VLSI实现量身定制了面向硬件的模式决策算法,以实现高清视频编码。模式预选可减轻剧烈的整体负担。此外,还提出了智能流水线调度机制来打破帧内预测中的固有数据依赖性,这直接相关带有模式决策所提出的简化算法非常适合硬件实现,而性能损失较小。最后,提出了VLSI体系结构,并在电路消耗和速率失真性能之间做出了很好的权衡(c
所属分类:
其它
发布日期:2021-02-23
文件大小:2097152
提供者:
weixin_38725902
OptimizerTiles:《 IEEE杂志关于电路和系统中的新兴主题和选定主题》的论文的工具:使用针对虚拟现实的最佳图块的视觉注意感知全向视频流-源码
在此存储库中,我们将共享我们在本文中使用的一些工具,我们希望它们将能够创建更身临其境的虚拟现实视频体验。 该存储库用于IEEE期刊《电路和系统中的新兴和选定主题》的开放源代码和材料:沉浸式视频编码和传输的特殊问题:使用最佳图块实现虚拟现实的视觉注意感知全向视频流 抽象 由于其围绕自然的交互外观以及非常高的分辨率要求,因此在虚拟现实(VR)应用程序中提供沉浸式全向视频(ODV)流体验需要经济高效的解决方案,以满足内容交付网络和设备限制。 在本文中,我们介绍了一种自适应全向视频(ODV)流传输管道,
所属分类:
其它
发布日期:2021-02-06
文件大小:1048576
提供者:
weixin_42134054
单片集成编码器SAA7185及其应用
SAA7185是PHILIPS公司推出的内含10-bit DACs的数字视频编码器。它集D/A和编码于一身,并可以对输入的16比特YUV方式、CCIR656格式和MPEG格式等数据进行编码及D/A转换?穴数字到模拟的转换?雪,以输出PAL制式、NTSC制式的复合视频信号?穴CVBS?雪或S-Video方式的Y/C分量信号和复合全电视信号。因此,SAA7185可广泛应用于VCD小影碟机、放映机和数字电视等许多系统中。文中详细介绍了它的结构特点、引脚功能和工作原理,给出了它的典型应用电路。
所属分类:
其它
发布日期:2021-02-01
文件大小:265216
提供者:
weixin_38686399
H.264中二进制化编码器的FPGA实现
1 引言 随着数字电视及视频会议的发展以及应用,H.264由于其更高的压缩比、更好的图像质量和良好的网络适应性而备受关注。 基于上下文的自适应二进制算术编码(CABAC)则作为H.264编码器系统的一环,对整个编码性能影响较大。CABAC充分考虑视频流的相关性.能适应信号统计特性的变化,容易达到渐进性能,编码速度较高,但复杂度大,这造成单纯用软件编码难以达到很高的性能,特别是对于高清晰度视频(HDTV)不能实现实时编码,这就需要硬件加速或设计专门的硬件编码电路。 目前,已有相应
所属分类:
其它
发布日期:2021-01-19
文件大小:154624
提供者:
weixin_38623442
一种高效硬件的多分辨率块匹配算法及其VLSI架构,适用于像MPEG的高清MPEG视频编码器
高吞吐量,高带宽需求,巨大的片上存储器消耗以及复杂的数据流控制是高清整数运动估计硬件实现中的主要挑战。 提出了一种基于优化算法的整数多分辨率运动估计的高效超大规模集成架构。 本文主要有三点贡献。 首先,本文提出了一种非常适合高清视频编码器的硬件友好的多分辨率运动估计算法。 其次,提出了并行处理单元(PE)阵列结构来实现三级分层运动估计,通过有效的PE重用,一个参考帧实时高清运动估计只有256个PE足够。 第三,提出了整数和分数运动估计之间有效的片上参考像素缓冲区共享机制,同时节省了近50%的SR
所属分类:
其它
发布日期:2021-04-01
文件大小:2097152
提供者:
weixin_38625442
«
1
2
3
4
5
»