您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 嵌入式\(高校应用案例)北航软件学院

  2. 学员在中科院学习期间独立完成制作ARM开发板、开发触摸屏驱动等36个嵌入式专题实验项目,1-3个大型项目。其他实验项目如:智能机器人等可在结业后完成。 教学周期:10个月,其中第一学期3个月,第二学期5个月,课程实训2个月。 课程编号 教学单元 教学内容 就业岗位 第一学期 教学课时3个月 ZKQ090101 网络原理及linux服务 网络概述;数据通信基础;网络体系结构与协议;局域网;网络互联与TCP/IP协议;Internet及其应用;网络连接设备与技术 •Linux下C开发人员 •面向C
  3. 所属分类:硬件开发

    • 发布日期:2010-03-21
    • 文件大小:567296
    • 提供者:yaowanhua
  1. 高级VHDL语言语法设计

  2. 高级VHDL语法,语言设计重点,流水线处理,同步设计,常用语法
  3. 所属分类:专业指导

    • 发布日期:2010-11-05
    • 文件大小:180224
    • 提供者:xuguoking
  1. EDA/PLD中的基于CPLD/FPGA的VHDL语言电路优化设计

  2. 0 引  言   VHDL(Very High Speed Integrated Circuit Hardware Descr iption Language)是IEEE工业标准硬件描述语言,是随着可编程逻辑器件(PLD)的发展而发展起来的。它是一种面向设计、多层次的硬件描述语言,是集行为描述、RTL描述、门级描述功能为一体的语言,并已成为描述、验证和设计数字系统中最重要的标准语言之一。由于VHDL在语法和风格上类似于高级编程语言,可读性好,描述能力强,设计方法灵活,可移植性强,因此它已成为广
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:178176
    • 提供者:weixin_38632916
  1. 电源技术中的VHDL设计中电路优化问题探讨

  2. VHDL设计中电路优化问题探讨 作者:泰山学院 王春玲 近年来,随着集成电路技术和EDA技术的不断发展,集设计、模拟、综合和测试功能为一体的VHDL语言,已作为IEEE标准化的硬件描述语言。由于其在语法和风格上类似于现代高级汇编语言,具有良好的可读性,描述能力强,设计方法灵活,易于修改,又具有可移植性,可重复利用他人的IP模块(具有知识产权的功能模块)等诸多优势而成为EDA设
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:103424
    • 提供者:weixin_38723753
  1. 冲突编译器:Haskell转换为VHDLVerilogSystemVerilog编译器-源码

  2. 冲突-一种功能性的硬件描述语言 Clash是一种功能硬件描述语言,它从功能编程语言Haskell借用了其语法和语义。 Clash编译器将这些高级描述转换为可综合的低级VHDL,Verilog或SystemVerilog。 冲突的特点: 强类型化,但具有很高的类型推断能力,可使用简洁的描述实现安全快速的原型制作。 交互式REPL:将您的设计加载到解释器中,轻松测试所有组件,而无需设置测试平台。 默认情况下,具有类型推断的高阶函数会导致设计完全参数化。 基于称为Signal的值流的同步时
  3. 所属分类:其它

    • 发布日期:2021-02-04
    • 文件大小:2097152
    • 提供者:weixin_42109545