您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. DSP接口电路设计与编程

  2. 内容简介 本书以ADSP2106x、ADSP2116x系列高性能浮点DSP为主,介绍了以数字信号处理器(DSP)为核心的实时数字信号处理的系统设计,详细论述了DSP与多种外围接口电路的设计方法,包括各种存储器、模数和数模转换电路、异步串行接口、地址/数据复用总线、扩展I/O、CPCI总线,以及相关的软件编程和调试方法,还介绍了高速数字电路、数模混合电路的印制板设计方法。 本书面向通信、雷达和电子工程类领域的科研和工程设计人员以及相关专业的研究生和高年级本科生。 目录 第1章 DSP的结构和功能
  3. 所属分类:硬件开发

    • 发布日期:2009-09-26
    • 文件大小:10485760
    • 提供者:menglimin
  1. 基于HyperLynx的PCB电路信号串扰分析与仿真

  2.  串扰是信号完整性的一个重要内容,在高速电路设计中是不可忽视的。借助Mentor Graphics公司 的信号完整性分析工具HyperLynx仿真软件,对PCB板中造成信号串扰的多种因素进行分析。为了使串扰达到最 大化,更接近实际,采用三线系统对串扰进行全面的分析。最后根据仿真结果,提出了减小串扰的有效措施。
  3. 所属分类:嵌入式

    • 发布日期:2010-09-08
    • 文件大小:985088
    • 提供者:chxingt
  1. 高速电路设计与仿真.PDF

  2. 1.高速电路PCB设计失败的例子 2.系统的认识在高速电路PCB设计中遇到的棘手的问题, 这些问题表现形式。 3.理解问题产生的机理与原因。 4.掌握问题解决的方法。
  3. 所属分类:嵌入式

    • 发布日期:2010-10-29
    • 文件大小:1048576
    • 提供者:chenliqun0222
  1. OrCAD&PADS;高速电路板设计与仿真.pdf

  2. 本书以OrCAD10.5与Mentor公司最新开发的Mentor Pads 2005.2版本为基础,以具体的电路为范例,讲解电路板设计的全过程。原理图设计采用OrCAD10.5软件,讲解元器件原理图符号的创建、原理图设计;电路板设计采用PADS软件,详尽讲解元器件封装的建库,电路板的布局、布线;高速电路板设计采用Hyperlynx软件,进行布线前、后的仿真;输出采用CAM350软件,进行导出与校验等。此外为了增加可操作性,网上提供本书的全部范例,使读者能尽快掌握该工具的使用并设计出高质量的电路
  3. 所属分类:硬件开发

    • 发布日期:2012-01-31
    • 文件大小:218103808
    • 提供者:qbgao
  1. ARM11高速电路设计与仿真

  2. 现代电子设备正向小型化和多功能化方向发展,因而要求其印制电路板具有 高速、高集成度和高可靠性等特性。同时系统工作频率的提升和信号上升沿/下 降沿时间的缩短,使得互连线的传输线效应越来越明显,从而导致信号在传输过 程中产生反射、串扰等问题,甚至产生电源完整性问题和电磁干扰问题。仅仅根 据一些经验规则进行PCB设计很难保证不出现信号完整性问题,更无法保证电 源完整性和电磁兼容性。必须使用专业的仿真工具对PCB进行仿真以得出符合 各方面要求的设计规范。高速PCB设计的难点已从单纯的信号完整性问题,向
  3. 所属分类:硬件开发

    • 发布日期:2013-02-17
    • 文件大小:20971520
    • 提供者:pengwangguo
  1. 高速电路设计与仿真

  2. 高速电路设计与仿真,Cadence实例设计详解
  3. 所属分类:硬件开发

    • 发布日期:2016-03-06
    • 文件大小:36700160
    • 提供者:tangrongdao123
  1. 高速电路设计与仿真,电路设计

  2. 高速电路设计与仿真,电路设计与仿真的方法说明
  3. 所属分类:嵌入式

    • 发布日期:2009-02-16
    • 文件大小:1048576
    • 提供者:lwtwhu
  1. ADS2011射频电路设计与仿真实例

  2. 20世纪90年代以后, 通信容量及频率不断提高, 无线产品应用环境日益复杂, 传统的设计方法已经不能满足射频电路和系统设计的要求。 随着3G/4 G的广泛应用, 5G也初现端倪, 这些复杂和高容量通信系统和射频硬件的设计不得不依赖各种EDA软件实现。 在射频电路行业, 甚至是信号完整性领域, 首推的仿真软件是AgilentADS。 安捷伦ADS 软件可应用于国防/航空电子、 雷达、 卫星通信系统设计, 以及移动通信系统设计、 高速电路、 信号完整性设计、 射频和微波电路设计、 天线设计、LTC
  3. 所属分类:其它

    • 发布日期:2018-05-29
    • 文件大小:227540992
    • 提供者:weixin_42334256
  1. 低压低功耗全摆幅CMOS运算放大器设计与仿真.pdf

  2. 低压低功耗全摆幅CMOS运算放大器设计与仿真pdf,ABSTRACT In recent years, more and more electronic products with battery supply are widely used, which cries for adopting low voltage analog circuits to reduce power consumption, therefore low voltage, low power analog circu
  3. 所属分类:其它

    • 发布日期:2019-09-14
    • 文件大小:3145728
    • 提供者:weixin_38744435
  1. 高速数字电路的设计与仿真

  2. 高速数字系统设计成功的关键在于保持信号的完整,而影响信号完整性(即信号质量)的因素主要有传输线的长度、电阻匹配及电磁干扰、串扰等。
  3. 所属分类:其它

    • 发布日期:2020-07-18
    • 文件大小:72704
    • 提供者:weixin_38553791
  1. 高速数字电路设计与仿真

  2. 在高速数字电路设计中,不用仿真而只凭传统的设计方法或经验很难预测和保证信号完整性,仿真已成为高速信号设计的必要手段,利用仿真可以预测信号的传输情况,从而提高系统的可靠性。
  3. 所属分类:其它

    • 发布日期:2020-07-25
    • 文件大小:71680
    • 提供者:weixin_38744270
  1. 基于ADSP-TS101的高速数字电路设计与仿真

  2. 基于ADSP-TS101高速信号处理系统采用了集成系统设计,硬件部分引入信号完整性分析的设计方法进行高速数字电路的设计,要解决系统中主处理器在较高工作频率300 MHz下稳定工作的问题,以及在两个主芯片之间和主芯片与数据存储芯片之间数据高速互联的问题,提高系统的性能,满足设计要求。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:192512
    • 提供者:weixin_38663516
  1. 宽带放大器的设计与仿真

  2. 采用TI公司的高速运放OPA820ID作为一级放大电路,THS3091D作为末级放大电路,在输出负载50 Ω上实现电压增益≥40 dB,通频带宽为10 Hz~10 MHz,并利用MSP430单片机控制1602液晶显示输出电压峰峰值和有效值,以及模拟电子技术和单片机信号采集处理完成了增益控制和输出显示。整个系统结构合理、设计简洁、性能稳定,可应用于课程设计、实训等教学场合。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:217088
    • 提供者:weixin_38568031
  1. 基于ADSP-TS101的高速数字电路设计与仿真

  2. 基于ADSP-TS101高速信号处理系统采用了集成系统设计,硬件部分引入信号完整性分析的设计方法进行高速数字电路的设计,要解决系统中主处理器在较高工作频率300 MHz下稳定工作的问题,以及在两个主芯片之间和主芯片与数据存储芯片之间数据高速互联的问题,提高系统的性能,满足设计要求。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:190464
    • 提供者:weixin_38557095
  1. 面向CBC模式的AES高速芯片设计与实现

  2. 为以硬件方式高速实现AES密码算法,缩短整个芯片的关键路径,基于一种改进AES密码算法,在算法级对电路实现进行优化,将AES密码算法中字节代替变换与列混合变换进行合并,以查找表的方式实现这两种变换的一步变换。在支持密钥长度为128 bit、192 bit和256 bit AES算法的同时,支持分组密码工作中的ECB,CBC模式,提高了分组密码不同级别的安全性。在0.13 μm CMOS工艺下,用Verilog硬件描述语言进行综合,仿真结果表明最高时钟频率可以达到781 MHz,在密钥长度分别为1
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:398336
    • 提供者:weixin_38687968
  1. 嵌入式系统/ARM技术中的基于Hyperlynx的DDR2嵌入式系统设计与仿真

  2. 摘  要: 介绍了DDR2嵌入式系统的仿真模型以及Hyperlyxn仿真工具,并基于Hyperlyxn仿真工具对IBIS模型进行仿真分析,给出了一个具体的DDR2嵌入式系统的设计过程和方法。   现代电子设计和芯片制造技术正在飞速发展,电路的复杂度、元器件布局以及布线密度、开关速度、时钟和总线频率等各项指标参数都呈快速上升趋势。当上升时间超过传输延时的1/6时,反射、串扰、振荡以及传输线效应等涉及到的时序、信号完整性(SI)、EMI等一系列问题决定着产品设计的成败。特别是DDR2系统,可支持高
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:239616
    • 提供者:weixin_38712578
  1. 模拟技术中的5V单电源供电的宽带放大器的设计与仿真

  2. 本设计实现了一个5 V单电源供电的宽带放大器基本功能。核心部分采用高速运算放大器OPA820ID作为一级放大电路,THS3091D作为末级放大电路,利用DC-DC交换器TPS61087DRC为末级放大电路供电,在输出负载50 Ω上实现电压增益等于40 dB。该放大器通频带范围10 Hz~10 MHz,系统最终可利用示波器测量输出电压的峰峰值和有效值,并利用MSP430单片机控制1602液晶显示输出数据的功能。整个系统结构简单,而且综合应用了电容去耦、滤波等抗干扰措施以减少放大器噪声并抑制高频自激
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:366592
    • 提供者:weixin_38622827
  1. PCB技术中的高速电路传输线效应分析与处理

  2. 随着系统设计复杂性和集成度的大规模提高,电子系统设计师们正在从事100MHZ以上的电路设计,总线的工作频率也已经达到或者超过50MHZ,有一大部分甚至超过100MHZ。目前约80% 的设计的时钟频率超过50MHz,将近50% 以上的设计主频超过120MHz,有20%甚至超过500M。   当系统工作在50MHz时,将产生传输线效应和信号的完整性问题;而当系统时钟达到120MHz时,除非使用高速电路设计知识,否则基于传统方法设计的PCB将无法工作。因此,高速电路信号质量仿真已经成为电子系统设计师
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:319488
    • 提供者:weixin_38679651
  1. 基于高速CMOS时钟的数据恢复电路设计与仿真

  2. 文中基于2.5 GB/s的高速型数据收发器模型,采用SMIC 0.18 μm的双半速率CMOS时钟进行数据的恢复处理。设计CMOS时钟主要包含:提供数据恢复所需等相位间隔参考时钟的1.25 GHz、16相频锁相环电路;采用电流逻辑模式前端电路构成的复用CDR环路;滤除亚稳态时钟的采样超前、滞后鉴相器;选择时钟与相位插值的控制时钟电路,以及基于折半、顺序查询算法的数字滤波电路。并对时钟进行数模混合仿真检测,测试结果表明:电路对于2.5 GB/s的差分输入数据,可快速高效完成数据恢复和时钟定时复位,
  3. 所属分类:其它

    • 发布日期:2021-01-28
    • 文件大小:2097152
    • 提供者:weixin_38540782
  1. 基于高速数字电路设计与仿真

  2. 基于ADSP-TS101高速信号处理系统采用了集成系统设计,硬件部分引入信号完整性分析的设计方法进行高速数字电路的设计,要解决系统中主处理器在较高工作频率300 MHz下稳定工作的问题,以及在两个主芯片之间和主芯片与数据存储芯片之间数据高速互联的问题,提高系统的性能,满足设计要求。   1 系统硬件设计   1.1 数模混合部分的设计   A/D是数字和模拟混合部分,是设计重点考虑的部分之一。数字部分的频率高,模拟部分对于扰很敏感,处理不好,数字信号很容易干扰模拟信号,出现电磁干扰问题。降
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:457728
    • 提供者:weixin_38647039
« 12 3 4 5 6 7 8 9 10 »