您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 低压低功耗全摆幅CMOS运算放大器设计与仿真.pdf

  2. 低压低功耗全摆幅CMOS运算放大器设计与仿真pdf,ABSTRACT In recent years, more and more electronic products with battery supply are widely used, which cries for adopting low voltage analog circuits to reduce power consumption, therefore low voltage, low power analog circu
  3. 所属分类:其它

    • 发布日期:2019-09-14
    • 文件大小:3145728
    • 提供者:weixin_38744435
  1. 高速背板中互连的研究

  2. 背板是电信和数据通信中,在技术方面相对落后的部分,但又是(从开发的角度和设备角度看)相对地昂贵的部分,它已经成为提高传输速率的“瓶颈”。提高传输率是电子工业面临的一大挑战,高速背板的设计已经成为高速电路设计和仿真技术的会聚点之一。 电磁场理论的应用已经在微波领域相当成熟。随着高速互连时钟频率的不断提高,互连中电磁场的有限传播速度和波动现象:趋肤效应、介质损耗、辐射损耗开始显现,此时在低频时适用的电路理论已经显现不足。因此越来越多人研究用电磁场分析方法来解决电路设计问题,高速数字电路设
  3. 所属分类:硬件开发

    • 发布日期:2013-02-18
    • 文件大小:4194304
    • 提供者:pengwangguo
  1. DSP硬件设计的注意事项

  2. 数字信号处理芯片(DSP) 具有高性能的CPU(时钟性能超过100MHZ)和高速先进外围设备,通过CMOS处理技术,DSP芯片的功耗越来越低。这些巨大的进步增加了DSP电路板设计的复杂性,并且同简单的数字电路设计相比较,面临更多相似的问题。
  3. 所属分类:其它

    • 发布日期:2020-07-25
    • 文件大小:62464
    • 提供者:weixin_38598213
  1. DSP硬件设计几个注意事项

  2. 数字信号处理芯片(DSP) 具有高性能的CPU(时钟性能超过100MHZ)和高速先进外围设备,通过CMOS处理技术,DSP芯片的功耗越来越低。这些巨大的进步增加了DSP电路板设计的复杂性,并且同简单的数字电路设计相比较,面临更多相似的问题。
  3. 所属分类:其它

    • 发布日期:2020-07-25
    • 文件大小:62464
    • 提供者:weixin_38638004
  1. DSP硬件设计的几个注意事项

  2. 数字信号处理芯片(DSP) 具有高性能的CPU(时钟性能超过100MHZ)和高速先进外围设备,通过CMOS处理技术,DSP芯片的功耗越来越低。这些巨大的进步增加了DSP电路板设计的复杂性,并且同简单的数字电路设计相比较,面临更多相似的问题。
  3. 所属分类:其它

    • 发布日期:2020-08-04
    • 文件大小:62464
    • 提供者:weixin_38725531
  1. DSP中的DSP硬件设计的一些注意事项

  2. 数字信号处理芯片(DSP) 具有高性能的CPU(时钟性能超过100MHZ)和高速先进外围设备,通过CMOS处理技术,DSP芯片的功耗越来越低。这些巨大的进步增加了DSP电路板设计的复杂性,并且同简单的数字电路设计相比较,面临更多相似的问题。   以下是DSP硬件设计的一些注意事项,各位同仁可以参考。   时钟电路选择原则   1,系统中要求多个不同频率的时钟信号时,首选可编程时钟芯片;   2,单一时钟信号时,选择晶体时钟电路;   3,多个同频时钟信号时,选择晶振;   4,尽量使
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:73728
    • 提供者:weixin_38607479
  1. 基于TS101的SAR回波信号模拟器设计

  2. 近年来,国内外许多院校和科研机构都投入了大量的人力和物力进行合成孔径雷达模拟技术的研究。伴随着SAR的研究与发展,与之相应的模拟器研制也取得了丰硕成果。其中,在硬件上实现高速数据处理是其关键技术之一。对于高分辨率、大测绘带合成孔径雷达模拟器来说,数据存储器容量也是要面临的另一个问题。针对合成孔径雷达实时信号处理所要求的大数据吞吐能量、强数据计算能力,需要寻求一种基于高速数字电路的解决途径。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:193536
    • 提供者:weixin_38678773
  1. 嵌入式系统/ARM技术中的一种基于ARM的心电信号处理系统设计

  2. 心电信号在通过电极提取到系统后,经过具有高共模抑制比的放大电路进行放大、滤波,由高精度的串行A/D转换器件进行量化,提高了信号的精度。这个系统以 32 位高速 ARM 处理器为硬件平台,以实时操作系统作为软件平台,对硬件系统的资源进行了调度和分配,达到了对心电信号进行实时处理的效果,并且实现了对心电信号的实时显示、实时存储等功能。   据统计,心脏病是威胁人类健康的最严重的疾病之一,我国人口的心脏病发病率很高且呈逐年递增的趋势,所以心脏病的防治和诊断成为当今医学界面临的主要问题。高质量的心电信号
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:252928
    • 提供者:weixin_38641764
  1. 模拟技术中的3GSps超高速ADC系统设计解决方案

  2. 包含千兆采样率ADC的系统设计会遇到许多复杂情况。面临的主要挑战包括时钟驱动、模拟输入级和高速数字接口。本文探讨了如何才能克服这些挑战,并给出了在千兆赫兹的速度下进行系统优化的方法。在讨论中,时钟设计、差分输入驱动器的设计、数字接口和布局考虑都是十分复杂的问题。本文中的参考设计将采用ADC083000/B3000。    时钟源是高速数据转换系统中最重要的子电路之一。这是因为时钟信号的定时精度会直接影响ADC的动态性能。为了将这种影响最小化,ADC的时钟源必须 具有很低的定时抖动或相位噪声。如果
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:152576
    • 提供者:weixin_38742124
  1. 电源技术中的基于CPU的供电电路设计

  2. 1 引言   当今的高速中央处理器(CPU)在提供极高的性能的同时,对于其供电电源的各项指标的要求也达到了前所未有的高度。更高速的CPU需要更低的核心电压,却需要更大的功率,因此供电电路必须提供极大的电流。更好的解决核心电压的供电问题已经成为电压变换模块和PC主板设计者面临的极大挑战。   2 Intel相关规范对CPU核心电压的要求   Intel早期的CPU,如Pentium 2、Pentium 3都遵循Intel的VRM(Voltage Regulation Module)8.1~8
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:276480
    • 提供者:weixin_38635684
  1. PCB技术中的基于高速 FPGA 的 PCB 设计技术

  2. 如果高速PCB设计能够像连接原理图节点那样简单,以及像在计算机显示器上所看到的那样优美的话,那将是一件多么美好的事情。然而,除非设计师初入PCB设计,或者是极度的幸运,实际的PCB设计通常不像他们所从事的电路设计那样轻松。深圳捷多邦科技有限公司作为PCB打样行业的一匹黑马,始终走在PCB打样行业的前列。捷多邦的高级工程师在谈到这样一个问题时说到,在设计最终能够正常工作、有人对性能作出肯定之前,PCB设计师都面临着许多新的挑战。这正是目前高速PCB设计的现状--设计规则和设计指南不断发展,如果幸运
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:116736
    • 提供者:weixin_38724106
  1. PCB技术中的高速电路印刷电路板的可靠性设计

  2. 1 引言      随着电力电子技术和计算机控制技术的发展,电力电子装置的功能日益完善,系统设计越来越复杂,这就要求其控制器具有优良的控制性能和高速的工作频率,于是电力电子工程师越来越多的面临高速电路的设计。而在高速电路系统中,过高的系统工作频率将产生传输线效应和信号完整性问题,使得基于传统方法设计的印刷电路板(PCB)达不到系统可靠性要求。  此外,电力电子装置采用的多是功率器件,不仅容量大而且工作频率高,使得控制器的工作环境异常恶劣、干扰问题日益突出。在恶劣的电磁环境中,很难保证高速电路不产
  3. 所属分类:其它

    • 发布日期:2020-11-18
    • 文件大小:134144
    • 提供者:weixin_38667207
  1. 模拟技术中的高速模数转换技术奠定SDR基础

  2. 无线技术标准的不断地演进,迫使电信公司必须支付庞大的成本,而软件无线电(SDR)则能解决这个问题。完全可重配置的无线射频系统的面世可以通过软件升级来支持新标准或多种标准,使电信公司不需花费高额成本布建新基础设施,就能提供新的无线技术、更新和更好的服务给用户。然而,完全可重配置无线电的最大挑战并非是软件,模拟电路及其与数字电路之间的桥接才是系统设计工程师需要面临的问题。本文主要讨论模拟数字转换在SDR实现中的挑战,以及ADC的哪些突破可以促进软件无线电的实际应用。   存在的问题   SDR对
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:148480
    • 提供者:weixin_38535428
  1. PCB技术中的高速电路设计面临的问题

  2. 伴随着半导体技术的快速发展,时钟频率越来越高。目前,超过一半的数字系统的时钟频率高于100 MHz。另—方面,从半导体芯片封装的发展来看,芯片体积越来越小、集成度越来越高、引脚数越来越多。所以,在当今的电路设计领域,电路系统正朝着大规模、小体积、高速度、高密度的方向飞速发展。这样就带来了一个问题,即芯片的体积减小导致电路的布局、布线很困难,而信号的频率还在逐年增高,边沿速率越来越快,PCB上的电磁现象更复杂,适用于低速电路的电路理论知识(如基尔霍夫电压/电流定律)可能己失去作用。此外,电子设备越
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:36864
    • 提供者:weixin_38710198
  1. 模拟技术中的运用SPECCTRAQuest实现高速图像处理电路设计

  2. 电子设计应用2004年第9期摘 要:本文介绍了以TMS320C6701为核心的高速处理电路的PCB设计。通过利用Cadence的SPECCTRAQuest软件对关键信号进行仿真,确定了其拓扑结构,保证了信号的完整性,同时缩短了产品的开发周期,减少了开发成本。关键词:SPECCTRAQuest;信号仿真;信号完整性;TMS320C6701引言随着半导体工艺的迅猛发展,高速电路设计成为设计电路时必须要解决的问题。而高速设计所面临的信号完整性问题(包括信号过冲和下冲,信号振铃回绕,信号延迟,信号
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:80896
    • 提供者:weixin_38518885
  1. PCB技术中的高速PCB设计指引(二)

  2. (一)、电子系统设计所面临的挑战   随着系统设计复杂性和集成度的大规模提高,电子系统设计师们正在从事100MHZ以上的电路设计,总线的工作频率也已经达到或者超过50MHZ,有的甚至超过100MHZ。目前约50% 的设计的时钟频率超过50MHz,将近20% 的设计主频超过120MHz。   当系统工作在50MHz时,将产生传输线效应和信号的完整性问题;而当系统时钟达到120MHz时,除非使用高速电路设计知识,否则基于传统方法设计的PCB将无法工作。因此,高速电路设计技术已经成为电子系统设计师
  3. 所属分类:其它

    • 发布日期:2020-12-05
    • 文件大小:114688
    • 提供者:weixin_38612139
  1. 混合信号芯片设计中的温度分析

  2. 本文描述了一种直接集成到芯片设计流程中的详细三维温度分析,介绍了这种温度分析如何帮助芯片设计师和架构师更好地掌握芯片内的温度梯度,以及温度梯度影响芯片性能的情况。 如今,集成电路的设计趋势正朝着在同一块芯片内集成越来越多的电路的方向发展。在诸如高速通道收发器、微控制器、汽车电子、智能电源芯片和无线产品等许多应用中,模拟电路和数字电路都被放置在同一个裸片上。将功率器件、高性能模拟电路和复杂数字电路在这样的混合信号设计中进行集成,会导致裸片中的功率密度增加,由于这些不同的电路会产生热量,这就会引发温
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:100352
    • 提供者:weixin_38737213
  1. 高速PCB设计指引(二)

  2. (一)、电子系统设计所面临的挑战   随着系统设计复杂性和集成度的大规模提高,电子系统设计师们正在从事100MHZ以上的电路设计,总线的工作频率也已经达到或者超过50MHZ,有的甚至超过100MHZ。目前约50% 的设计的时钟频率超过50MHz,将近20% 的设计主频超过120MHz。   当系统工作在50MHz时,将产生传输线效应和信号的完整性问题;而当系统时钟达到120MHz时,除非使用高速电路设计知识,否则基于传统方法设计的PCB将无法工作。因此,高速电路设计技术已经成为电子系统设计师
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:113664
    • 提供者:weixin_38703866
  1. 高速电路印刷电路板的可靠性设计

  2. 1 引言      随着电力电子技术和计算机控制技术的发展,电力电子装置的功能日益完善,系统设计越来越复杂,这就要求其控制器具有优良的控制性能和高速的工作频率,于是电力电子工程师越来越多的面临高速电路的设计。而在高速电路系统中,过高的系统工作频率将产生传输线效应和信号完整性问题,使得基于传统方法设计的印刷电路板(PCB)达不到系统可靠性要求。  此外,电力电子装置采用的多是功率器件,不仅容量大而且工作频率高,使得控制器的工作环境异常恶劣、干扰问题日益突出。在恶劣的电磁环境中,很难保证高速电路不产
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:145408
    • 提供者:weixin_38631599
  1. 高速电路设计面临的问题

  2. 伴随着半导体技术的快速发展,时钟频率越来越高。目前,超过一半的数字系统的时钟频率高于100 MHz。另—方面,从半导体芯片封装的发展来看,芯片体积越来越小、集成度越来越高、引脚数越来越多。所以,在当今的电路设计领域,电路系统正朝着大规模、小体积、高速度、高密度的方向飞速发展。这样就带来了一个问题,即芯片的体积减小导致电路的布局、布线很困难,而信号的频率还在逐年增高,边沿速率越来越快,PCB上的电磁现象更复杂,适用于低速电路的电路理论知识(如基尔霍夫电压/电流定律)可能己失去作用。此外,电子设备越
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:33792
    • 提供者:weixin_38720997
« 12 »