您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 高速PCB设计指南,不用我多介绍的了!!!!!!!!!

  2. 高速PCB设计指南。不用我多介绍的了!!!!!!!!! 高速PCB设计指南之(一~八 )目录 2001/11/21 CHENZHI/LEGENDSILICON 一、 1、PCB布线 2、PCB布局 3、高速PCB设计 二、 1、高密度(HD)电路设计 2、抗干扰技术 3、PCB的可靠性设计 4、电磁兼容性和PCB设计约束 三、 1、改进电路设计规程提高可测性 2、混合信号PCB的分区设计 3、蛇形走线的作用 4、确保信号完整性的电路板设计准则 四、 1、印制电路板的可靠性设计 五、 1、DSP
  3. 所属分类:硬件开发

    • 发布日期:2009-05-12
    • 文件大小:229376
    • 提供者:mayp
  1. 高速PCB布线技术指南

  2. 很受用的PCB布线技术资料,*.chm格式
  3. 所属分类:专业指导

    • 发布日期:2009-06-09
    • 文件大小:798720
    • 提供者:izeukin
  1. 高速PCB设计原则及技巧指南

  2. 目录 一、 1、PCB布线 2、PCB布局 3、高速PCB设计 二、 1、高密度(HD)电路设计 2、抗干扰技术 3、PCB的可靠性设计 4、电磁兼容性和PCB设计约束 三、 1、改进电路设计规程提高可测性 2、混合信号PCB的分区设计 3、蛇形走线的作用 4、确保信号完整性的电路板设计准则 四、 1、印制电路板的可靠性设计 五、 1、DSP系统的降噪技术 2、POWERPCB在PCB设计中的应用技术 3、PCB互连设计过程中最大程度降低RF效应的基本方法 六、 1、混合信号电路板的设计准则
  3. 所属分类:硬件开发

    • 发布日期:2009-07-16
    • 文件大小:214016
    • 提供者:rwliubin
  1. 高速PCB设计指南.pdf

  2. 高速PCB设计指南之一 第一篇 PCB布线 第二篇 PCB布局 第三篇 高速PCB设计 高速PCB设计指南之二 第一篇 高密度(HD)电路的设计 第二篇 抗干扰 第三篇 印制电路板的可靠性设计-去耦电容配置 第四篇 电磁兼容性和PCB设计约束 高速PCB设计指南之三 第一篇 改进电路设计规程提高可测试性 第二篇 混合信号PCB的分区设计 第三篇 蛇形走线有什么作用? 第四篇 确保信号完整性的电路板设计准则 高速PCB设计指南之四 第一篇 印制电路板的可靠性设计 …… 高速PCB设计指南之五 第
  3. 所属分类:硬件开发

    • 发布日期:2009-10-06
    • 文件大小:746496
    • 提供者:strong987
  1. 高速PCB设计简明教程

  2. 一、1、PCB布线 2、PCB布局 3、高速PCB设计 二、1、高密度(HD)电路设计 2、抗干扰技术 3、PCB的可靠性设计 4、电磁兼容性和PCB设计约束 三、1、改进电路设计规程提高可测性 2、混合信号PCB的分区设计 3、蛇形走线的作用 4、确保信号完整性的电路板设计准则 四、1、印制电路板的可靠性设计 五、1、DSP系统的降噪技术 2、POWERPCB在PCB设计中的应用技术 3、PCB互连设计过程中最大程度降低RF效应的基本方法 六、1、混合信号电路板的设计准则 2、分区设计 3、
  3. 所属分类:硬件开发

    • 发布日期:2009-11-10
    • 文件大小:214016
    • 提供者:markhwa
  1. 高速PCB设计大全&PCB 设计漫谈

  2. 高速PCB设计指南之(一~八 )目录 2001/11/21 CHENZHI/LEGENDSILICON 一、 1、PCB布线 2、PCB布局 3、高速PCB设计 二、 1、高密度(HD)电路设计 2、抗干扰技术 3、PCB的可靠性设计 4、电磁兼容性和PCB设计约束 三、 1、改进电路设计规程提高可测性 2、混合信号PCB的分区设计 3、蛇形走线的作用 4、确保信号完整性的电路板设计准则 四、 1、印制电路板的可靠性设计 五、 1、DSP系统的降噪技术 2、POWERPCB在PCB设计中的应用
  3. 所属分类:硬件开发

    • 发布日期:2010-01-04
    • 文件大小:1048576
    • 提供者:gzgazwx1314
  1. 高速PCB设计指南、protel99se教程

  2. protel99se教程、高速PCB设计指南 高速PCB设计指南 一、 1、PCB布线 2、PCB布局 3、高速PCB设计 二、 1、高密度(HD)电路设计 2、抗干扰技术 3、PCB的可靠性设计 4、电磁兼容性和PCB设计约束 三、 1、改进电路设计规程提高可测性 2、混合信号PCB的分区设计 3、蛇形走线的作用 4、确保信号完整性的电路板设计准则 四、 1、印制电路板的可靠性设计 五、 1、DSP系统的降噪技术 2、POWERPCB在PCB设计中的应用技术 3、PCB互连设计过程中最大程度
  3. 所属分类:硬件开发

    • 发布日期:2010-01-16
    • 文件大小:966656
    • 提供者:zhimujun
  1. 高速PCB设计指南二,ALL高速PCB设计技术中文资料

  2. PCB相关工艺大全,PCB布线设计,ALL高速PCB设计技术中文资料
  3. 所属分类:专业指导

    • 发布日期:2010-11-06
    • 文件大小:771072
    • 提供者:chensheng_x
  1. 最佳 的 高速PCB设计指南

  2. 一、 1、PCB布线 2、PCB布局 3、高速PCB设计 二、 1、高密度(HD)电路设计 2、抗干扰技术 3、PCB的可靠性设计 4、电磁兼容性和PCB设计约束 三、 1、改进电路设计规程提高可测性 2、混合信号PCB的分区设计 3、蛇形走线的作用 4、确保信号完整性的电路板设计准则
  3. 所属分类:专业指导

    • 发布日期:2010-11-19
    • 文件大小:212992
    • 提供者:loushaofeng
  1. 高速PCB设计指南-布线,降噪

  2. 第一篇 PCB布线,第一篇 高密度(HD)电路的设计,第一篇 改进电路设计规程提高可测试性,印制电路板的可靠性设计,DSP系统的降噪技术,混合信号电路板的设计准则,混合信号电路板的设计准则,第一篇 掌握IC封装的特性以达到最佳EMI抑制性能
  3. 所属分类:硬件开发

    • 发布日期:2011-05-25
    • 文件大小:212992
    • 提供者:xuwenqing6000
  1. 基于PROTEL的高速PCB设计

  2. 探讨使用PROTEL设计软件实现高速电路印制电路板设计的过程中,需要注意的一些布局与布线方面的相关原则问题,提供一些实用的、经过验证的高速电路布局、布线技术,提高了高速电路板设计的可靠性与有效性,缩短产品研发周期,增强市场竞争能力。
  3. 所属分类:嵌入式

    • 发布日期:2011-05-31
    • 文件大小:153600
    • 提供者:supe_xue
  1. 高速PCB指南

  2. 高速PCB设计指南之(一~八 )目录 2001/11/21 CHENZHI/LEGENDSILICON一、1、PCB布线2、PCB布局3、高速PCB设计二、1、高密度(HD)电路设计2、抗干扰技术3、PCB的可靠性设计4、电磁兼容性和PCB设计约束三、1、改进电路设计规程提高可测性2、混合信号PCB的分区设计3、蛇形走线的作用4、确保信号完整性的电路板设计准则四、1、印制电路板的可靠性设计五、1、DSP系统的降噪技术2、POWERPCB在PCB设计中的应用技术3、PCB互连设计过程中最大程度降
  3. 所属分类:硬件开发

    • 发布日期:2008-04-23
    • 文件大小:214016
    • 提供者:lzy010417
  1. 高速高密度多层PCB设计和布局布线技术

  2. 高速高密度多层PCB设计和布局布线技术,值得学习和参考。
  3. 所属分类:硬件开发

    • 发布日期:2012-07-05
    • 文件大小:1048576
    • 提供者:loirnislorinis
  1. 信庭-高速PCB设计技术规范-解密资料

  2. 信庭-高速PCB设计技术规范-解密资料,2004年版,本文档规则下,实现过Protel 99 SE走蛇形线,并实现266Mhz DDR SDRAM布线
  3. 所属分类:硬件开发

    • 发布日期:2018-01-30
    • 文件大小:1048576
    • 提供者:fqheda
  1. 阻抗控制 高速PCB

  2. 高速PCB布线技术 PCB布线阻抗控制技术
  3. 所属分类:硬件开发

    • 发布日期:2012-03-19
    • 文件大小:812032
    • 提供者:tangzy710
  1. 高速PCB布线中的负载匹配技术

  2. 高速PCB布线中的负载匹配技术 高速PCB布线中的负载匹配技术
  3. 所属分类:硬件开发

    • 发布日期:2011-04-06
    • 文件大小:178176
    • 提供者:Augusdi
  1. 高速PCB设计中的串扰分析与控制

  2. 物理分析与验证对于确保复杂、高速PCB板级和系统级设计的成功起到越来越关键的作用。本文将介绍在信号完整性分析中抑制和改善信号串扰的方法,以及电气规则驱动的高速PCB布线技术实现信号串扰控制的设计策略。
  3. 所属分类:其它

    • 发布日期:2020-08-14
    • 文件大小:91136
    • 提供者:weixin_38686267
  1. PCB技术中的高速PCB布线的四大技巧和要领

  2. 在高速PCB的设计过程中,布线是技巧最细、限定最高的,工程师在这个过程中往往会面临各种问题。本文将首先对PCB做一个基础的介绍,同时对布线的原则做一个简单讲解,最后还会带来非常实用的四个PCB布线的技巧和要领。   下面是一些好的布线技巧和要领:   首先,先对做个基础介绍,PCB的层数可以分为单层,双层和多层的,单层现在基本淘汰了。双层板现在音响系统中用的挺多,一般是作为功放粗狂型的板子,多层板就是指4层及4层以上的板,对于元器件的密度要求不高的一般来讲4层就足够了。从
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:238592
    • 提供者:weixin_38662367
  1. 高速PCB设计中的串扰分析与控制

  2. 本文将介绍在信号完整性分析中抑制和改善信号串扰的方法,以及电气规则驱动的高速PCB布线技术实现信号串扰控制的设计策略。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:153600
    • 提供者:weixin_38747818
  1. PCB技术中的高速PCB布线拓扑

  2. 走线的拓扑结构是指一个网络的布线顺序及布线结构。对于多负载的网络,根据实际情况,选择合适的布线拓扑结构并采取正确的“地”端接方式很重要。通常情形下,PCB走线可以选用如图所示的几种拓扑结构。   图  几种典型拓扑结构   (1)点到点   如图2(a)所示的是点到点的拓扑结构,比较简单,只要在驱动端或接收端进行适当的阻抗匹配(通常情况下使用其中的一种就够了,有的电路会出现要求同时使用两种匹配的情况),便可以得到较好的信号完整性。   (2)菊花链   当网络的整个走线长度延迟小于信号
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:79872
    • 提供者:weixin_38519763
« 12 3 4 5 6 7 8 »