您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 高速PCB设计指南1-8

  2. 高速PCB设计指南之(一~八 )目录 2001/11/21 CHENZHI/LEGENDSILICON 一、 1、PCB布线 2、PCB布局 3、高速PCB设计 二、 1、高密度(HD)电路设计 2、抗干扰技术 3、PCB的可靠性设计 4、电磁兼容性和PCB设计约束 三、 1、改进电路设计规程提高可测性 2、混合信号PCB的分区设计 3、蛇形走线的作用 4、确保信号完整性的电路板设计准则 四、 1、印制电路板的可靠性设计 五、 1、DSP系统的降噪技术 2、POWERPCB在PCB设计中的应用
  3. 所属分类:硬件开发

    • 发布日期:2009-05-07
    • 文件大小:215040
    • 提供者:snowflack
  1. 高速PCB设计指南,不用我多介绍的了!!!!!!!!!

  2. 高速PCB设计指南。不用我多介绍的了!!!!!!!!! 高速PCB设计指南之(一~八 )目录 2001/11/21 CHENZHI/LEGENDSILICON 一、 1、PCB布线 2、PCB布局 3、高速PCB设计 二、 1、高密度(HD)电路设计 2、抗干扰技术 3、PCB的可靠性设计 4、电磁兼容性和PCB设计约束 三、 1、改进电路设计规程提高可测性 2、混合信号PCB的分区设计 3、蛇形走线的作用 4、确保信号完整性的电路板设计准则 四、 1、印制电路板的可靠性设计 五、 1、DSP
  3. 所属分类:硬件开发

    • 发布日期:2009-05-12
    • 文件大小:229376
    • 提供者:mayp
  1. 高速PCB设计指南.pdf

  2. 高速PCB设计指南之一 第一篇 PCB布线 第二篇 PCB布局 第三篇 高速PCB设计 高速PCB设计指南之二 第一篇 高密度(HD)电路的设计 第二篇 抗干扰 第三篇 印制电路板的可靠性设计-去耦电容配置 第四篇 电磁兼容性和PCB设计约束 高速PCB设计指南之三 第一篇 改进电路设计规程提高可测试性 第二篇 混合信号PCB的分区设计 第三篇 蛇形走线有什么作用? 第四篇 确保信号完整性的电路板设计准则 高速PCB设计指南之四 第一篇 印制电路板的可靠性设计 …… 高速PCB设计指南之五 第
  3. 所属分类:硬件开发

    • 发布日期:2009-10-06
    • 文件大小:746496
    • 提供者:strong987
  1. 高速PCB设计大全&PCB 设计漫谈

  2. 高速PCB设计指南之(一~八 )目录 2001/11/21 CHENZHI/LEGENDSILICON 一、 1、PCB布线 2、PCB布局 3、高速PCB设计 二、 1、高密度(HD)电路设计 2、抗干扰技术 3、PCB的可靠性设计 4、电磁兼容性和PCB设计约束 三、 1、改进电路设计规程提高可测性 2、混合信号PCB的分区设计 3、蛇形走线的作用 4、确保信号完整性的电路板设计准则 四、 1、印制电路板的可靠性设计 五、 1、DSP系统的降噪技术 2、POWERPCB在PCB设计中的应用
  3. 所属分类:硬件开发

    • 发布日期:2010-01-04
    • 文件大小:1048576
    • 提供者:gzgazwx1314
  1. 高速PCB设计指南(共8章)

  2. 高速PCB设计指南之(一~八 )目录 2001/11/21 CHENZHI/LEGENDSILICON 一、 1、PCB布线 2、PCB布局 3、高速PCB设计 二、 1、高密度(HD)电路设计 2、抗干扰技术 3、PCB的可靠性设计 4、电磁兼容性和PCB设计约束 三、 1、改进电路设计规程提高可测性 2、混合信号PCB的分区设计 3、蛇形走线的作用 4、确保信号完整性的电路板设计准则 四、 1、印制电路板的可靠性设计 五、 1、DSP系统的降噪技术 2、POWERPCB在PCB设计中的应用
  3. 所属分类:硬件开发

    • 发布日期:2010-01-08
    • 文件大小:229376
    • 提供者:mianzhuce
  1. protel高速PCB设计指南

  2. protel高速PCB设计指南之一,protel高速PCB设计指南之二,protel高速PCB设计指南之三,protel高速PCB设计指南之四,protel高速PCB设计指南之五,protel高速PCB设计指南之六,protel高速PCB设计指南之七,protel高速PCB设计指南之八
  3. 所属分类:硬件开发

    • 发布日期:2010-09-02
    • 文件大小:147456
    • 提供者:seekjob2010
  1. 高速PCB指南

  2. 高速PCB设计指南之(一~八 )目录 2001/11/21 CHENZHI/LEGENDSILICON一、1、PCB布线2、PCB布局3、高速PCB设计二、1、高密度(HD)电路设计2、抗干扰技术3、PCB的可靠性设计4、电磁兼容性和PCB设计约束三、1、改进电路设计规程提高可测性2、混合信号PCB的分区设计3、蛇形走线的作用4、确保信号完整性的电路板设计准则四、1、印制电路板的可靠性设计五、1、DSP系统的降噪技术2、POWERPCB在PCB设计中的应用技术3、PCB互连设计过程中最大程度降
  3. 所属分类:硬件开发

    • 发布日期:2008-04-23
    • 文件大小:214016
    • 提供者:lzy010417
  1. 高速PCB设计指南之一至之八

  2. 高速PCB设计指南之一、二、三、四、五、六、七、高速PCB设计指南之八
  3. 所属分类:专业指导

    • 发布日期:2009-01-13
    • 文件大小:865280
    • 提供者:albert_huang
  1. 高速PCB 设计指南

  2. 高速PCB设计指南之一 第一篇 PCB布线 第二篇 PCB布局 第三篇 高速PCB设计 高速PCB设计指南之二 第一篇 高密度(HD)电路的设计 第二篇 抗干扰3(部分) 第三篇 印制电路板的可靠性设计-去耦电容配置 第四篇 电磁兼容性和PCB设计约束(缺具体数据) 高速PCB设计指南之三 第一篇 改进电路设计规程提高可测试性 第二篇 混合信号PCB的分区设计 第三篇 蛇形走线有什么作用? 第四篇 确保信号完整性的电路板设计准则 高速PCB设计指南之四 第一篇 印制电路板的可靠性设计 高速PC
  3. 所属分类:硬件开发

    • 发布日期:2009-03-11
    • 文件大小:921600
    • 提供者:woocooking
  1. DDR2Layout指导手册

  2. DDR2Layout指导手册 DDR布线通常是一款硬件产品设计中的一个重要的环节,也正是因为其重要性,网络上也有大把的人在探讨DDR布线规则,有很多同行故弄玄虚,把DDR布线说得很难,我在这里要反其道而行之,讲一讲DDR布线最简规则与过程。 如果不是特别说明,每个步骤中的方法同时适用于DDR1,DDR2和DDR3。PCB设计软件以Cadence Allgro 16.3为例。 第一步,确定拓补结构(仅在多片DDR芯片时有用) 首先要确定DDR的拓补结构,一句话,DDR1/2采用星形结构,DDR3
  3. 所属分类:硬件开发

    • 发布日期:2018-04-20
    • 文件大小:2097152
    • 提供者:fanpeng314
  1. 高速PCB设计指南之六

  2. 现代混合信号PCB设计的另一个难点是不同数字逻辑的器件越来越多,比如GTL、LVTTL、LVCMOS及LVDS逻辑,每种逻辑电路的逻辑门限和电压摆幅都不同,但是,这些不同逻辑门限和电压摆幅的电路必须共同设计在一块PCB上。在此,通过透彻分析高密度、高性能、混合信号PCB的布局和布线设计,你可以掌握成功策略和技术。
  3. 所属分类:其它

    • 发布日期:2020-07-22
    • 文件大小:105472
    • 提供者:weixin_38667403