您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA数字分频器 EDA的分频设计

  2. EDA的分频设计 1. 四位十进制数字频率计; 2. 测量范围:1Hz~10kHz; 3. 显示时间不少于1S; 4. 具有记忆显示的功能,即在测量过程中不刷新数据,等结束后才显示测量结果,给出待测信号的频率值,并保存到下一次测量结束。
  3. 所属分类:专业指导

    • 发布日期:2009-05-29
    • 文件大小:220160
    • 提供者:ZXBzhangxiaobo
  1. 有VHDL实现数字频率计

  2. 采用测频法设计一个4位十进制数字显示的数字频率计,其测频的范围为1-9999HZ,设计的精度为1HZ,并能用4位数码管显示其频率。频率计有闸门电路,计数器和显示电路构成。
  3. 所属分类:专业指导

    • 发布日期:2009-06-13
    • 文件大小:160768
    • 提供者:newming2008
  1. 基于EDA技术设计4位十进制数字频率计的系统方案

  2. 基于EDA技术设计4位十进制数字频率计的系统方案基于EDA技术设计4位十进制数字频率计的系统方案
  3. 所属分类:专业指导

    • 发布日期:2009-10-08
    • 文件大小:144384
    • 提供者:yuhai9269
  1. EDA4位频率计设计

  2. 四位频率计设计 EDA 基于十进制的计数器的频率计
  3. 所属分类:专业指导

    • 发布日期:2009-11-11
    • 文件大小:163840
    • 提供者:crazyfr
  1. EDA实现4位十进制频率计原理与设计

  2. 根据频率的定义和频率测量的基本原理,测定信号的频率必须有一个脉宽为1秒的对输入信号脉冲计数允许的信号;1秒计数结束后,计数值锁入锁存器的锁存信号和为下一测频计数周期作准备的计数器清0信号。这3个信号可以由一个测频控制信号发生器产生,即图7-1中的TESTCTL,它的设计要求是,TESTCTL的计数使能信号CNT_EN能产生一个1秒脉宽的周期信号,并对频率计的每一计数器CNT10的ENA使能端进行同步控制。当CNT_EN高电平时,允许计数;低电平时停止计数,并保持其所计的脉冲数。在停止计数期间,
  3. 所属分类:专业指导

    • 发布日期:2010-01-13
    • 文件大小:37888
    • 提供者:zjp649527
  1. 数电课程设计-数字频率计的设计

  2. 1.测量信号:方波 ;正弦波;三角波 2.测量频率范围: 1Hz~9999Hz 3.显示方式: 4位十进制数显示; 4.时基电路由 555 定时器组成多谐振荡器产生的时基信号,其脉冲宽度分别为:正脉冲 1s,负脉冲 0.25s; 5.当被测信号的频率超出测量范围时,报警.
  3. 所属分类:专业指导

  1. 6位十进制频率计,目标芯片EPF10KLC84-4

  2. 6位十进制频率计,目标芯片EPF10KLC84-4,自己设计的,用于课程设计,并已在硬件上通过验证
  3. 所属分类:嵌入式

  1. EDA课程设计,已做好,下载即可看

  2. 基于FPGA做的几个实例,下载后,解压,用QuartusII打开工程即可,如果要看最终效果,可以下载到DE2上。 正弦波形发生器 动态输出4位十进制频率计
  3. 所属分类:硬件开发

    • 发布日期:2010-05-20
    • 文件大小:3145728
    • 提供者:xiaojun5123
  1. 低频数字频率计设计报告

  2. 数字低频频率计设计 设计内容及要求: 要求设计一个简易的数字频率计,其信号是给定的脉冲信号,是比较稳定的。 1. 测量信号:方波 ; 2. 测量频率范围: 1Hz~9999Hz ; 3. 显示方式: 4位十进制数显示; 4. 时基电路由 555 定时器及分频器组成, 555 振荡器产生脉冲信号,经分频器分频产生的时基信号,其脉冲宽度分别为: 1s, 0.1s; 当被测信号的频率超出测量范围时,报警
  3. 所属分类:专业指导

    • 发布日期:2010-06-07
    • 文件大小:1048576
    • 提供者:zhangnaruro
  1. 数字频率计的设计(课程设计)

  2. 基本要求: ⊙测量信号:方波 ⊙测量频率范围:1Hz~9999Hz; 10Hz~10KHz ⊙显示方式:4位十进制数显示; ⊙时基电路由555定时器及分频器组成,555振荡器产生脉冲信号,经分频器分频产生的时基信号,其脉冲宽度分别为:1S, 0.1S; ⊙当被测信号的频率超出测量范围时,报警.
  3. 所属分类:专业指导

    • 发布日期:2010-06-10
    • 文件大小:544768
    • 提供者:leaf192837
  1. ISP07大作业及参考答案

  2. 一 简答题(32分,每题8分) 101.什么是FPGA?它有哪些优点? 102.什么是MAX+plus2?它的设计流程是怎样的? 103.Quartus 2有什么特点? 104.ISE5.2的IP核复用输入方法的操作过程是什么? 二 说明题(32分,每题16分) 201.以一个JK触发器为例,说明Modelsim的仿真步骤与方法。 202.说明 ISE5.2的配置步骤。 三 综合题(36分,每题18分) 301登录www.xilin.com网站,查找全局时钟网络VHDL和Verilog编程模板
  3. 所属分类:网络基础

    • 发布日期:2010-07-02
    • 文件大小:424960
    • 提供者:qq642481029
  1. 实验3 ,4位十进制的频率计设计

  2. 、设计4位十进制频率计,学习较复杂的数字系统设计方法,熟悉对Quartus II软件的使用。 2、用4位十进制计数器对用户输入时钟UCLK进行记数
  3. 所属分类:专业指导

    • 发布日期:2010-12-08
    • 文件大小:215040
    • 提供者:XUQIWEN1
  1. 4位十进制频率计设计

  2. 详细讲述了4位十进制频率机的设计以及应用,很有帮助对学习VHDL
  3. 所属分类:硬件开发

    • 发布日期:2011-05-20
    • 文件大小:89088
    • 提供者:wohu1104
  1. 基于EDA的4位十进制频率计原理与设计

  2. 根据频率的定义和频率测量的基本原理,测定信号的频率必须有一个脉宽为1秒的对输入信号脉冲计数允许的信号;1秒计数结束后,计数值锁入锁存器的锁存信号和为下一测频计数周期作准备的计数器清0信号。这3个信号可以由一个测频控制信号发生器产生,即图7-1中的TESTCTL,它的设计要求是,TESTCTL的计数使能信号CNT_EN能产生一个1秒脉宽的周期信号,并对频率计的每一计数器CNT10的ENA使能端进行同步控制。当CNT_EN高电平时,允许计数;低电平时停止计数,并保持其所计的脉冲数。在停止计数期间,
  3. 所属分类:硬件开发

    • 发布日期:2012-06-02
    • 文件大小:68608
    • 提供者:mfs1184396251
  1. 采用测频原理的数字频率计

  2. 1.采用测频法 2.设计一个4位十进制数字显示的数字频率计 3.其测量的范围为1~9999KHz
  3. 所属分类:硬件开发

    • 发布日期:2012-07-07
    • 文件大小:70656
    • 提供者:lixianhui5532
  1. 基于EDA技术设计4位十进制数字频率计的系统方案

  2. 适用于EDA方面的课程设计,做的比较差,有什么不明白的提问,希望对你有用
  3. 所属分类:专业指导

    • 发布日期:2013-04-24
    • 文件大小:513024
    • 提供者:alkq1989
  1. 测量频率及占空比的频率计设计

  2. (1)基本要求: a.被测信号的频率范围为1~20kHz,用4位数码管显示数据。 b.测量结果直接用十进制数值显示。 c.被测信号可以是正弦波、三角波、方波,幅值1~3V不等。 d.具有超量程警告(可以用LED灯显示,也可以用蜂鸣器报警)。 e.当测量脉冲信号时,能显示其占空比(精度误差不大于1%) a.实现自动切换量程。 b.构思方案,使整形时,跳变阈值自动进行调节,以实现扩宽被测信号的幅值范围。
  3. 所属分类:C

    • 发布日期:2008-12-31
    • 文件大小:582656
    • 提供者:flyzhaoju
  1. 数字频率计报告.pdf

  2. 在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更为重要。本文所设计数字频率计是用数字显示被测信号频率的仪器,它主要由四个部分组成:时基电路,计数电路,控制电路和显示电路。本数字频率计使用测频法,由时基电路提供时基信号,在高电平测量数据,低电平处理数据,通过控制电路,实现对计数器的译码锁存与清零作用,从而达到测频目的。数字电子技术基础课程设计 数器所得到的计数值,并且通过译码器译码完成后通过数码管显示出来。锁存完成之后再 向计数器
  3. 所属分类:硬件开发

    • 发布日期:2019-07-13
    • 文件大小:1048576
    • 提供者:qq_41616211
  1. 电子测量中的数字频率表设计方法

  2. 设计要求   1.设计一个能测量方波信号频率的频率计,测量结果用十进制数显示。   2.测量的频率范围是1~10KHz,分成两个频段,即1~999Hz,1KHz~10KHz,用三位数码管显示测量频率,用LED显示表示单位,如亮绿灯表示Hz,亮红灯表示KHz。   3.具有自动校验和测量两种功能,即能用标准时钟校验测量精度。   4.具有超量程报警功能,在超出目前量程档的测量范围时,发出灯光和音响信号。   设计提示   脉冲信号的频率就是在单位时间内所产生的脉冲个数,其表达式为f
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:135168
    • 提供者:weixin_38522029
  1. 数字频率表设计方法

  2. 设计要求   1.设计一个能测量方波信号频率的频率计,测量结果用十进制数显示。   2.测量的频率范围是1~10KHz,分成两个频段,即1~999Hz,1KHz~10KHz,用三位数码管显示测量频率,用LED显示表示单位,如亮绿灯表示Hz,亮红灯表示KHz。   3.具有自动校验和测量两种功能,即能用标准时钟校验测量精度。   4.具有超量程报警功能,在超出目前量程档的测量范围时,发出灯光和音响信号。   设计提示   脉冲信号的频率就是在单位时间内所产生的脉冲个数,其表达式为f
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:179200
    • 提供者:weixin_38571603
« 12 »