点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 74LS138为译码电路
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
单片机期末考试题目及答案详解
很好很详细的资料,看了考试应该没问题的,大家快来下吧!单片机原理复习资料(一) 填空题: 1.MCS—51单片机引脚信号中,信号名称带上划线的表示该信号 或 有效。 2.通过堆栈操作实现子程序调用,首先要把 的内容入栈,以进行断点保护。调用返回时再进行出栈操作,把保护的断点送回 。 3.某程序初始化时使(SP)=40H,则此堆栈地址范围为 ,若使(SP)=50H,则此堆栈深度为 。 4.在相对寻址方式中, “相对”两字是指相对于 ,寻址得到的结果是 。在寄存器寻址方式中,指令中指定寄存器的内
所属分类:
C
发布日期:2009-06-23
文件大小:281600
提供者:
charlesdingding
74系列芯片名称及解释
74系列芯片名称及解释 型号 内容 ---------------------------------------------------- 74ls00 2输入四与非门 74ls01 2输入四与非门 (oc) 74ls02 2输入四或非门 74ls03 2输入四与非门 (oc) 74ls04 六倒相器 74ls05 六倒相器(oc) 74ls06 六高压输出反相缓冲器/驱动 器(oc,30v) 74ls07 六高压输出缓冲器/驱动器(oc,30v) 74ls08 2输入四与门 74ls09
所属分类:
嵌入式
发布日期:2009-07-27
文件大小:11264
提供者:
txwlltt
兰州交通大学电子技术期末试卷
很经典,模电和数电集合.代码是1121. 数制转换: (8F)16 = ( 143 )10= ( 10001111 )2 = ( 217 )8。 (3EC)H = ( 1004 )D,(2003) D = (11111010011)B = ( 3723)O。 2. 有一数码10010011,作为自然二进制数时,它相当于十进制数 147 ,作为8421BCD码时,它相当于十进制数 93 。 3. 已知某函数,该函数的反函数= 4. 如果对键盘上108个符号进行二进制编码,则至少要 7 位二进制数
所属分类:
交通
发布日期:2010-01-05
文件大小:185344
提供者:
abcd15101300420
单片机C语言程序设计实训100例基于8051+Proteus仿真
第1章 8051单片机C语言程序设计概述 1.1 8051单片机引脚 1.2 数据与程序内存 1.3 特殊功能寄存器 1.4 外部中断、定时/计数器及串口应用 1.5 有符号与无符号数应用、数位分解、位操作 1.6 变量、存储类型与存储模式 1.7 数组、字符串与指针 1.8 流程控制 1.9 可重入函数和中断函数 1.10 C语言在单片机系统开发中的优势 第2章 Proteus操作基础 2.1 Proteus操作界面简介 2.2 仿真电路原理图设计 2.3 元件选择
所属分类:
C
发布日期:2010-03-19
文件大小:12582912
提供者:
sxf544580
74LS系列集成块功能介绍
74LS系列集成块功能介绍 74ls00 2输入四与非门 74ls01 2输入四与非门 (oc) 74ls02 2输入四或非门 74ls03 2输入四与非门 (oc) 74ls04 六倒相器 74ls05 六倒相器(oc) 74ls06 六高压输出反相缓冲器/驱动器(oc,30v) 74ls07 六高压输出缓冲器/驱动器(oc,30v) 74ls08 2输入四与门 74ls09 2输入四与门(oc) 74ls10 3输入三与非门 74ls11 3输入三与门 74ls12 3输入三与非门 (oc
所属分类:
其它
发布日期:2010-03-29
文件大小:14680064
提供者:
xue041480
数字逻辑与数字系统设计习题答案王永军 李景华
第一章 数字逻辑基础 作业及参考答案 (2008.9.25) P43 1-11 已知逻辑函数 ,试用真值表、卡诺图和逻辑图表示该函数。 解:(1)真值表表示如下: 输 入 输出 A B C F 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 0 (2)卡诺图表示如下: 00 01 11 10 0 0 1 0 1 1 1 1 1 1 由卡诺图可得 = (3)逻辑图表示如下: 1-12 用与非门和或非门实现下列函数,并画出
所属分类:
C
发布日期:2010-03-29
文件大小:5242880
提供者:
cheerup8
8088微处理器硬件系统设计
微型计算机控制系统硬件电路是由中央处理器CPU、存储器、I/O(输入/输出)设备及其接口电路组成,微处理器是微型计算机的运算及控制部件,它本身不够独立的工作系统,因而它也不能独立的执行程序。为了软件完全兼容,硬件差别不大,本设计环节的中央处理器采用8088. 而当CPU在正常运行时由于程序的预先安排或内外部事件引起CPU暂行正在运行的程序,我们设计了中断。锁存器采用的是8282 。 存储器是计算机的主要组成部分。它既可以用来储存数据,也可以用以存放计算机的运行程序。为了把给定的代码进行“翻译”
所属分类:
嵌入式
发布日期:2010-06-06
文件大小:3145728
提供者:
chaolumeng123456
微原课设—8088最小系统(完整版)
选用8088为CPU,用2片2764组成最小系统的ROM,2片6264组成最小系统的RAM,采用8284芯片组成系统的时钟电路,利用74LS138为译码电路;用8255,0809、0832、8253以及8259等芯片最小系统的的控制系统。
所属分类:
嵌入式
发布日期:2010-10-16
文件大小:415744
提供者:
xidian04073096
74LS138 PDF
74LS138 为3 线-8 线译码器,共有 54/74S138和 54/74LS138 两种线路结构型式。 其工作原理如下: ①当一个选通端(E1)为高电平,另两个选通端(E2)和/(E3))为低电平时,可将地址端(A0、A1、A2)的二进制编码在Y0至Y7对应的输出端以低电平译出。比如:A0A1A2=110时,则Y6输出端输出低电平信号。 ②利用 E1、E2和E3可级联扩展成 24 线译码器;若外接一个反相器还可级联扩展成 32 线译码器。 ③若将选通端中的一个作为数据输入端时
所属分类:
硬件开发
发布日期:2011-04-16
文件大小:245760
提供者:
jerryibm
基于ADC0809的数据采集器
设系统可以提供4MHz时钟,要求由8253构成定时电路,产生周期为1秒的定时脉冲,定时时间到,启动AD,对8个输入通道依次进行一次AD采样,将数据依次存入到10000H开始处,共进行1000次。要由74LS138构成完整的译码电路,定时采用中断方式,AD转换结束采用查询方式。
所属分类:
专业指导
发布日期:2012-11-29
文件大小:119808
提供者:
qq413544423
初学单片机经典例题.doc
初学单片机经典例题.doc 一. 定时计数器T0作定时应用技术(一) 1. 实验任务 用AT89S51单片机的定时/计数器T0产生一秒的定时时间,作为秒计数时间,当一秒产生时,秒计数加1,秒计数到60时,自动从0开始。硬件电路如下图所示 2. 电路原理图 图4.15.1 3. 系统板上硬件连线 (1. 把“单片机系统”区域中的P0.0/AD0-P0.7/AD7端口用8芯排线连接到“四路静态数码显示模块”区域中的任一个a-h端口上;要求:P0.0/AD0对应着a,P0.1/AD1对应着b,……,
所属分类:
C
发布日期:2013-01-16
文件大小:650240
提供者:
qingyunyoulu
数字电子技术
该文中设计的彩灯控制器电路由555定时器改装成多谐振荡器产生时钟脉冲电路部分、74LS161构成的23进制计数器电路部分、74LS138译码器构成的译码电路部分和逻辑门组成的输出控制电路部分等组成,能实现控制10个LED灯先奇数灯依次灭,然后偶数灯依次灭,最后所有的灯依次灭,并且能实现自动循环变化。通过555定时器构成的多谐振荡器为74LS161提供时钟脉冲信号构成的23进制计数器,计数器输出对应彩灯变化的23种状态,再通过译码电路和输出控制电路就可以实现课题所要求的彩灯工作方式。
所属分类:
电子政务
发布日期:2013-04-19
文件大小:719872
提供者:
yechikai
存储器作业(cpu与存储器的连接)
本压缩包包括一份存储器与CPU连接的作业,作业形式为ppt,word。另外添加了20套与存储器有关的试卷附有答案,作业内容如下: 某系统CPU地址总线20条,数据总线8条,存储器系统由8KB的ROM(用2K*8位的2716芯片)和1KB的RAM(用1K*4位的2142芯片)组成,译码器采用74LS138。要求: 画出CPU和存储器的连接图(采用全译码方式); 确定地址范围(ROM处于低地址,RAM处于高地址); 利用下列规范的逻辑电路符号表示(见附录) 用Powerpoint做出演示电子版
所属分类:
软件测试
发布日期:2013-05-13
文件大小:4194304
提供者:
lj6020382
北邮大二下数电VHDL实验报告
1.用逻辑门设计实现一个半加器,仿真验证其功能,并生成新的半加器图形模块单元。 2.用实验内容1中生成的半加器模块和逻辑门设计实现一个全加器,仿真验证其功能,并下载到实验板测试,要求用拨码开关设定输入信号,发光二极管显示输出信号。 3.用3线-8线译码器(74LS138)和逻辑门设计实现函数F,仿真验证其功能,并下载到实验板测试。要求用拨码开关设定输入信号,发光二极管显示输出信号。 4.用VHDL语言设计实现一个3位二进制数值比较器,仿真验证其功能,并下载到实验板测试。要求用拨码开关设定输入信
所属分类:
硬件开发
发布日期:2013-10-19
文件大小:567296
提供者:
u011370608
电子线路课设(数电)
数字钟电路的设计(详见任务书) 1.病人呼叫大夫的电路设计 2.加法电路的设计 3.用74LS90实现十进制计数器的设计与显示 以0,1,2,...,9为计数顺序; 以0,2,4,6,8,1,3,5,7,9为计数顺序。 5.数码管显示控制电路的设计 能自动循环显示数字0,1,2,3,4,1,3,0,2,4 用到的器件74LS00(二输入与非门)、74LS10(四输入与非门)、74LS47(七段译码器)、74LS90(二-五-十进制计数器)、七段数码显示管 6.灯控电路的设计 用两个开关A和B控
所属分类:
专业指导
发布日期:2014-06-30
文件大小:2097152
提供者:
wzy972
mulitisim的仿真软件的测试多种芯片
1.用与非门74LS00和异或门74LS86设计一个1位二进制全加器 2.用或非门74LS02构成一个基本SR锁存器 3.用集成D触发器74LS74和异或门74LS86构成一个T触发器 4.用集成JK触发器74LS112设计一个同步的3进制计数器,要求写出详细的设计过程 5.用集成计数器74LS161和与非门电路74LS20采用反馈清零法设计一个模7的计数器 6.用集成计数器74LS161和与非门电路74LS20采用反馈置数法设计一个模8的计数器(要求显示后8种状态10001001…1010
所属分类:
讲义
发布日期:2016-01-05
文件大小:1048576
提供者:
qq_24091613
译码扫描显示电路实验报告
1.使用 74LS194,74LS73,74LS48,基础逻辑门和两个四联装的共阴 极数码管,实现本人学号的显示。 2.使用 74LS197,74LS138,74LS48,基础逻辑门和一个八联装的共 阴极数码管,实现本人学号的显示。 3.使用其它设计方法,实现本人学号的显示。 4.使用 2*74LS197 串联,产生两位十进制 00-59 的计数,计数脉冲 为 1HZ;设计电路,在两联装的共阴极数码管,显示出 00-59 的秒钟计 数。
所属分类:
C/C++
发布日期:2017-11-12
文件大小:4194304
提供者:
pseudo_programmer
Proteus仿真—40个单片机初学程序.
1. 闪烁灯 1. 实验任务 如图4.1.1所示:在P1.0端口上接一个发光二极管L1,使L1在不停地一亮一灭,一亮一灭的时间间隔为0.2秒。 2. 电路原理图 图4.1.1 3. 系统板上硬件连线 把“单片机系统”区域中的P1.0端口用导线连接到“八路发光二极管指示模块”区域中的L1端口上。 4. 程序设计内容 (1). 延时程序的设计方法 作为单片机的指令的执行的时间是很短,数量大微秒级,因此,我们要求的闪烁时间间隔为0.2秒,相对于微秒来说,相差太大,所以我们在执行某一指令时,插
所属分类:
硬件开发
发布日期:2009-04-13
文件大小:5242880
提供者:
q123456qpf
基于fpga的38译码器的设计
译码器设计 一、实验目的: 1、通过3-8译码器的设计,让学生掌握组合逻辑电路的设计方法。 2、掌握组合逻辑电路的静态测试方法。 3、初步了解可编程器件设计的全过程。 二、实验要求: 1、采用原理图输入设计。 2、采用quartusii自带仿真工具进行波形仿真。 3、连线并下载程序到实验平台,进行硬件验证。 三、实验原理: 3-8译码器工作原理如下: 当一个选通端(G1) 为高电平,另两个选通端((G2A)和/(G2B) 为低电平时,可将地址端(A、B、C)的二进制编码在一个对应的输出端以低电
所属分类:
嵌入式
发布日期:2019-04-25
文件大小:186368
提供者:
qq_34263901
彩灯流水电路的设计 彩灯流水电路的设计
该电路可分别用如下几个方案实现 1. 用一片十进制计数器(74LS90)接成八进制计数器和3/8线译码器(74LS138)实现。 2. 用一片四位二进制计数器(74LS161)和3/8译码器(74LS138)实现。 任务:设计一电路驱动8只灯,是其七亮一暗,且这一暗灯按一定节拍循环右移。 实验步骤: 1. 选取一片四位二进制计数器(74LS161)和3/8译码器(74LS138)实现 2. 分别把74LS161的Q0、Q1、Q2、Q3接到74LS138的A0、A1、A2端,对应的74LS16
所属分类:
专业指导
发布日期:2011-04-17
文件大小:105472
提供者:
zzb13425138525